## 「低炭素社会を実現する超低電圧ナノエレクトロニクス

## プロジェクト/

低炭素社会を実現する超低電圧デバイスプロジェクト」 事後評価報告書

## 平成28年3月

国立研究開発法人新エネルギー・産業技術総合開発機構

### 研究評価委員会

国立研究開発法人新エネルギー・産業技術総合開発機構 理事長 古川 一夫 殿

> 国立研究開発法人新エネルギー・産業技術総合開発機構 研究評価委員会 委員長 小林 直人

NEDO技術委員・技術委員会等規程第33条の規定に基づき、別添のとおり評価結 果について報告します。

## 「低炭素社会を実現する超低電圧ナノエレクトロニクス

## プロジェクト/

低炭素社会を実現する超低電圧デバイスプロジェクト」 事後評価報告書

## 平成28年3月

国立研究開発法人新エネルギー・産業技術総合開発機構

### 研究評価委員会

目 次

| はじめに        | 1 |
|-------------|---|
| 審議経過        | 2 |
| 分科会委員名簿     | 3 |
| 評価概要        | 4 |
| 研究評価委員会委員名簿 | 8 |
| 研究評価委員会コメント | 9 |
|             |   |
| 笛 1 音 · 颈価  |   |

| // 가 느 뛰 때 때 |
|--------------|
|--------------|

| 1. | 総合評価 | 1-1 |
|----|------|-----|
|    |      |     |

- 2. 各論
- 2.1 事業の位置付け・必要性について
- 2.2 研究開発マネジメントについて
- 2.3 研究開発成果について
- 2. 4 実用化・事業化に向けての見通し及び取り組みについて
- 3. 評点結果

#### 第2章 評価対象事業に係る資料

| 1. | 事業原簿    | 2-1 |
|----|---------|-----|
| 2. | 分科会公開資料 | 2-2 |
|    |         |     |

1-19

参考資料 1-1

参考資料1 分科会議事録

| 参考資料2 | 評価の実施方法 | 参考資料 2- | 1 |
|-------|---------|---------|---|
|       |         |         |   |

#### はじめに

国立研究開発法人新エネルギー・産業技術総合開発機構においては、被評価プロジェクト ごとに当該技術の外部専門家、有識者等によって構成される研究評価分科会を研究評価委員 会によって設置し、同分科会にて被評価対象プロジェクトの研究評価を行い、評価報告書案 を策定の上、研究評価委員会において確定している。

本書は、「低炭素社会を実現する超低電圧ナノエレクトロニクスプロジェクト/低炭素社 会を実現する超低電圧デバイスプロジェクト」の事後評価報告書であり、NEDO技術委 員・技術委員会等規程第31条に基づき、研究評価委員会において設置された「低炭素社会 を実現する超低電圧ナノエレクトロニクスプロジェクト/低炭素社会を実現する超低電圧 デバイスプロジェクト」(事後評価)研究評価分科会において評価報告書案を策定し、第4 7回研究評価委員会(平成28年3月15日)に諮り、確定されたものである。

> 平成28年3月 国立研究開発法人新エネルギー・産業技術総合開発機構 研究評価委員会

#### 審議経過

### ● 分科会(平成27年12月3日)

公開セッション

- 1. 開会、資料の確認
- 2. 分科会の設置について
- 3. 分科会の公開について
- 4. 評価の実施方法について
- 5. プロジェクトの概要説明

非公開セッション

- 6. プロジェクトの詳細説明
- 7. 実用化、事業化の見通しについて
- 8. 全体を通しての質疑

公開セッション

- 9. まとめ・講評
- 10. 今後の予定、その他
- 11. 閉会

● 第47回研究評価委員会(平成28年3月15日)

「低炭素社会を実現する超低電圧ナノエレクトロニクスプロジェクト/

低炭素社会を実現する超低電圧デバイスプロジェクト」

事後評価分科会委員名簿

(平成27年12月現在)

|            | 氏名                            | 所属、役職                                                                 |  |  |  |  |  |
|------------|-------------------------------|-----------------------------------------------------------------------|--|--|--|--|--|
| 分科会長       | いとう たかし<br>伊藤 隆司              | 広島大学 ナノデバイス・バイオ融合科学研究所<br>客員教授                                        |  |  |  |  |  |
| 分科会長<br>代理 | まつやま きみひで<br>松山 公秀            | 九州大学 大学院システム情報科学研究院<br>情報エレクトロニクス部門 教授                                |  |  |  |  |  |
|            | おおの ひでお<br>大野 英男              | 東北大学 電気通信研究所長 省エネルギー・スピ<br>ントロニクス集積化システムセンター長 教授                      |  |  |  |  |  |
| 委員         | <sup>きっかわ たかまろ</sup><br>吉川 公麿 | 広島大学 ナノデバイス・バイオ融合科学研究所長<br>教授                                         |  |  |  |  |  |
|            | LACSIES LEIES<br>新宮原 正三       | 関西大学 システム理工学部 機械工学科 教授                                                |  |  |  |  |  |
|            | きじわら あきら藤原 聡                  | 日本電信電話株式会社 物性科学基礎研究所<br>量子電子研究部長 兼 ナノデバイス研究グループリ<br>ーダ 主幹研究員(上席特別研究員) |  |  |  |  |  |
|            | <sub>まっざわ あきら</sub><br>松澤 昭   | 東京工業大学 大学院理工学研究科 電子物理工学<br>専攻 教育革新センター長 教授                            |  |  |  |  |  |

敬称略、五十音順

#### 評価概要

1. 総合評価

我が国の半導体産業を取巻く環境が大きく変わり、半導体企業の研究開発力がこの 5-10 年間で急速に衰退した状況下で、本プロジェクトは低炭素社会の切り札となる超低電圧デバ イスの実現に向けたチャレンジングなテーマに取り組んだもので、非常に大きな意義を持っ ている。

集中研方式による研究開発体制や、300mm ウェハラインを備えた産総研スーパークリー ンルームを活用した運営は効果的であり、また共通基盤要素は研究期間の早い時期に開発を 完了させたことも、以降の研究開発の効率的な推進に寄与した。

結果として、世界をリードする研究開発成果が多くの項目について得られた。例えば、 0.4V動作 CMOS ナノトランジスタ構造の実現や、原子スイッチによるプログラマブル論理 回路の実用化レベルの動作実証などは、世界的に極めて高いレベルのものとなった。また、 日本発の新材料を用いた相変化メモリとその次世代集積化技術の立ち上げも、顕著な成果で あった。

実用化面では、技術のベンチマークも概ね良好になされ、また中間評価における指摘事項 に対する適切な対応を講じたことにより、マクロレベルでの集積化実証やプロトタイプの試 作評価など IoT 時代のキーデバイスとして成長性や経済効果が見込まれる目標達成に至っ た。事業化に関してはテーマによって程度の差はあるものの、各社の開発ロードマップに組 み込まれており、今後着実に進展し、集積回路事業のみならず、社会の発展への大きな結果 が期待される。

ただし、参加企業の事業状況は刻々と変化し、世界の競合企業の事業展開にも影響される 中、楽観できる状況ではない。プロジェクト実施期間中の技術及び市場等外部状況の変化に ついて分析を加え、多角的でフレキシブルな出口戦略を策定してほしい。

対抗する海外拠点が研究開発を継続している状況で、本分野における我が国の技術開発が 途絶えてしまっては大きな損失であるので、産官学共同研究体制が自律的に継続するよう対 応を取ってほしい。その際、個別デバイスの性能向上のみに頼って大規模な市場を開拓する ことは困難となってゆくと思われるので、適用する産業分野を見極め、マーケティングを的 確に行い、ニーズ主導型でのシステマティックな技術開発をすることが益々重要になる。

2. 各論

2.1 事業の位置付け・必要性について

低電圧・低電力デバイスの開発はますます重要になっており、我が国が優位性を持つこと が産業競争力の確保につながる。また、本プロジェクトは我が国のエネルギー政策や環境政 策にも完全に合致したもので、単体デバイスの技術の開発にとどまらず集積化技術まで高め ることを想定し、実用化につながる基盤技術に取り組むものであった。既存の半導体集積技 術の延長のみでは、将来予測される情報機器の急激な消費電力増加の抑制には限界があるた め、革新的なデバイス原理の探索とそのデバイス化技術の確立のために実施された本プロジェクトの必要性は大きい。

また、本プロジェクトは公益性が高く、コア技術の創出を通して社会的課題の解決を目指 すものであるため、NEDOの事業として相応しく、民間活動のみではこのような技術レベ ルの高い開発は不可能であったと言える。実績のある複数の企業を中核とする産官学の共同 開発体制を NEDO 事業として構築し、異なる要素技術を総合的に開発することによって世 界最高水準の研究成果が達成されたものである。国際的にも大きな優位性を有し、社会の変 革を促すために不可欠な技術が開発され、波及効果は数兆円のレベルと考えられる。

対抗する海外拠点が研究開発を継続している状況で、本分野における我が国の技術開発が 途絶えてしまっては大きな損失である。プロジェクトの総括として、産官学共同研究体制が 自律的に継続するよう何らかの対応を取ってほしい。

組合メンバ企業間の横方向の連携が限定的で、出口として自社内製品への応用を主に考え、 国際競争力についての視点が不十分と思われる点もあった。出口戦略を専門に検討するチー ムや担当をさらに強化し、プロジェクト全体にフィードバックをかける仕組みがあるとよい のではないか。

2.2 研究開発マネジメントについて

各課題は半導体業界の重要なテーマであり、日本発の材料・デバイス技術を集積化技術と して高めるような開発目標は妥当であった。また、IoT時代のキーデバイスとなる省エネル ギー集積回路につながる多くの先端要素技術を取り上げたことは、国際的な市場、技術動向 から判断して適切であった。本プロジェクトの到達点を起点として新たな後継プロジェクト 等へ継承されていくことを期待する。その際、プロジェクトの遂行中に世の中の動向変化に よって、当初の目標を修正したほうが良い状況となった場合には、方針転換あるいは技術目 標の変更に関して、より一層柔軟に対応できるような枠組みを期待する。

研究開発計画は、技術的目標が全て達成されていることから申し分のないものであり、研究加速化のための追加予算などのフレキシブルな運用も評価できる。ただ、本事業が目標とした電源電圧 0.4V 動作のデバイスコア技術は、多くの場合デバイスにかかる電圧が 0.4V あるいはそれ以上となっていたので、目標の電源電圧で動作することを見極めることも課題に入れるべきであった。

研究開発体制ではプロジェクトリーダーの人選も適切であり、優秀なチームによって研究 が実施され、事業化能力を有する実施者が選定された。全期間を通じて多くの技術委員会、 共同実施先との技術打ち合わせ等が実施されており、集中研体制内及び共同研究機関との間 の進捗状況の共有や研究連携が緊密に行われた。参加企業のラインアップはやや横並び型で あり、事業者間の連携がさらに一層あるとより良かったと思われる。知財戦略及び標準化戦 略では、総合的に漏れのない権利取得ができるか、という観点からのシナリオが明確ではな く、プロジェクトの途中および終了時点における競合デバイスや競合技術との比較のベンチ マークを明示する必要があったと思われる。

一般に、成果の実用化・事業化は、このような技術開発プロジェクトでは大きな課題とな

 $\mathbf{5}$ 

りがちであるが、本プロジェクトでは開発技術が概ね各社の開発ロードマップに落とし込ま れ、事業化に対して高い意欲が感じられたため、今後が期待できる。一部には研究として興 味深くとも実用化が見えないテーマもあり、適当な時期に見直す判断が必要と思われる。

ユーザーフォーラム活動など一定の成果普及活動を実施した点も高く評価される。その一 方で、グローバルな活動は、国際会議会場等での議論レベルにとどまっており、最初から海 外の企業や大学を取り込むなど、グローバルな視点で日本の高い技術力を生かした営みも検 討できるのではないか。

2.3 研究開発成果について

いずれのテーマも世界トップクラスの目標を設定したにも関わらず、当初の研究開発目標 を概ね達成しており、達成度は十分である。すなわち、革新的なデバイスコンセプトの創出 により各種情報機器における消費電力の大幅削減に資する、極めて高い水準の研究成果が得 られ、さらに日本が優位性を持つデバイス性能の実現ばかりではなく、量産に向けた歩留ま りや信頼性の見通しもある程度得ている。300mm ウェハで研究開発が行われたことから、 メモリセル動作やばらつきまでを検討することができ、効果的な研究開発が行われたもので ある。達成した個別数値目標のさらなる連携により、より上位の成果も今後期待できる。

0.4V 動作 CMOS 回路では、ドーパントレスチャネルと基板バイアス制御による特性ばら つき低減及び低電圧動作を実現し、実用回路レベルでの低消費電力化を達成した。原子スイ ッチでは、SRAM ロジックセルと比較して、小型化・省電力化・高速化を達成した。全般 に集積化技術として高い水準を達成している点は高く評価され、要素技術をもとにした大規 模な市場への展開が期待できる。産総研への技術移転、ナノカーボン配線技術の標準化活動 なども大いに評価できる。今後、競合技術に対する優位性をベンチマークなどで明確にし、 弱点や不足点などの課題を冷静に分析してほしい。

細かい要改善点として、磁性変化デバイスは熱安定性が低い層構造で開発が進められたが、 これはより高い熱安定性がもたらされる構造を採用してばらつき低減などが検討されるべ きであった。ナノカーボン配線では、低抵抗配線としてのカーボンナノチューブ(CNT)(ビ ア部分)とグラフェン(横配線部分)の特性が明らかにされたが、CNTとグラフェンの双 方を使うことは未検討であり本技術の将来的な見通しが現時点では不明である。また、1Mb マクロの初期不良が多すぎるため更なる加工技術の改善が必要である。

技術流出防止の観点からも、知財権確保のためのより積極的な特許戦略が望ましい。本プロジェクト終了後も数年間、登録特許件数を増やす努力を続けられることを希望する。

相変化デバイスに関しては、世界的にも新規性が高く、また技術的優位性も高いので、本 研究成果を世界に広めるべく戦略的なバックアップを期待する。

2. 4 実用化・事業化に向けての見通し及び取り組みについて

本プロジェクトで開発された不揮発メモリ、集積スイッチ、ナノトランジスタ等は、各種 情報機器の多様な機能階層への適用が可能であり、IoT 時代のキーデバイスとしてセンサ、 クラウドコンピューティング、情報ネットワーク等の様々なアプリケーションにおける大幅 な省電力化を促進するもので、極めて大きな成長性・波及効果と社会的価値・経済効果が見 込まれる。各開発技術はロードマップに落とし込まれており、実用化に向けた各社の意気込 みは明確である。長期的ビジョンも示されており、将来の展開に期待できる。

今後、各技術について、基礎研究をした成果を外国に先に量産されないような枠組みで進めてほしい。特に TRAM については、新材料ということもあり、海外との競争に勝てる技術として、時間軸を意識しながらぜひ集積化技術として完成して頂きたい。

いずれのテーマにおいても受け入れ予定企業との連携ができており事業計画が提示され ているが、製造委託を利用する場合には、投資に見合う企業収益へ繋いでいくために、より 具体的かつ現実的なビジョン設計が必要である。基礎研究成果の技術移管による事業化では、 メーカーだけでなく、製品を使用するユーザーの世界的な規模での確保も必要である。

具体的な事業化・製品化へのマイルストーンとその国際競争力(シェア)までは未設定で あるが、Integrated Device Manufacturer だけでなくファンドリでの活用も視野に入れた 展開を検討してほしい。

本プロジェクトは大学との共同研究を活用しており、若手の研究者や学生が国際会議で受 賞を受けるなど、人材育成の点で重要な役割を担った。半導体の技術者養成は今後も我が国 にとって必須であり、NEDO には引き続き人材育成も視点に入れた事業やプロジェクト実 施をお願いしたい。

## 研究評価委員会

### 委員名簿(敬称略、五十音順)

| 職位  | 氏名    | 所属、役職                                              |
|-----|-------|----------------------------------------------------|
| 委員長 | 小林 直人 | 早稲田大学 研究戦略センター 副所長/教授                              |
|     | 浅野 浩志 | 一般財団法人電力中央研究所 社会経済研究所 副研究<br>参事                    |
|     | 安宅 龍明 | 国立研究開発法人産業技術総合研究所 イノベーション<br>推進本部 上席イノベーションコーディネータ |
|     | 稲葉 陽二 | 日本大学 法学部/大学院 法学研究科 教授                              |
|     | 亀山 秀雄 | 東京農工大学 名誉教授/シニア教授                                  |
| 委員  | 佐久間一郎 | 東京大学大学院 工学系研究科 附属医療福祉工学開発<br>評価研究センター センター長/教授     |
|     | 佐藤 了平 | 大阪大学 産学連携本部 名誉教授/特任教授                              |
|     | 菅野 純夫 | 東京大学大学院新領域創成科学研究科 メディカル情報<br>生命専攻 教授               |
|     | 丸山 正明 | 技術ジャーナリスト                                          |
|     | 宮島 篤  | 東京大学 分子細胞生物学研究所 教授                                 |
|     | 吉川 典彦 | 名古屋大学 大学院工学研究科 マイクロ・ナノシステム<br>工学専攻 教授              |

## 研究評価委員会コメント

第47回研究評価委員会(平成28年3月15日開催)に諮り、以下のコメントを評価報 告書へ附記することで確定した。

● 非常に高い水準の研究成果が得られており、今後は実用化に向けて着実に研究開発 を展開し、CO2削減に貢献するデバイス低電圧化の推進において、我が国が世界 をリードするよう期待する。

## 第1章 評価

この章では、分科会の総意である評価結果を枠内に掲載している。なお、枠の下の箇条 書きは、評価委員の主な指摘事項を、参考として掲載したものである。 1. 総合評価

我が国の半導体産業を取巻く環境が大きく変わり、半導体企業の研究開発力がこの 5-10年間で急速に衰退した状況下で、本プロジェクトは低炭素社会の切り札となる超低 電圧デバイスの実現に向けたチャレンジングなテーマに取り組んだもので、非常に大きな 意義を持っている。

集中研方式による研究開発体制や、300mm ウェハラインを備えた産総研スーパークリ ーンルームを活用した運営は効果的であり、また共通基盤要素は研究期間の早い時期に開 発を完了させたことも、以降の研究開発の効率的な推進に寄与した。

結果として、世界をリードする研究開発成果が多くの項目について得られた。例えば、 0.4V動作 CMOS ナノトランジスタ構造の実現や、原子スイッチによるプログラマブル論 理回路の実用化レベルの動作実証などは、世界的に極めて高いレベルのものとなった。ま た、日本発の新材料を用いた相変化メモリとその次世代集積化技術の立ち上げも、顕著な 成果であった。

実用化面では、技術のベンチマークも概ね良好になされ、また中間評価における指摘事 項に対する適切な対応を講じたことにより、マクロレベルでの集積化実証やプロトタイプ の試作評価など IoT 時代のキーデバイスとして成長性や経済効果が見込まれる目標達成 に至った。事業化に関してはテーマによって程度の差はあるものの、各社の開発ロードマ ップに組み込まれており、今後着実に進展し、集積回路事業のみならず、社会の発展への 大きな結果が期待される。

ただし、参加企業の事業状況は刻々と変化し、世界の競合企業の事業展開にも影響され る中、楽観できる状況ではない。プロジェクト実施期間中の技術及び市場等外部状況の変 化について分析を加え、多角的でフレキシブルな出口戦略を策定してほしい。

対抗する海外拠点が研究開発を継続している状況で、本分野における我が国の技術開発 が途絶えてしまっては大きな損失であるので、産官学共同研究体制が自律的に継続するよ う対応を取ってほしい。その際、個別デバイスの性能向上のみに頼って大規模な市場を開 拓することは困難となってゆくと思われるので、適用する産業分野を見極め、マーケティ ングを的確に行い、ニーズ主導型でのシステマティックな技術開発をすることが益々重要 になる。

- 超低電圧デバイス技術として、極めて高いレベルで完成されており、開発に従事された方々に敬意を表する。中間評価時に心配していた事業化戦略が各社から明確に策定されており、プロジェクトとして評価できる。
- ・ 我が国の半導体産業をとりまく環境が大きく変わった状況で、低炭素社会の切り札となる超低電圧デバイスの実現に向けてプロジェクト全体が邁進し、世界的にも高い技術レベルを達成した。重要課題の目標設定の妥当性とプロジェクト体制および300mmウェハラインを備えた産総研SCRを活用した運営は効果的であり、全体として高く評価できる。基礎研究に関わる学会発表も多く、対外的にもプロジェクト活動を周知せ

しめ、社会に貢献した。

- 多くの研究項目で世界をリードする研究開発成果が得られており、IoT 時代のキーデバイスとして成長性や経済効果が見込まれる。特にナノトランジスタ構造デバイスは実用化判断可能レベルの技術水準に既に到達しており、今後の発展が期待される。
- 超低電圧デバイスの集積化技術、微細化技術の開発というチャレンジングなテーマに 取り組み、高い水準の研究成果を挙げている。特に、0.4V動作 CMOS 回路の実現、 原子スイッチによるプログラマブル論理回路の動作実証などで実用化レベルの研究目 標を達成し、相変化メモリでは日本発の新しい材料を用いて、次世代のストレージク ラスメモリの実現に向けた集積化技術の立ち上げを行った点などが顕著である。技術 のベンチマークも概ね良好になされており、得られた成果が世界的にも高いレベルで あることが示された。
- 集中研体制による研究開発の効率化や各研究グループ間の相乗効果により、各種情報 機器の大幅な低電圧・低消費電力化に係わる5つの研究開発項目の全てにおいて高い 水準の最終目標が達成された。300mm 基板対応のバックエンドラインプロセス等、各 開発テーマに対する共通基盤を研究期間の早期に集中して開発したことが、以降の研 究開発の効率的な推進に寄与している。個別テーマの中には、技術的ハードルの高い ものも含まれているが、実用化に向けて着実に成果が積み上げられてきた。長期的視 野で取り組むべき挑戦的研究テーマが、総合的プロジェクトの一環として本格的に取 り組まれ優れた研究成果が得られた点も高く評価できる。プロジェクト中間評価にお ける指摘事項に対し、多くの大学研究機関等を実施体制に加えて回路・システム技術 開発を加速する等の適切な対応を講じることにより、プロジェクト最終段階ではマク ロレベルでの集積化実証やプロトタイプの試作評価など、実用化に繋がる目標達成に 至っている。
- 今後の集積回路技術にとって極めて重要な技術に関し、日本の強みになる各種技術を 開発し、当初目標を全て達成した。また、技術開発だけでなく事業化に関しても各社 の開発ロードマップに組み込まれており、事業化に向けて着実に進展している。開発 した技術は、今後大きな発展が期待される人工知能、ビッグデータ解析、IoT デバイ スなどの開発に対して不可欠なものであり、集積回路事業のみならず、今後の社会の 発展にも大きく寄与するものとなった。今後はこのプロジェクトで開発した技術を大 きく発展させてほしい。
- ・ 国内半導体企業の研究開発力がこの5-10年間で急速に衰退している日本国内の現状を 鑑みると、本プロジェクトは非常に大きな意義を持っている。また、世界に通用する 独創的かつ実用化可能な研究成果も数件得られており、投資対効果の点でも十分な成 果が得られている。

〈改善すべき点〉

 実用化・事業化の進展についてはテーマによってかなり開きがある。受け入れ予定の 企業については研究開発部門ばかりでなく、プロジェクトの初期から事業部門とも積 極的な関わりを持ちユーザーをさらに意識する必要がある。

- 実用化・事業化への見通しは、一定の期待はできるものの、参加企業の事業状況も刻々 と変化し、世界の競合企業の事業展開にも影響されるので、楽観できる状況ではない。
   実用化・事業化については、多角的、フレキシブルな出口戦略の策定が必要であり、
   現在の、研究開発成果の各参加企業持ち帰りのスキームと異なる方法が必要かもしれない。
   また、5年間の外部状況の変化がプロジェクトに与えた影響が必ずしも明確ではなかったので、プロジェクトを総括する際に、技術や市場の外部変化の分析を加えてはどうだろうか。
- 本研究成果を事業化する上で、参加各企業が自社の枠組みの中での事業化を考えているケースが多くあった。半導体産業に関しては、事業展開を国内企業のみに留めていると世界の技術潮流から取り残される危険性が大きく、世界市場でどのように事業展開するかというシナリオを早期段階から描く必要があるのではないか?

〈今後に対する提言〉

- ・ 国際競争に打ち勝つ経営戦略を各参加企業は展開していただきたい。
- 特許は相当数出願していると思うが、知財の重要性が増しており、プロジェクトを通じてその活用をさらに意識する必要がある。基本的な課題の研究を含むプロジェクトなので、隙間なく特許網を張る等の戦略性があってもよいだろう。
- 本事業で取り上げられた技術および開発拠点は、継続することが我が国の産業競争力にとって重要である。事業を実施する際にベンチマークをした海外拠点が全て研究開発を継続している中で、我が国の技術開発が終了することは大きな損失である。産官学共同研究体制が自律的に継続するよう何らかの対応が求められる。
- ・低電圧動作のデバイスは、将来の IoT 技術への展開が期待される。0.4V 動作 CMOS 回路や原子スイッチプログラマブル回路については、既存回路に比して優位性も実証 されているので、マーケティングをしっかり行って、今後の実用化・事業化を目指し て頂きたい。相変化メモリ(TRAM)については、優れた性能を有する競争力の高い メモリデバイスとして期待できるので、早期に集積化技術として完成させて、実用化 を目指して頂きたい。
- 電子産業分野では、個別デバイスの性能向上のみに頼って大規模な市場を開拓することは困難化することが予測される。今後は重要となる産業分野を見極め、そこからのニーズ主導型でのシステマティックな技術開発が益々重要になっていくように思われる。このプロジェクトではITイノベーションをその一つと位置づけ、特に低電圧・省電力という点にフォーカスしてアプリケーション市場の開拓が指向されており、社会的なニーズとのマッチングも的確であった。
- 開発した技術の事業化に関しては、製造メーカーだけでなく、世界的なレベルで製品 を使用するユーザーの確保が不可欠である。しかしながら、開発者がそれを行うのは 困難であるので、産業革新機構もしくはそれに準ずる産業活性化の組織の活用も検討 していただきたい。また、このようなハードウェア技術の開発に留まるのではなく、

ソフトウェアやシステム開発の国家プロジェクトとの連携も併せて考えていただき たい。

 本プロジェクトの実施期間中に自社での生産ラインを持たない企業が増えており、フ アブレス企業がどのように新技術を生み出し、それを実用化していくかという新しい 事業展開戦略が求められている。米国などでは、ファブレスでありながら新技術を生 み出し、また事業展開に成功している企業は数多くあり、日本においてもそのような 企業がこれからは多く輩出されるような土壌作りや NEDO としての枠組の整備が望 まれる。 2. 各論

2.1 事業の位置付け・必要性について

低電圧・低電力デバイスの開発はますます重要になっており、我が国が優位性を持つこと が産業競争力の確保につながる。また、本プロジェクトは我が国のエネルギー政策や環境政 策にも完全に合致したもので、単体デバイスの技術の開発にとどまらず集積化技術まで高め ることを想定し、実用化につながる基盤技術に取り組むものであった。既存の半導体集積技 術の延長のみでは、将来予測される情報機器の急激な消費電力増加の抑制には限界があるた め、革新的なデバイス原理の探索とそのデバイス化技術の確立のために実施された本プロジ ェクトの必要性は大きい。

また、本プロジェクトは公益性が高く、コア技術の創出を通して社会的課題の解決を目指 すものであるため、NEDOの事業として相応しく、民間活動のみではこのような技術レベ ルの高い開発は不可能であったと言える。実績のある複数の企業を中核とする産官学の共同 開発体制を NEDO 事業として構築し、異なる要素技術を総合的に開発することによって世 界最高水準の研究成果が達成されたものである。国際的にも大きな優位性を有し、社会の変 革を促すために不可欠な技術が開発され、波及効果は数兆円のレベルと考えられる。

対抗する海外拠点が研究開発を継続している状況で、本分野における我が国の技術開発が 途絶えてしまっては大きな損失である。プロジェクトの総括として、産官学共同研究体制が 自律的に継続するよう何らかの対応を取ってほしい。

組合メンバ企業間の横方向の連携が限定的で、出口として自社内製品への応用を主に考 え、国際競争力についての視点が不十分と思われる点もあった。出口戦略を専門に検討する チームや担当をさらに強化し、プロジェクト全体にフィードバックをかける仕組みがあると よいのではないか。

- ・ 超低電圧ナノエレクトロニクス技術開発プロジェクトは国際競争力の状況に鑑みて、 NEDOの事業として妥当である。
- 低電圧・低電力デバイスの開発はますます重要になっており、本プロジェクトは時宜 を得たものであり我が国ばかりでなく世界の IT イノベーションに貢献した。複数の テーマごとに基礎から応用まで網羅したプロジェクト活動は技術の幅が広く、その規 模も NEDO の事業として妥当であった。
- IT イノベーションを担う海外の研究拠点に対し、我が国が優位性を持ち産業競争力に つながる技術を取り上げ、産学官共同研究体制で省エネルギー集積回路を実現する基 盤を構築することは公共性の高い事業と判定される。IoT 時代のキーデバイスとなる 省エネルギー集積回路を実現する基盤を構築することは、内外の状況から見て極めて 適切であると認められる。
- 高度情報化社会の実現に伴うネットワークや情報処理端末のエネルギー消費の増大は、地球環境およびエネルギーコストの視点から、大きな課題となっている。本プロジェクトは、IT 機器の低消費電力化につながるコア技術の創出を通して社会的課題の

解決を目指すものであり、NEDOの事業として相応しい。本プロジェクトの特徴として、単体デバイスの技術の開発にとどまらず、回路動作実証を行うための集積化技術まで高めることを想定していることが優れた点として挙げられる。民間企業が事業において厳しい戦いを強いられている中、NEDOの事業として、実用化につながる基盤技術に取り組んだ点を評価したい。集積化技術の開発という視点から、妥当な予算規模で実施されたと考える。

- 高度情報化社会の持続的発展には、急増しつつある情報機器の消費電力低減が喫緊の 課題であり、その対策は地球環境問題やエネルギー資源枯渇問題などの観点からも極 めて公益性が高く、NEDOの事業として取り組むプロジェクトとして妥当なものであ った。既に極限的に高度化した既存の半導体集積技術の延長のみでは、将来に予測さ れる急激な情報機器の消費電力増加の抑制には限界があり、革新的なデバイス原理の 探索とそのデバイス化技術の確立が必要である。本プロジェクトでは NEDO の関与 のもと、実績のある複数の企業を中核とする産官学の共同開発体制を構築し、ナノト ランジスタ構造、新規不揮発メモリ、極微配線技術などの異なる要素技術を総合的に 開発することにより、情報機器の飛躍的な低電圧化、省電力化において世界最高水準 の研究成果が達成されている。
- ・ 今後の ICT イノベーションに不可欠な技術であり、IT イノベーションプログラムの 目標達成のために寄与している。民間活動のみでは改善は困難であり、公共性が高い ため、NEDO の関与が必要とされる事業であることは言うまでもない。民間だけでは このような技術レベルの高い開発は不可能であった。波及効果は数兆円のレベルには 到達すると思われるため、投じた予算との比較においてその効果は極めて大なるもの がある。本プロジェクトは人工知能、ビッグデータ解析、IoT デバイスなど社会の変 革を促す技術に対して不可欠な技術であり、内外の技術動向や政策動向に対して完全 に合致している。開発された技術は国際的にも大きな優位性を有している。また開発 技術は全て省エネルギーに寄与するものであり、エネルギー政策や環境政策に対して も完全に合致している。
- 投じた予算に対する成果としては、おおむね妥当であると判断される。メモリ技術や 集積回路技術の低消費電力化・高速度化に大きく寄与する研究成果が複数あり、IT イ ノベーションに多大な寄与をすると期待される。研究開発内容には企業独自で開発す べきものも幾つかあるが、半導体関連企業の資金力や生産力が以前よりも落ちている 最近の現状を鑑みると、NEDOの関与は妥当であると思われる。

〈改善すべき点〉

- 技術研究開発を国主導で終了した場合の、投じた予算との比較において、各社の売り
   上げに寄与したかどうか量産展開まで見届ける評価が必要。
- 当初からテーマごとに受け入れ予定企業がほぼ特定されており、組合メンバ間の横方 向の連携が限定された。
- 事業を実施する際にベンチマークをした海外拠点が全て研究開発を継続している中

で、我が国の技術開発が終了することは大きな損失につながることから、産官学共同 研究体制が自律的に継続するよう事業期間中から何らかの対応をするべきであった と考える。

- 目まぐるしく変わる半導体業界の現状を考えると、出口戦略が極めて重要である。実用化に近いプロジェクトを行う際には、出口戦略を専門に検討するチームや担当をさらに強化し、プロジェクト全体にフィードバックをかける仕組みが必要ではないか。
   5年間という短い期間でそのような仕組みが難しい場合は、さらに長期的なロードマップで戦略を考え、複数のプロジェクトをつないだり、発展させたりする仕組みが必要でないか。また、そのような長期的戦略を立てられる人材の育成が必要ではないだろうか。
- ・世界的なレベルでの研究開発動向を視野に入れてみた場合、概ね国際競争力の強化に 貢献する内容と思われる。しかし一部のテーマにおいては、出口を社内製品への応用 を主に考えている場合もあり、国際競争力についての視点が不十分なのではと思われ る点もあった。

#### 2.2 研究開発マネジメントについて

各課題は半導体業界の重要なテーマであり、日本発の材料・デバイス技術を集積化技術と して高めるような開発目標は妥当であった。また、IoT時代のキーデバイスとなる省エネル ギー集積回路につながる多くの先端要素技術を取り上げたことは、国際的な市場、技術動向 から判断して適切であった。本プロジェクトの到達点を起点として新たな後継プロジェクト 等へ継承されていくことを期待する。その際、プロジェクトの遂行中に世の中の動向変化に よって、当初の目標を修正したほうが良い状況となった場合には、方針転換あるいは技術目 標の変更に関して、より一層柔軟に対応できるような枠組みを期待する。

研究開発計画は、技術的目標が全て達成されていることから申し分のないものであり、研究加速化のための追加予算などのフレキシブルな運用も評価できる。ただ、本事業が目標とした電源電圧 0.4V 動作のデバイスコア技術は、多くの場合デバイスにかかる電圧が 0.4V あるいはそれ以上となっていたので、目標の電源電圧で動作することを見極めることも課題に入れるべきであった。

研究開発体制ではプロジェクトリーダーの人選も適切であり、優秀なチームによって研究 が実施され、事業化能力を有する実施者が選定された。全期間を通じて多くの技術委員会、 共同実施先との技術打ち合わせ等が実施されており、集中研体制内及び共同研究機関との間 の進捗状況の共有や研究連携が緊密に行われた。参加企業のラインアップはやや横並び型で あり、事業者間の連携がさらに一層あるとより良かったと思われる。知財戦略及び標準化戦 略では、総合的に漏れのない権利取得ができるか、という観点からのシナリオが明確ではな く、プロジェクトの途中および終了時点における競合デバイスや競合技術との比較のベンチ マークを明示する必要があったと思われる。

一般に、成果の実用化・事業化は、このような技術開発プロジェクトでは大きな課題とな りがちであるが、本プロジェクトでは開発技術が概ね各社の開発ロードマップに落とし込ま れ、事業化に対して高い意欲が感じられたため、今後が期待できる。一部には研究として興 味深くとも実用化が見えないテーマもあり、適当な時期に見直す判断が必要と思われる。

ユーザーフォーラム活動など一定の成果普及活動を実施した点も高く評価される。その一 方で、グローバルな活動は、国際会議会場等での議論レベルにとどまっており、最初から海 外の企業や大学を取り込むなど、グローバルな視点で日本の高い技術力を生かした営みも検 討できるのではないか。

(1)研究開発目標の妥当性

- ・ 世界の研究機関の動向を踏まえ IT イノベーションの重要課題を設定し、プロジェクトを推進した。
- ・ 研究開発目標のマネジメントは妥当である。
- ・ 0.4V 動作 CMOS 回路の開発、新材料を用いたストレージクラスメモリの開発、BEOL の不揮発デバイスの開発と回路応用といった研究課題は、将来の IoT 技術にもつなが る半導体業界の重要なテーマであり、開発目標として適切である。また、TRAM や原

子スイッチなど日本発の材料・デバイス技術を集積化技術として高めるような目標設 定がなされている点を高く評価したい。

- 目標や研究開発計画の妥当性、技術マネジメントに関しては技術的目標が全て達成されていることから申し分のないものであったと評価できる。全般的に研究開発マネジメントに関しては申し分のないものであったと判断される。
- 研究開発目標、計画などはおおむね妥当だったと思われる。
- IoT 時代のキーデバイスとなる省エネルギー集積回路につながる要素技術として、不 揮発性デバイス(磁性変化デバイス、相変化デバイス、原子移動型スイッチ)および ナノカーボン配線とナノトランジスタ構造デバイスを取り上げたことは国際的な市 場、技術動向から判断して適切であったと認められる。

〈今後に対する提言〉

- 本プロジェクトの推進を通して、材料系、デバイス構造、周辺回路に亘る広範な技術 分野で重要な研究成果が蓄積されてきた。公的研究資金によるこれらの成果をなんら かの形で社会還元に帰すため、その到達点を起点として新たな後継プロジェクト等へ 継承されていくことを期待する。
- 技術革新の激しい分野では、5年間というプロジェクトの遂行中に、世の中の技術動 向や他社の新技術開発動向が変化して、当初の目標を変えたほうが良い場合も多々出 てくると思われる。そのような事情による方針転換あるいは技術目標の変更に関して、 今後はさらにより一層柔軟に対応できるような枠組みを期待する。
- コアテーマではないが、磁性変化デバイスにおけるヒステリシスを抑制した MTJ 開発に関しては、十分な新規性があったのか?若干の疑問を感じる。このサブテーマに関しての知財取得は、十分だったか?

(2)研究開発計画の妥当性

- 計画のマネジメントは妥当である。
- 予算配分のマネジメントについては、テーマ毎に研究加速化のための追加配算を実施しており、フレキシブルな運用が一部見られている点を評価したい。
- 各研究開発項目毎の開発フェーズやプロジェクト全体の中での位置づけに配慮し、各 年度毎に重点開発項目への予算の傾斜配分や、研究の進捗状況に応じた加速資金投入 を行う等、目標達成に向けた戦略的マネジメントが行われている。単体デバイスでの 基本動作検証、マクロレベル集積化実証、プロトタイプ試作・評価など、開発年度毎 に中間及び最終目標の達成に向けた計画的な研究開発スケジュールが策定された。
- 本事業が目標とした電源電圧 0.4V 動作のデバイスコア技術は、多くの場合デバイス にかかる電圧が 0.4V あるいはそれ以上の技術となっていた。種々の研究開発成果が 得られており、また技術開発のステップからやむを得ない面はあるが、それらの技術 が目標とした電源電圧で動作することを見極めることも入れるべきであった。

(3)研究開発実施の事業体制の妥当性 (肯定的意見)

- ・ 体制のマネジメントは妥当である。
- ・ 参画した研究員およびマネジメントも優れた人材が集結した。
- ・ 研究開発体制および事業化能力を有する実施者が選定されている。
- 研究実施体制、プロジェクトリーダーの人選も適切であり、優秀なチームによって研究が実施されている。
- 研究期間全期を通じて多くの技術委員会、共同実施先との技術打ち合わせ等が実施されており、集中研体制内及び共同研究機関との間の進捗状況の共有や研究連携が緊密 に行われている。

〈改善すべき点〉

- 異なる事業者が担っているので難しいのは重々承知しているが、事業者間の連携はさらに一層あると良かった。
- 参加企業のラインアップを見ると国内半導体メーカーがほぼ全て参加しており、やや 横並び型参加の感がある。各企業の経営状況やファブの状況も様々であり、一部の研 究テーマについてはより出口戦略に即したチーム選定、あるいは、チーム構成の精鋭 化があっても良かったのかも知れない。
- 知財戦略に関しては、研究開発した技術に関して基本特許が何件くらい取得できるか、 あるいは改良特許レベルのものが何件程度か、総合的に漏れのない知財権取得ができ ているか、という観点からのシナリオが見えていなかったように思われる。

(4)研究開発成果の実用化・事業化に向けたマネジメントの妥当性

〈肯定的意見〉

事業体制や研究開発成果の実用化・事業化については、これまでのこのような技術開発プロジェクトの大きな課題であったが、今回は開発された技術が各社の開発ロードマップに落とし込まれ、事業化に対して高い意欲が感じられたため、今後が期待できる。

〈改善すべき点〉

- 知財戦略や標準化戦略は明確でなかった。プロジェクトの途中経過および終了時点に おける競合デバイスや競合技術とのベンチマークを明示する必要がある。
- 各テーマの研究成果・技術は、国際競争力のある高いレベルのものになっているだけ
   に、将来の出口戦略をもっと多角的に検討できないものであろうか。

〈今後に対する提言〉

成果の実用化・事業化シナリオに基づき、量産・実用化の担い手、ユーザーが関与す

る体制は構築されていないので、国際競争力をにらんだ各社のコミットメントはプロ ジェクト申請時に明示する必要がある。

- 成果の実用化・事業化につなげる戦略はかなり検討され、実施に尽力されたと思うが、
   研究として興味深くとも実用化が全く見えないテーマも中にはあり、適当な時期に見
   直す判断が必要である。
- 成果の実用化・事業化に向けた取り組みについては、ユーザーフォーラム活動など一 定の成果普及活動を実施した点を高く評価したい。一方で、グローバルな活動として は、国際会議会場等での議論レベルにとどまっている。IPの問題など色々と制約は発 生するとは思うが、本プロジェクトに限らず、最初から海外の企業や大学を取り込ん だ国際連携のプロジェクトとするなど、グローバルな視点で、日本の高い技術力を生 かした勝てるチームやコンソーシアムを作る営みを盛り込んではどうだろうか。

#### (5) 情勢変化への対応等

- ・ プロジェクトの進展に合わせ、規模・予算の見直しも概ね適切に行われた。
- 事業遂行中の情勢変化にも適切に対応していると認められる。
- ・ 情勢変化への対応に関しては、一部の技術をセンサ用としても使用できるように目標
   を追加するなど、柔軟に対応していることが評価できる。

#### 2.3 研究開発成果について

いずれのテーマも世界トップクラスの目標を設定したにも関わらず、当初の研究開発目標 を概ね達成しており、達成度は十分である。すなわち、革新的なデバイスコンセプトの創出 により各種情報機器における消費電力の大幅削減に資する、極めて高い水準の研究成果が得 られ、さらに日本が優位性を持つデバイス性能の実現ばかりではなく、量産に向けた歩留ま りや信頼性の見通しもある程度得ている。300mm ウェハで研究開発が行われたことから、 メモリセル動作やばらつきまでを検討することができ、効果的な研究開発が行われたもので ある。達成した個別数値目標のさらなる連携により、より上位の成果も今後期待できる。

0.4V 動作 CMOS 回路では、ドーパントレスチャネルと基板バイアス制御による特性ばら つき低減及び低電圧動作を実現し、実用回路レベルでの低消費電力化を達成した。原子スイ ッチでは、SRAM ロジックセルと比較して、小型化・省電力化・高速化を達成した。全般 に集積化技術として高い水準を達成している点は高く評価され、要素技術をもとにした大規 模な市場への展開が期待できる。産総研への技術移転、ナノカーボン配線技術の標準化活動 なども大いに評価できる。今後、競合技術に対する優位性をベンチマークなどで明確にし、 弱点や不足点などの課題を冷静に分析してほしい。

細かい要改善点として、磁性変化デバイスは熱安定性が低い層構造で開発が進められた が、これはより高い熱安定性がもたらされる構造を採用してばらつき低減などが検討される べきであった。ナノカーボン配線では、低抵抗配線としてのカーボンナノチューブ(CNT) (ビア部分)とグラフェン(横配線部分)の特性が明らかにされたが、CNT とグラフェン の双方を使うことは未検討であり本技術の将来的な見通しが現時点では不明である。また、 1Mb マクロの初期不良が多すぎるため更なる加工技術の改善が必要である。

技術流出防止の観点からも、知財権確保のためのより積極的な特許戦略が望ましい。本プロジェクト終了後も数年間、登録特許件数を増やす努力を続けられることを希望する。

相変化デバイスに関しては、世界的にも新規性が高く、また技術的優位性も高いので、本 研究成果を世界に広めるべく戦略的なバックアップを期待する。

(1) 目標の達成度と成果の意義

- ・ 研究開発としての成果は目標を十分達成している
- 数値目標は、いずれのテーマも世界的に高いレベルを設定したにも関わらず当初の研究開発目標を概ね達成したことは評価できる。デバイス性能の実現ばかりでなく量産に向けた歩留まりや信頼性の見通しもある程度得ている。さらに設定された目標以外にも、近い実用化を狙った応用展開を果たした。
- 300mm ウェハで研究開発が行われたことから、メモリセル動作やばらつきまでを検 討することができ、効果的な研究開発が行われたと認められる。ナノトランジスタ構 造デバイスは実用化判断可能レベルの技術水準に到達しており、大きな進展があった と判断される。
- 0.4V 動作 CMOS 回路については、ドーパントレスチャネルと基板バイアス制御によ

る特性ばらつき低減と低電圧動作を実現し、実用化回路レベルでの低消費電力化を達成している。原子スイッチについても、300mmウェハでのCMOS混載集積化技術として回路レベルの動作実証を行い、SRAMロジックセルと比べて、小型化・省電力化・高速化を達成している。上記2つについては、集積化技術として高い水準を達成している点を高く評価したい。TRAMについては、日本発の新しい材料を用いて将来のストレージクラスメモリの候補としての優れた特性を実証し、集積化への試みが行われた。現在実用化が進みつつあるPRAMを凌駕する次世代のメモリとして期待ができる成果である。STT-RAMの微細化、ナノカーボン配線については、一部(ナノカーボンの低抵抗化・ドーピング技術)についてマイルストーン達成見込みの部分もあるが、要素技術開発が概して良好に進捗した。

- 超格子相変化材料、カーボン系配線材料等の新規材料系の探索や、SOTBナノトラン ジスタ、原子移動スイッチ等の革新的なデバイスコンセプトの創出により、各種情報 機器における消費電力の大幅削減に資する極めて高い水準の研究成果が得られてい る。本プロジェクトの各開発項目で取り組まれた、不揮発メモリ、3次元ナノ配線技 術、集積スイッチなどは、低電力での動作が可能なため、クラウドコンピューティン グなどの高度情報技術を、環境への負担を伴うことなく普及させることのできる要素 技術として大規模な市場形成に向けた展開が期待できる。
- 技術的な目標を全て達成しており、また日本が優位性を持った技術として開発されている。全てのテーマにおいて世界トップクラスの技術レベルにある。また研究だけでなく、量産化技術も併せて開発していることを評価したい。
- 研究成果はほぼ目標を達成しており、また研究発表・講演などの件数は非常に多く、 十分な成果だったと思われる。また、産総研への技術移転、ナノカーボン配線技術の 標準化活動などは大いに評価できる。

〈改善すべき点〉

- テーマ間の協力も検討され具体化された部分は評価できるが、さらなる連携によりより上位の成果が期待できるのではないか。個別数値目標は概ね達成されているが、同じデバイスで整合がとれていることを確認できるようにすべきである。
- 磁性変化デバイスは熱安定性が低い層構造で開発を進めたが、これはより高い熱安定 性がもたらされる構造を採用してばらつき低減などの開発を進めるべきであったと 思われる。ナノカーボン配線では、低抵抗配線としての CNT (ビア) とグラフェン (横配線)の特性が明らかにされたが、CNT とグラフェンの双方を使うことの検討 が行われておらず、本技術の将来的な見通しが不明である。
- 各テーマの研究成果について、技術のベンチマークが概ね良好になされていて、開発 された要素技術の長所、レベルが示されていた点は大いに評価できる。一方で、弱点 やマスプロダクションに向けての課題、今後の対応策などがもしあればそれらを明示 して頂けると、今後取り組むべき課題がよりはっきりしてより良かったと思う。
- ・ 研究目標は全て達成しているが、メモリ関連技術において 1Mb マクロの初期不良が

多すぎるため更なる加工技術の改善が必要になっている。量産技術に対してもできる だけ早期に取り組むような研究開発スケジュールにしていただきたい。

〈今後に対する提言〉

- ・世界の研究機関とのベンチマークを踏まえ、競合技術に対する優位性を明確にしてほしい。
- 事後評価では、当初の研究目標の達成度合いに重点が置かれるため、どうしても成功 した、達成したというストーリーに終始する傾向にあると思う。一方で、当初目標を 達成した状態であっても、外部動向や世界との競合により、弱点や不足していた点な ど反省すべき点、今後の課題が新たに出てくることもあるわけで、そのような項目を 冷静に分析できているか、明らかにしたかも、プロジェクトを総括する上で大切な要 素であろう。評価の一つのメジャーとして、NEDOの評価実施方法の中に、そのよう な項目を設けてはどうであろうか。
- ・ 国際競争力向上の観点から、早期研究開発の優位性を量産・実用化に生かす仕組みの 評価が必要。
- 本プロジェクトにおける各個別テーマの研究開発を通じて、物質の相変化を利用した 新概念のコンピューティングアーキテクチャ、原子移動を機能再構成に応用したプロ グラマブルロジック、ナノカーボンを利用したポストメタル配線技術など、数々の革 新的な IoT 基盤技術が事業化イメージを描けるまでに到達しており、日本の集団的技 術開発力の底力を実証しているように思われる。NEDO のフォローアップによりこれ らの技術が本格的な事業化に向けてさらに進展し、公的研究開発マネジメントの成功 事例として電子デバイス産業の再活性化に繋がることを期待する。
- (2) 知的財産権等の取得及び標準化の取組

〈改善すべき点〉

- 外部委託製造などにおける技術流出防止の観点からも、知財権確保のためのより積極的な特許戦略が望ましく思われる。
- ヒアリングでのプレゼン内容や資料等において、知財戦略や知財成果に関する説明が 不十分だったので、これらに関しては判断できなかった。研究開発成果としては、論 文や国際学会発表以上に知財権の戦略的取得が重要と思われる。その根拠を示して欲 しかった。特許登録件数は国内17件、国外19件とまだ十分な数ではないが、本プロ ジェクト終了後も数年間以内に登録特許件数を増やす努力を続けられることを希望 する。

(3) 成果の普及

〈肯定的意見〉

・ 対外発表も積極的に行っており、成果を世界に周知させている。

〈改善すべき点〉

・ 新聞・プレス発表件数は5年間で27件であり、予算規模からすると少ないように思われる。一般社会への情報発信はもっとすべきと思われる。

〈今後に対する提言〉

• 相変化デバイス(TRAM)に関しては、世界的にも新規性が高く、また技術的優位性 も高いので、本研究成果を世界に広めるべく戦略的なバックアップがさらに必要と思 われる。技術的には、まだこれからも新たな展開があり得そうに思える。 2. 4 実用化・事業化に向けての見通し及び取り組みについて

本プロジェクトで開発された不揮発メモリ、集積スイッチ、ナノトランジスタ等は、各種 情報機器の多様な機能階層への適用が可能であり、IoT時代のキーデバイスとしてセンサ、 クラウドコンピューティング、情報ネットワーク等の様々なアプリケーションにおける大幅 な省電力化を促進するもので、極めて大きな成長性・波及効果と社会的価値・経済効果が見 込まれる。各開発技術はロードマップに落とし込まれており、実用化に向けた各社の意気込 みは明確である。長期的ビジョンも示されており、将来の展開に期待できる。

今後、各技術について、基礎研究をした成果を外国に先に量産されないような枠組みで進めてほしい。特に TRAM については、新材料ということもあり、海外との競争に勝てる技術として、時間軸を意識しながらぜひ集積化技術として完成して頂きたい。

いずれのテーマにおいても受け入れ予定企業との連携ができており事業計画が提示され ているが、製造委託を利用する場合には、投資に見合う企業収益へ繋いでいくために、より 具体的かつ現実的なビジョン設計が必要である。基礎研究成果の技術移管による事業化で は、メーカーだけでなく、製品を使用するユーザーの世界的な規模での確保も必要である。

具体的な事業化・製品化へのマイルストーンとその国際競争力(シェア)までは未設定で あるが、Integrated Device Manufacturer だけでなくファンドリでの活用も視野に入れた 展開を検討してほしい。

本プロジェクトは大学との共同研究を活用しており、若手の研究者や学生が国際会議で受 賞を受けるなど、人材育成の点で重要な役割を担った。半導体の技術者養成は今後も我が国 にとって必須であり、NEDO には引き続き人材育成も視点に入れた事業やプロジェクト実 施をお願いしたい。

- プロジェクト終了後において実用化・事業化に向けて取り組む各社の意気込みが明確 になっている。
- いずれのテーマにおいても受け入れ予定企業との連携ができており事業計画が提示 されている。実用化・事業化の進展は、テーマにもよるが、受け入れ企業における量 産技術が開発されれば、本プロジェクト成果を発揮できる分野での市場優位性が確保 できる見通しである。また、新たな応用や他のユーザー開拓の努力もされたことは評 価できる。
- ナノトランジスタ構造デバイスは実用化判断可能レベルの技術水準に到達しており、
   今後の発展が期待される。他の技術開発項目でも適切な具体的取り組みが示されており、IoT 時代のキーデバイスとして成長性や経済効果が見込まれるものとなっている。
- 研究テーマ・企業によって温度差は感じられたが、一部の研究テーマについては実用 化・事業化に向けて長期的ビジョンが示され、将来の展開に期待できるものがあった。 また、技術の利用シーンの想定やマーケット分析を進めている企業も散見されたので、 今後の展開に期待したい。製造委託を利用する可能性が高いテーマが少なからずある のがやや残念ではあるが、関連周辺技術の切り売りも含めて、本プロジェクトで開発

した技術やその周辺技術が日の目を見る道筋を引き続き検討頂きたい。TRAM については、新材料ということもあり、海外との競争に勝てる技術となる可能性があると思うので、時間軸を意識しながらぜひ集積化技術として完成していって頂きたい。

- 本プロジェクトで開発された、不揮発メモリ、集積スイッチ、ナノトランジスタ等は、
   各種情報機器の多様な機能階層への適用が可能であり、センサ、クラウドコンピュー ティング、情報ネットワーク等の様々なアプリケーションにおける大幅な省電力化を
   促進するものとして、極めて大きな波及効果と社会的価値を有している。研究期間の
   当初より 300mm ウェハプロセスに適用可能な製造プロセスを基盤として試作評価が
   行われており、多くの開発デバイスにおいて信頼性・歩留り等においても実用レベルの特性が実現された。
- 事業体制や研究開発成果の実用化・事業化はこれまでのこのような技術開発プロジェ クトの課題であったが、今回は開発技術が各社の開発ロードマップに落とし込まれ、 事業化に対して高い意欲が感じられたため、今後が期待できるものとなっている。特 に、社会情勢の変化により、研究開発が始まった時点よりもこの技術はより明確に必 要になっており、社会情勢の追い風をうまく利用して実用化が促進されるものと期待 される。
- ・ 産業技術としての見極めは、どのテーマも十分なされている。またプロジェクト終了 後において実用化・事業化に向けて取り組む者が概ね明確となっている。

〈改善すべき点〉

- 具体的な事業化製品化へのマイルストーンとその国際競争力(シェア)は示されていない。
- 我が国の半導体事業環境が大きく転換するなかで、本プロジェクトの成果を活用する ためには様々な戦略性が求められる。IDM ばかりでなくファンドリでの活用も視野 に入れた展開を検討する必要がある。
- 実用化に近いところを目指した研究開発であるため、5年間の間に生じる世界の研究 機関や企業での様々な動き(例えばインテル、マイクロンのクロスポイントメモリの SSD 量産開始の動きなど)を反映して、技術の価値自体が大きく変わってくるという 懸念がある。成果の実用化・事業化の見通しをまとめる際に、技術動向や状況の変化 の分析も説明として加えて頂くと良かったかも知れない。
- 開発技術の実用化においてどのような量産体制になるかが、ファブレス化した参加企業では、不透明な部分も若干見受けられた。開発技術を実用化する段階でのスピードは、技術的優位性を保持するためには非常に重要な要素と思われるので、NEDO側からも何らかの支援が必要ではと思われる。

〈今後に対する提言〉

 本プロジェクトの評価は研究開発の程度を評価するものではあるが、国費を投入して 基礎研究した成果を外国に先に量産されないような枠組みが必要。

- 事業化戦略のなかに知財戦略を盛り込み、特許ライセンスや技術トランスファーなど 当初から広く検討していく必要があろう。
- 本プロジェクトは、大学との共同研究を活用しており、若手の研究者や大学の学生が 国際会議発表で受賞を受けるなど、人材育成の点で重要な役割を担っていることを指 摘しておきたい。半導体の技術者養成は今後も日本にとって必須であり、NEDOとし て、引き続き人材育成も視点に入れた事業やプロジェクト実施をお願いしたい。
- 各研究開発項目ごとに想定する応用分野が異なるため一概には言えないが、特に基礎 研究成果を技術移管して外部製造する際、投資に見合う企業収益へ繋いでいくために は、より具体的かつ現実的なビジョン設計が必要に思われる。
- 開発した技術の事業化に関しては、製造メーカーだけでなく、世界的なレベルで製品 を使用するユーザーの確保が不可欠である。しかしながら、開発者がそれを行うのは 困難であるので、産業革新機構もしくはそれに準ずる産業活性化の組織の活用も検討 していただきたい。また、このようなハードウェア技術の開発に留まるのではなく、 ソフトウェアやシステム開発の国家プロジェクトとの連携も併せて考えていただき たい。
- このプロジェクト期間内に量産ラインがなくなった企業もあるので、そのような場合での実用化に関する枠組みや支援体制に関しての議論が今後重要と思われる。

3. 評点結果



| 評価項目               | 平均值 素点(注) |   |   |   |   |   |   |   |
|--------------------|-----------|---|---|---|---|---|---|---|
| 1. 事業の位置付け・必要性について | 3.0       | А | А | А | А | А | А | Α |
| 2. 研究開発マネジメントについて  | 2.6       | А | А | В | В | А | А | В |
| 3. 研究開発成果について      | 2.9       | А | А | В | А | А | А | Α |
| 4. 実用化・事業化に向けての見通し | 9.1       | D | D | D | D | D | Δ | р |
| 及び取り組みについて         | 2.1       | D | D | D | D | D | A | D |

 (注)素点:各委員の評価。平均値はA=3、B=2、C=1、D=0として事務局が 数値に換算し算出。

〈判定基準〉

| 1. 事業の位置付け・必要性につ | いて              | 3. 研究開発成果について  |                 |
|------------------|-----------------|----------------|-----------------|
| ・非常に重要           | →A              | ・非常によい         | →A              |
| ・重要              | →B              | ・よい            | →B              |
| ・概ね妥当            | →C              | ・概ね妥当          | $\rightarrow C$ |
| ・妥当性がない、又は失われた   | →D              | ・妥当とはいえない      | →D              |
|                  |                 |                |                 |
| 2. 研究開発マネジメントについ | いて              | 4. 実用化・事業化に向けて | の見通し            |
|                  |                 | 及び取り組みについて     |                 |
| ・非常によい           | →A              | ・明確            | →A              |
| ・よい              | →B              | ・妥当            | →B              |
| ・概ね適切            | $\rightarrow C$ | ・概ね妥当          | $\rightarrow C$ |

・適切とはいえない  $\rightarrow D$ ・見通しが不明  $\rightarrow D$ 

# 第2章 評価対象事業に係る資料

### 1. 事業原簿

次ページより、当該事業の事業原簿を示す。

# 「低炭素社会を実現する 超低電圧デバイスプロジェクト」

事業原簿

【公開版】

担当部 国立研究開発法人新エネルギー・産業技術総合開発機構 電子・材料・ナノテクノロジー部
一目次一

# 概 要 プロジェクト用語集

| I.   | 事業の位置付け・必要性について                                                    | 1          |
|------|--------------------------------------------------------------------|------------|
| 1.   | . NEDO の関与の必要性・制度への適合性                                             | 1          |
|      | 1.1 NEDO が関与することの意義                                                |            |
|      | 1.2 実施の効果(費用対効果)                                                   |            |
| 2.   | . 事業の背景・目的・位置づけ                                                    |            |
|      | 2.1 事業の背景                                                          |            |
|      | 2.2 事業の目的                                                          |            |
|      | 2.3 事業の位置づけ                                                        |            |
| II.  | 研究開発マネジメントについて                                                     | 6          |
| 1.   | . 事業の目標                                                            | 6          |
| 2.   | . 事業の計画内容                                                          |            |
|      | 2.1 研究開発の内容                                                        |            |
|      | 2.2 研究開発の実施体制                                                      |            |
|      | 2.3 研究開発の運営管理                                                      |            |
|      | 2.4 研究開発成果の実用化、事業化に向けたマネジメントの妥当性                                   | 40         |
| 3.   | . 情勢変化への対応                                                         |            |
| 4.   | . 中間評価結果への対応                                                       |            |
| 5.   | . 評価に関する事項                                                         | 54         |
| ш    | 研究開発出用について                                                         | 55         |
| 111. |                                                                    |            |
| 1.   | . 事業全体の成果                                                          | 55         |
| 2.   | . 研究開発項目毎の成果                                                       |            |
|      | 2.1 研究開発項目① 磁性変化デバイス                                               |            |
|      | 2.2 研究開発項目② 相変化デバイス                                                |            |
|      | 2.3 研究開発項目③ 原子移動型スイッチ                                              |            |
|      | 2.4 研究開発項目④ 二次元丁ノカーホン配線                                            |            |
|      | 2.5 研究開発項目⑥ 「BEOL 設計・製造基盤(プラットフォーム)開発」                             | 182        |
| 2    |                                                                    | 100        |
| з.   | • <b>邓 印 用 座 権</b> 、 <b>光 衣</b>                                    | 190<br>100 |
|      | 3.1 和的財産権山願、笠蘇、先夜ワイト<br>3.2 VI SI Symposia と IEDM における I FAP からの発表 |            |
|      |                                                                    | 100        |
| 4.   | ・ 成朱の晋及(新聞免表、展示会など)                                                | 190        |
|      | <ul> <li>4.1 利耳・ノレヘ光衣</li> <li>4.2 展示 今 年</li> </ul>               |            |
| _    |                                                                    |            |
| 5.   | . 成朱の貫及沽期                                                          |            |
|      | 3.1                                                                |            |
| 6.   | . 技術移転                                                             |            |
|      | 6.1 国立研究法人 産業技術総合研究所への BEOL デバイス設計・製造基盤(プラットフォ                     | ーム)        |

|     | 技術の情報開示               | 195   |
|-----|-----------------------|-------|
| 7.  | 標準化活動                 | 195   |
|     | 7.1 カーボンナノチューブの抵抗評価方法 | 195   |
| IV. | 実用化、事業化の見通しについて       | , 196 |
| 実   | 用化、事業化の見通し            | 196   |

| (添付資料) |
|--------|
|--------|

- ・プロジェクト基本計画
- ・技術戦略マップ(分野別技術ロードマップ)
- ・事前評価関連資料(事前評価書、パブリックコメント募集の結果)
- ・登録特許、及び論文・書籍リスト

概要

|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                                                |                        |              | 最終更新           | 日                      | 平成 27 年              | 511月2          | 4 日           |
|----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|------------------------|--------------|----------------|------------------------|----------------------|----------------|---------------|
| フ<br>旅   | <sup>°</sup> ログラム(又は<br>両策)名                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | IT イノベーション                                                                                                                                     | プログラム                  |              |                |                        |                      |                |               |
| フ        | プロジェクト名                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 低炭素社会を実現する<br>超低電圧デバイスプロジェクト プロジェクト番号 P10023                                                                                                   |                        |              |                |                        |                      |                |               |
| 担当       | 1当推進部/担<br>6者                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 電子・材料・ナノン<br>電子・材料・ナノン                                                                                                                         | テクノロジー音<br>テクノロジー音     | 部 島津<br>部 波佐 | 高行(平成<br>昭則(平成 | 23 年 3 月~<br>24 年 4 月~ | ~平成 24 年<br>~平成 27 年 | ≤3月)<br>≤11月現存 | E)            |
| 0. 事業の概要 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 本プロジェクトは、ナノテクノロジーで培われた新規の機能材料や新規のデバイス構造に立<br>脚して、集積回路の低電圧動作と高機能・高集積化を実現し、さらに、集積回路の低電力<br>化を通して、エレクトロニクス機器の消費電力を大幅に低減する技術を確立することを目的<br>として実施する。 |                        |              |                |                        |                      |                |               |
| I        | <ul> <li>**導体技術は、情報家電、コンピュータ、通信装置などのIT 機器、自動車、医療機器など、我が国の経済を支える先端産業の競争力強化に不可欠な基盤技術である。その発展を支えているのは、シリコン集積回路とその基本素子(デバイス)である CMOS トランジスタであり、これまで、CMOSトランジスタの寸法を微細化するプロセス・デバイス技術と、微細デバイスを機能させる回路技術により、高性能化・低電力化を実現してきた。低炭素社会の実現には、上記に代表されるエレクトロニクス機器の究極的な低電圧動作による飛躍的な低電力化が必須であり、デバイスの低電圧動作と不揮発動作が不可欠な技術要素である。CMOS 基本回路の消費電力は電圧の自乗に比例するので、電圧を1/3にすれば、単純には消費電力がほぼ1/10になる。また、電源を遮断しても情報が保持される不揮発デバイスを使えば、待機状態での消費電力がゼロになり、これも、消費電力の低減に大きな効果をもたらす。このように、動作状態では電圧の低減で、待機状態では不揮発動作を使うことで、消費電力の低減が達成される。これらの機能を満たす、新しい超低電圧・不揮発デバイスの開発が必要である。欧米においては、大型の産学連携ナノエレクトロニクス拠点の整備がここ数年で飛躍的に進み、超低電圧・不揮発デバイスをはじめとした、次世代デバイスに関する実用化を目指した研究が活発に行われ、今後、開発競争は熾烈化するものと考えられる。海外の研究開発活動の活発化により、このような状況を放置すれば、超低電圧・不揮発デバイスに関する我が国の技術開発の競争力を失いかねない。以上のように、本プロジェクトは、わが国の競争力の確保と、エネルギー消費削減・低炭素化の両方に貢献すると期待され、本プロジェクト推進の必要性は高い。</li> </ul> |                                                                                                                                                |                        |              |                |                        |                      |                |               |
| Π        | [.研究開発マネ:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | ジメントについて                                                                                                                                       |                        |              |                |                        |                      |                |               |
|          | 事業の目標                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 新構造・材料を用<br>0.4Vの超低電圧                                                                                                                          | 目いて、超低<br>化を実現し、       | 電圧・不<br>IT機器 | 揮発デバイ<br>などの大幅 | スを実現す<br>な小型化・i        | るための基<br>高性能化と(      | 盤技術を研<br>氏電化を実 | 雀立して<br>≅現する。 |
|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 主な実施事項                                                                                                                                         | H22fy                  | H23fy        | H24fy          | H25fy                  | H26fy                | H27fy          |               |
|          | 事業の計画内容                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 経産省直執行                                                                                                                                         | <b>←</b>               |              |                |                        |                      |                |               |
|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | NEDO 技術開発                                                                                                                                      |                        | •            |                |                        |                      | <b></b>        |               |
|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 会計·勘定                                                                                                                                          | H22fy                  | H23fy        | H24fy          | H25fy                  | H26fy                | H27fy          | 総額            |
|          | 開発予算                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 一般会計                                                                                                                                           | (2,046) <sup>**1</sup> | 2,299        | 2,818          | -                      | -                    | -              | 7,163         |
|          | (日万円)<br>契約種類:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 特別会計                                                                                                                                           | -                      | -            | -              | 1,752                  | 2,331                | 600            | 4,683         |
|          | (委託)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | <b>縱予管</b> 麵                                                                                                                                   | (2,046)*1              | 2,299        | 2,818          | 1,752                  | 2,331                | 600            | 11,846        |
|          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 心丁异识                                                                                                                                           | ※1:経済産業                | 業省直執行        | <br>行分         |                        |                      |                |               |

|  |        | 経産省担当原課                                                                                                                                                               | 産業技術環境局研究開発課                                                                                                                                                                                          |  |  |  |
|--|--------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
|  |        |                                                                                                                                                                       | リーダー:住広直孝 超低電圧デバイス技術研究組合・研究本部長                                                                                                                                                                        |  |  |  |
|  |        |                                                                                                                                                                       | 副:木村紳一郎 超低電圧デバイス技術研究組合・研究企画部長                                                                                                                                                                         |  |  |  |
|  |        | プロジェクト                                                                                                                                                                |                                                                                                                                                                                                       |  |  |  |
|  |        | リーダー                                                                                                                                                                  | ※平成27年度2テーマ延長に伴う変更                                                                                                                                                                                    |  |  |  |
|  |        |                                                                                                                                                                       | リーダー:柴田秀樹 株式会社東芝 研究開発センター 技監                                                                                                                                                                          |  |  |  |
|  |        |                                                                                                                                                                       | 副:國島巌 株式会社東芝 研究開発センター 研究王幹                                                                                                                                                                            |  |  |  |
|  |        |                                                                                                                                                                       | 超低電圧アバイズ技術研究組合(参加10社)                                                                                                                                                                                 |  |  |  |
|  |        |                                                                                                                                                                       | 林式会社任原製作所、                                                                                                                                                                                            |  |  |  |
|  |        |                                                                                                                                                                       | 東京エレクトロン株式会社                                                                                                                                                                                          |  |  |  |
|  |        |                                                                                                                                                                       | 林式云位泉之                                                                                                                                                                                                |  |  |  |
|  | 開充体制   |                                                                                                                                                                       |                                                                                                                                                                                                       |  |  |  |
|  |        |                                                                                                                                                                       | 林式会社日立国际電気(H23~)                                                                                                                                                                                      |  |  |  |
|  |        |                                                                                                                                                                       | 休式云位日立聚作所<br>宫上语卅十合社                                                                                                                                                                                  |  |  |  |
|  |        | 委託先                                                                                                                                                                   | 「「「」」」<br>  「「」」」<br>  「」」」<br>  「」」」 |  |  |  |
|  |        |                                                                                                                                                                       | 品工 通 セミコンダクター 休 式 会社                                                                                                                                                                                  |  |  |  |
|  |        |                                                                                                                                                                       | 二変電機体式云任                                                                                                                                                                                              |  |  |  |
|  |        |                                                                                                                                                                       | ルネサスエレクトロニクス株式会社                                                                                                                                                                                      |  |  |  |
|  |        |                                                                                                                                                                       | · 大回美施先<br>· 古人始大学· 地方大学· 中山大学· 苏娄杜德巡入河空託                                                                                                                                                             |  |  |  |
|  |        |                                                                                                                                                                       | 立印朗入子、仲尸入子、中天入子、连耒抆州総合研先別、                                                                                                                                                                            |  |  |  |
|  |        |                                                                                                                                                                       | 现仅入子、米尔入子、废心我望、之佣工未入子、米尔工云入子、<br>雪仁语信士学 古翅士学 古翅工艺雄雄士学 士阳士学                                                                                                                                            |  |  |  |
|  |        |                                                                                                                                                                       | 电风旭信人子、尿郁人子、尿郁上云概維人子、人败人子、<br>声言理利士学 女士民士学 北海诺士学                                                                                                                                                      |  |  |  |
|  |        | (1) 古北地士                                                                                                                                                              |                                                                                                                                                                                                       |  |  |  |
|  |        | <u>(1) <u></u> <u></u> <u></u> <u></u> <u></u> <u>(1)</u> <u></u> <u></u></u> | <u> ヘーーーの最先生による美地力す。計画の変更</u><br>11 日に発生した事业地士士亚洋油地雪のために  ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・ ・                                                                                                       |  |  |  |
|  |        | 〒14,45 〒5万11日に元工しに本11地刀 本十十17地展のために、 生未12 間裕 百 切九川<br>のスーパークリーンルームが使用不能とかり 平成 22 年度の宝協計画 该行に 遅れ が 生じ                                                                  |                                                                                                                                                                                                       |  |  |  |
|  |        | の人一八一クリーンルームが使用不能となり、平成22 平度の実施計画逐行に建れが生し、<br>事業実施期間を正成24 年3 日31 日主で延期する計画変更を実施(結果と) て正成23                                                                            |                                                                                                                                                                                                       |  |  |  |
|  |        | 事業実施期間21年版 24 年 5 万 51 日よく延期 9 3日 回復文を実施 (福米CUC1+版 25<br>  年 8 月末に繰り上げ完了)。                                                                                            |                                                                                                                                                                                                       |  |  |  |
|  |        |                                                                                                                                                                       |                                                                                                                                                                                                       |  |  |  |
|  |        | (2)研究開発項目⑤の実施方針・計画の変更 (平成 23 年度)                                                                                                                                      |                                                                                                                                                                                                       |  |  |  |
|  |        | 他研究機関のベンチマーク、国際学会調査によりナノトランジスタ構造デバイスの特徴の                                                                                                                              |                                                                                                                                                                                                       |  |  |  |
|  |        | 一つである基板バイアス制御の活用に、注目が集まっていることが分かった。本研究の優                                                                                                                              |                                                                                                                                                                                                       |  |  |  |
|  |        | 位性を確実にす                                                                                                                                                               | るため、開発の前倒しを目的として、共同実施先の追加(電気通信大学、                                                                                                                                                                     |  |  |  |
|  |        | 芝浦工業大学)を                                                                                                                                                              | >実施                                                                                                                                                                                                   |  |  |  |
|  |        |                                                                                                                                                                       |                                                                                                                                                                                                       |  |  |  |
|  |        | (3)技術推進委                                                                                                                                                              | 員会評価への対応のため実施方針・計画の変更 (平成 23 年度)                                                                                                                                                                      |  |  |  |
|  | 情勢変化への | 平成 23 年 12                                                                                                                                                            | 月16日に実施した技術推進委員会での指摘事項に対し、各研究開発項                                                                                                                                                                      |  |  |  |
|  | 対応     | 目間の連携を強                                                                                                                                                               | 化し、及び 研究開発項目②、④に於いては、専門研究員の増強、実施                                                                                                                                                                      |  |  |  |
|  |        | 計画の見直しを                                                                                                                                                               | 実施                                                                                                                                                                                                    |  |  |  |
|  |        |                                                                                                                                                                       |                                                                                                                                                                                                       |  |  |  |
|  |        | <u>(4)</u> 研究開発項                                                                                                                                                      | 頁目⑤の実施方針・計画の変更(平成 24 年度)                                                                                                                                                                              |  |  |  |
|  |        | 最終目標の達                                                                                                                                                                | 成を確実とし、より質の高い成果を達成するため、以下3点を追加。「ナノト                                                                                                                                                                   |  |  |  |
|  |        | ランジスタ構造の                                                                                                                                                              | )最適化」において、キープロセス技術としてのエピタキシャル成長工程の                                                                                                                                                                    |  |  |  |
|  |        | 安定化、及び、諸                                                                                                                                                              | 平価チップ試作工期短縮のため、選択エピタキシャル成長装置を新規導                                                                                                                                                                      |  |  |  |
|  |        | 入。「超低電圧シ                                                                                                                                                              | ィステム開発」において、機能チップ向け周辺回路を追加開発。「TEG 開                                                                                                                                                                   |  |  |  |
|  |        | 発」において、機                                                                                                                                                              | 能チップ向け周辺回路 TEG を追加開発。                                                                                                                                                                                 |  |  |  |
|  |        |                                                                                                                                                                       |                                                                                                                                                                                                       |  |  |  |
|  |        | (5)研究開発項                                                                                                                                                              | 1日(4)の実施万針・計画の変更と加速(平成25年度)                                                                                                                                                                           |  |  |  |
|  |        | クフフェンを用                                                                                                                                                               | いた傾方回配線の抵抗低減のため、配線基礎技術に研究員を増強し、                                                                                                                                                                       |  |  |  |
|  |        | 重子論的検討を                                                                                                                                                               | たし川。クフフェン配線へのドービンク効果やエッジ形状の影響を局所的                                                                                                                                                                     |  |  |  |
|  |        | に評価・解析する                                                                                                                                                              | らため、加速予算によりSPM(走査ブローブ顕微鏡)へのオプション設備を                                                                                                                                                                   |  |  |  |

|                  |                | 追加導入。<br>京工芸大学<br>性検証用に                                                                                                                                                                                                                                                                                                                                                         | グラフェンへのドーピング材料・条件の検討拡大・強化のため、共同実施先(東<br>を)を追加。CNTビアのアスペクト比(AR)増大への対応のため、CNT 成長可能<br>こ、高 AR のビアホール構造開発を追加。                                                                                                                                                                     |  |  |  |  |  |
|------------------|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|
|                  |                | (6) 第三<br>各研究<br>とし、メモリ<br>子移現に向け<br>実なものと<br>度中を行っ                                                                                                                                                                                                                                                                                                                             | 回加速による実施方針・計画の変更(平成25年度)<br>引発項目のシナジー効果実証のため、⑤ナノトランジスタ構造デバイスをベース<br>を構成する不揮発素子である①磁性変化デバイス、②相変化デバイス、③原<br>デバイスを混載した融合実証チップ(超低電力センサーノード用マイコンチップ)<br>けた検討を行った。最終年度である平成26年度の、融合実証チップ動作を確<br>するため、TEGの設計、及び、マスク製作を予定の平成26年度から平成25年<br>別し完了させ、最終年度の早期に、融合技術実証チップ設計に必要なデータの<br>かた。 |  |  |  |  |  |
|                  |                | <u>(7)第四回</u><br>最終目標<br>実用に近い<br>of Things)<br>する、BEO                                                                                                                                                                                                                                                                                                                          | <u>国加速による研究開発項目⑤の実施方針・計画の変更(平成 26 年度)</u><br>ためる「従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術」を、<br>い想定分野に対して実証するため、実証アプリチップ開発において IoT (Internet<br>市場向けに必要とされるアナログマクロ等の機能マクロの設計と、それらを搭載<br>L デバイス(原子移動型スイッチなど)との融合チップの設計・試作を追加。                                                          |  |  |  |  |  |
|                  |                | (8)2テーマの延長に伴い基本計画の変更、実施方針の策定(平成27年度)<br>研究開発項目②:新構造である超格子構造の評価から、超格子材料の組成を変えること<br>により、目標より更に半分以下の省電力効果(省電力目標1/10以下を1/数10以下)が可能<br>となる新たな現象が観察された。この現象を実際のメモリ素子に適用し、実用化に繋ぐため<br>には、その動作メカニズムの解明、300mm ウェハへの適用に向けた集積化プロセスの検討<br>が必要である。しかし、当初の開発期間内では、その確証までには至らないため、1年間研<br>究開発を延長し、この現象のメカニズムの解明を図る。具体的には、新組性の超格子材料<br>で300mmウエハ用集積化プロセスの完成度向上、及び、メモリマクロでのTRAMの基本動<br>作確認を進める。 |                                                                                                                                                                                                                                                                               |  |  |  |  |  |
|                  |                | 研究開系<br>抑制、ドーI<br>た特性予測                                                                                                                                                                                                                                                                                                                                                         | ě項目④:新たな課題として抽出された、ドーピングによる触媒金属の腐食等の<br>ピング効果向上のための低温グラフェン成長膜の品質向上、実配線構造に則し<br>別計算手法の開発、CNT 固有のドーピング手法の検討を延長実施する。                                                                                                                                                             |  |  |  |  |  |
|                  | 中間評価結果<br>への対応 | : Ⅱの4.中間評価結果への対応を参照                                                                                                                                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                               |  |  |  |  |  |
|                  |                | 事前評価                                                                                                                                                                                                                                                                                                                                                                            | 平成 22 年度実施 担当部 NEDO 電子・材料・ナノテクノロジー部                                                                                                                                                                                                                                           |  |  |  |  |  |
|                  | 評価に関する<br>事項   | 中間評価                                                                                                                                                                                                                                                                                                                                                                            | 平成 24 年度 中間評価を 8 月 30 日に実施(8 月 29 日 現地調査会)                                                                                                                                                                                                                                    |  |  |  |  |  |
|                  | 7 8            | 事後評価                                                                                                                                                                                                                                                                                                                                                                            | 平成 27 年度 事後評価を 12 月 3 日実施予定                                                                                                                                                                                                                                                   |  |  |  |  |  |
| Ⅲ.研究開発成<br>果について |                | 研究開発項<br>磁性変化ラ<br>「ロジック集<br>能を有する                                                                                                                                                                                                                                                                                                                                               | ፪目①<br><sup>™</sup> バイス<br>積回路内 1 次メモリを対象とした、高集積・高速特性・高書き換え耐性などの機<br>超低電圧・不揮発デバイスの開発」                                                                                                                                                                                         |  |  |  |  |  |
|                  |                | 磁性変<br>イ<br>グ、界面垂<br>0.4V以下、<br>を実証した                                                                                                                                                                                                                                                                                                                                           | ビデバイスの基本構造およびプロセスとして、トップピン構造、歪エンジニアリン<br>直磁化、SAF (Synthetic Antiferromagnet)構造などを開発し、読み書き電圧<br>10nsのパルスでの読み書きと、書き込み電流100μA以下、電力量0.4pJ以下                                                                                                                                       |  |  |  |  |  |
|                  |                | <ul><li>特性はら</li><li>的な寸法を</li><li>高品質 I</li></ul>                                                                                                                                                                                                                                                                                                                              | ・つきの増入無しぐ MRAM の書き込み電流を更に低減するにめ、電気的・磁気<br>・シュリンクする方法を開発し、書き込み電流を15μAまで低減できた。<br>MgO成膜プロセスを開発し、加速試験で10 <sup>16</sup> 回の書き換えと10年間の絶縁耐                                                                                                                                           |  |  |  |  |  |

性を、メモリアレイを用いた多点測定で実証し、実用に耐える信頼性技術を確立した。 300mm 径ウェハを用いて、2 層 Cu 配線間への磁性変化デバイスの埋め込みプロセスフ ローを作成し、試作を行い、デバイス動作を確認した。16k ビットの MRAM アレイでの抵抗 ばらつき評価では、目標値(15% (3 σ))と同程度の16%に抑制することができた。

マクロを設計する上で必要となる、回路シミュレーション用の MTJ モデルとして、大規模 回路設計に対応可能なモデルを開発した。MTJ 抵抗が変化する電圧の書込みパルス幅依 存性と、抵抗変化の遅延時間依存性を加えたマクロモデルであり、回路シミュレータ (SPICE)でメモリセルの過渡応答を評価した結果、書き込みパルス幅 10ns まで対応できるこ とを確認した。

集積化実証のため、周辺回路を備えたメモリマクロを設計、試作、評価し、読み書き電流 100 μ A 以下、読み書き時間 10ns を実証した。

更なる高密度化を狙い、多値素子とそれを実現するプロセスとして、MTJの2段積層構造の一括加工方式を提案し、試作によりメモリマクロでの多値動作を実証し、従来SRAM比2倍の高集積化の可能性を確認した。

メモリ以外の MTJ の展開として、電流センシング用の MTJ を開発し、≤10µA のセンシン グ精度に相当する性能を実現した。

本テーマは、平成26年度で終了した。

研究開発項目②

相変化デバイス

「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの 機能を有する超低電圧・不揮発デバイスの開発」

相変化が低いエネルギーで起こる、革新的な材料であるGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜を開発した。理論的な成果としては、第一原理計算によって、GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子におけるGe原子の短範囲移動が、抵抗変化を発生させるモデルを提示した。

本開発の超格子膜を用いた新メモリは、従来の PRAM と異なる動作機構や優れた特性 を有することから、"Topological switching Random Access Memory (TRAM)"と名付けた。 TRAM のプロセス開発における最重要課題は、超格子成膜であり、本開発で、300mm ウェ ハの成膜装置を用いた、GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子構造形成に世界で初めて成功した。超格子 膜は、GeSbTe 合金の混合等の不良を除いて高品質であり、その結晶構造は、サブ nm の 原子干渉縞の TEM 実験等で確認した。

超格子膜の電気特性は、50nm 直径の W 電極を有する抵抗素子を試作して評価したが、100 以上の抵抗比を保持しながら書き換え回数 1 億回以上を実証した。

さらに、本開発では、超格子内での原子移動が起こりやすい GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x < 0.5, Ge 欠損系)超格子膜を提唱した。本材料を用いた抵抗素子を試作評価したところ、抵抗変 化が化学量論組成の GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜と比べて、60 %の低電圧で起こることがわかっ た。書き換え電流値は 55uA で、書き換えエネルギーは最終目標を達成する 1.9pJ であっ た。以上の結果は、従来の 1/10 の電力(66mW)で、データ転送速度 400MB/s (書き込 み)が可能であることを示唆し、更なる電力削減効果(33mW 以下)の見通しを示している。

TRAMのULSIとしてのフィージビリティをチェックするために、CMOS 基板とCu 配線間 に超格子素子を埋め込んだ 1T(Transistor)-1R(Resister)型メモリセルのプロセスを開発し た。超格子をSb<sub>2</sub>Te<sub>3</sub>ボトム層上に積層することで、ばらつきの少ない安定的な成膜を実現し た。ドライエッチング加工では、超格子膜の側壁不良を抑制する条件を見出した。

1T-1R型の単体デバイス、及び、デコーダ回路付き16kbテストチップを試作評価したところ、TRAMの動作電圧の最終目標を達成する書き換え電圧1.0V以下での抵抗変化が起こった。これに加えて、2Mbマクロを開発し、ライト・リード回路を用いたTRAM動作を確認した。マクロを用いることで、短時間パルス評価が可能となるが、本開発では、電圧パルス幅5ns以下でのTRAMの高速書き換えに成功した。

本開発では、高集積化のための要素技術開発として、ポリSiダイオードを用いたクロスポイントセルPRAMの技術開発も行なった。相変化材料としては、クロスポイント型セルで書き

換え可能な、熱拡散防止機能を有するnano-GSTを開発して適用した。1D(Diode)-1R型の クロスポイント型セルにおいて、セル面積を4F<sup>2</sup>にするために、ワード線とダイオードを自己 整合的に配置するプロセスを開発して実現した。

寸法100nmの1D-1Rクロスポイント型セルアレイを試作評価したところ、高抵抗状態と低抵抗状態の抵抗比として1ケタ以上を保持した、読み出し・書き換え動作を確認した。以上をもって、最終目標であるクロスポイント型メモリセルを集積化したメモリアレイ試作と動作実証、及びメモリセル面積4F<sup>2</sup>のメモリアレイによる高集積性実証を達成した。

研究開発項目③

原子移動型スイッチ

「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・オフ抵抗 比、小面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発」

ポリマー固体電解質(PSE(polymer solid-electrolyte))を使う、二つの原子移動型スイッ チ素子を相補的に配置した3端子構造を提案・試作し、低電圧化と高信頼性が両立できる3 端子原子移動型スイッチを開発した。この3端子原子移動型スイッチを用いた0.5k~1kビッ トスイッチアレイ(スイッチを配列したもの)を、300mmラインのBEOLプラットフォームを用い て試作し、中間目標であるスイッチ素子の材料選定、素子構造の最適化(下部電極:Cu、 固体電解質:PSE、上部電極Ruを基本構成とする3端子原子移動型スイッチ)、単体素子性 能として書換え電流と書換え速度の積が10<sup>-10</sup>A・s 以下、オン・オフ抵抗比10<sup>5</sup>以上、書き 換え回数10<sup>3</sup>以上を達成した。

さらに、集積化プロセスを改善し、素子不良や素子特性ばらつき増加などの原因を調査、対策・改善を行い、中規模な回路動作(スイッチ数1Mbレベル)を検証するために必要な、十分に低い特性ばらつきを実現した。CuO層の形成、及び、Cu拡散によるプログラミング電圧ばらつき悪化の抑制、さらに、PE(Pre-Etching)処理条件、バッファ膜厚最適化、及び、合金比率の最適化を実施し、結果  $\sigma = 0.186$ Vとなる良好なプログラミング電圧ばらつきを得た。

動作検証においては、6x6および48x48プログラマブルロジックを用いて、その機能検証 を行った。原子スイッチベースのプログラマブルロジックは、SRAMベースと比較すると、ロ ジックセル面積で-75%、電力で最大-61%、信号遅延で最大-65%が達成できた。

平成26年度に設計・試作を行った、プログラマブルロジックによるオフロード処理を実証 し、CPUには負荷が大きい処理を短時間にプログラマブルロジックで実行することで、チッ プの電力を下げることができた。実証に用いた32x32ロジックセルアレイ規模のプログラマブ ルロジックは、原子スイッチROMが混載された32bitCPUと比較すると、2倍程度のアクティブ 電力を必要とするが、処理速度が60倍と非常に高速である。また、不揮発性のためスタンバ イ電力を必要としない。そのため、処理あたりのエネルギー効率が30倍まで向上した。 本テーマは、平成26年度で終了した。

#### 研究開発項目④

三次元ナノカーボン配線

「集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細幅・超低 電気抵抗、超高アスペクト比配線・材料技術の開発」

微細幅・超低電気抵抗配線向け材料として、低温(650℃以下)での多層グラフェン (MLG)成長技術開発を行った。触媒段差を起点とする低温固有の新たな MLG 成長機構 を見出すとともに、触媒組成や配向性の調整、CVD 条件の最適化を行った。その結果、結 晶性の指標であるラマンスペクトルのグラファイト結晶由来のGピークと、欠陥由来のDピー クの比(G/D 比)が、局所的ながら高温合成結晶グラファイト並みの 100 を超える高品質成 長を実証した。

MLGの抵抗低減施策として、膜品質の改善とともにグラフェン層間へのドーピング(インターカレーション:以下層間ドープ)に着目し、ドーピング材料探索とプロセス開発を行った。

ドーピング材料として、金属塩化物を用いることによって、高温 MLG において、金属並みの 低抵抗率を実証するとともに、低温 MLG においても、G/D 比の向上と最適な金属塩化物の 選択およびパッシベーションプロセスの適用によって、ドーピングが可能なことを実証した。

微細幅・長距離横方向 MLG 配線構造を、300mm 径 Si 基板上で形成する集積プロセス を開発した。Niダマシン配線を触媒として低温 MLG の選択成長を行い、300mm Si 基板上 全面に微細幅(hp30nm)、長距離(0.7mm)、低抵抗(1.1Ω/□)の MLG/Ni 配線パターン の形成を実証した。

カーボンナノチューブ CNT 低抵抗化に向け、単体の抵抗評価手法を開発し、CNT の抵抗率が直径 1.4nm まで上昇せず、およそ 5nm 以下のビア径では W 等よりも低抵抗となる可能性を示した。この成果をベースとして、経産省の国際標準化活動事業がスタートし、 IEC(国際電気標準会議) TC-113(ナノテクノロジー)における標準化ドラフト提案に結び付いた。CNT へのドーピング手法として、成長時同時ドープ等の可能性を検討した。

超高アスペクト比(AR)ビアコンタクトの埋め込み材料を目指して、最高 40 を超える超高 AR ビアホール底からの、CNT の低温成長を検討した。このために、最小ビア底径<50nm、 ビア深さ最高 2µm のビアホール構造を開発し、そのビア底に CNT 成長に必要な 3-5nm 厚の触媒 Ni形成技術を開発した。これらにより、AR≧40の超高 ARホール底からも選択的 に CNT 成長が可能であることを示した。

300mm 径 Si 基板上では初めてとなる、CNT ビアアレイの集積形成プロセスを開発した。 CNT 成長用触媒形成と CMP による選択的触媒除去により、ビア内での選択 CNT 成長を 可能にし、これにより 300mm 径基板上全面で、均一性のよい CNT-CMP、及び、上層電極 形成を実現した。これにより、最大2万個直列の大規模 CNT ビアチェーン構造を、高歩留り で形成することに成功した。

研究開発項目⑤

ナノランジスタ構造デバイス

「CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低し きい値ばらつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集 積機能素子における低電圧動作実証」

薄い埋め込み酸化膜上に極薄シリコンを形成した、SOI構造のSOTBトランジスタとその 製造プロセスを開発し、H24年度末中間目標である、100万個以上のトランジスタでばらつき 5 σ ±0.1V以下、および1Mb 以上SRAMで0.4V動作の実証を達成した。

平成24年度に導入した選択エピタキシャル成長装置を用いて、量産性の判断が可能な 水準でのエピタキシャル成長工程を確立した。さらに、量産可能レベルのデバイス・プロセ ス技術を用いた試作した、周辺回路用バルクトランジスタを含んだ大規模TEGでの信頼性 を評価を通して、ナノトランジスタ構造デバイスと既存のCMOSトランジスタの融合集積化技 術を確立した。

300mmウェハ全面での特性の均一性や、SRAMの不良ビット低減を実証した。具体的には、ウェハ全面において、95%以上のチップが安定に動作することを実証した。

また、これまでのデバイス試作結果に基づいてキャリブレーションしたデバイスパラメータ を用いた回路動作のシミュレーション特性と、試作したデバイスの実測回路特性がほぼ一 致することも確認出来、構築した超低電圧LSI設計環境の完成度が高いことを実証した。

超低電圧回路の動作安定性に関して、SRAMを代表的題材として実測、及び、シミュレーション解析を行い、しきい値ばらつきやオン電流ばらつきの低減が、動作安定性に大きく寄与していることを見出した。

さらに、超低電圧実用回路の信頼性を阻害する要因として、ランダムテレグラフノイズ (RTN)やバイアス温度不安定性(BTI)などを検討した。ナノトランジスタ構造デバイスの特 徴である低不純物濃度(ドーパントレス構造)が、しきい値やオン電流ばらつきに加えて RTNの低減にも寄与していることを見出し、さらにはアンテナ効果の緩和構造など、デバイ スの配線構造等を検討することで良好な信頼性が得られることを実証し、以上の知見をもと に、超低電圧動作回路の高信頼化のための設計環境構築指針を提示した。

| 平成25年度、及                    | び、26年度に設計試                       | 作した各種回路特性を評価した。具体的には、超                              |
|-----------------------------|----------------------------------|-----------------------------------------------------|
| 低電圧回路特性計                    | 4価、ソフトエラー信頼                      | 性評価、アナログ回路特性評価を行った。この評                              |
| 価結果を通じて、美                   | ミ用化回路レベルで、                       | 使米アバイスに対して消賀電刀を1/10に低減する                            |
| 日処を示した。                     |                                  |                                                     |
| 谷裡評価ホート                     | ・七ンュールを用いて-<br>プロタチ切灯電圧動         | 半成25年度、及び、26年度に設計試作した実証が                            |
| ノリクーンヨンナツ                   | ノや谷裡超低竜圧動1                       | 作デツノを評価し、0.4V以下の超低電圧で動作す                            |
| ることを確認し、美                   | 用化凹路レヘルで使き                       | 米アハイスに対して消費電力を1/10に低減する基                            |
| 盛技術を唯立した。                   |                                  | 掛洗ゴッファの動人壮生安訂エープロマ 臣フ                               |
| 原于移動型/1                     | ツナとナノトフンン人ダ                      | 構造アハイスの離合技術美証ナッノとしし、原士<br>たってってたってた初ままた1 見いませい 電力   |
| 移動型ヘイツナを1                   | 史つにKUMを拾載し/                      | こマイコンテツノを設計純作し、東小祇田し亀刀                              |
| 0.295pJ/ bitの低電<br>L 記の証在法国 | 1月性能の夫証を行う<br>たとれ 具数日博でも         | た。<br>ても ルニンベック推進ニッジフト町方のCMOC し                     |
| 上記の計価相未                     | により、取於日际での<br>住住 ル は 係 ち 破 立 + ま | るノノトノンシスク悟垣ノハイへと既任りしMOSト<br>ストレルニーンの設計層倍構筑への比鉛を掲号   |
| ノンシスタとの融合                   | 朱慎仁仅州を唯立 9<br>5〕て 巡弗雪力な1/        | ることいい、ての成計場現開業への相對を使小し、<br>10 に低減できる其般は低な破立するとしたに、実 |
| 他未 ノハイヘに比!                  | 阪して、 伯賀 电刀を 1/<br>の達武日如な子)を      | 10 に低風てきる産盛以附を唯立するとこもに、美                            |
| 市化回路レッシレ(                   | の建成日処を小した。                       |                                                     |
|                             | 以20 平皮(於「し/La                    |                                                     |
| 研究開発項目⑥                     |                                  |                                                     |
| 「BEOL設計·製造法                 | 基盤(プラットフォーム)                     | 開発                                                  |
|                             | ,                                |                                                     |
| 65nmBEOLプロー                 | セスフローを開発し、親                      | 所材料、新構造を用いたBEOLデバイスを、企業製                            |
| 造ラインと繋げて試                   | 作できる、設計・プロセ                      | マスプラットフォームを開発した。                                    |
| 半導体製造ライ                     | ンで作製した多層配                        | 線を有するCMOS基板上に、産総研SCR (Super                         |
| Clean Room)でロー              | ーカル配線、及び、セ                       | ミグローバル配線を作製する配線製造基盤技術を                              |
| 開発し、配線が所望                   | 檀の特性を実現してい                       | ることを確認した。                                           |
| 新材料の汚染管                     | 理として、1. エッジカ                     | ットリングによる新材料付着防止、2. 薬液による新                           |
| 材料除去、3.新材                   | 料上HDP膜による汚り                      | 染拡散防止、4. FOUPによるハンドリング管理手法                          |
| を開発し、汚染管理                   | 且の効果を確認した。                       |                                                     |
| 半導体製造ライ                     | ンPDKとSCR-PDKを約                   | 統合した設計ルール、配線特性パラメータOPCル                             |
| ール等からなる連携                   | 馬ファブPDKを策定し7                     |                                                     |
| 本テーマは平成                     | 23年で終了した。なお                      | 、本プラットフォームはSCRに技術移管した。                              |
| 発表·投稿論文                     | 発表 435 件、論文 3                    | 9件(H26年度まで)                                         |
|                             | 発表 39 件、論义 L                     | 3 件(H27 年度 11 月 12 日まで)                             |
|                             | 国内出願;140件、ダ                      | ト国・PCT 出願;90 件、PCT からの各国移行;13 件                     |
|                             | 国内金球;8件、外国                       | 国金娜;/ 件                                             |
| 特 許                         | (H20 年度よび)<br>国内山岡 12 伊 か        | 国, DCT 山岡, 1() // DCT かくのタ 国教伝, 1 //                |
|                             | 国内田旗,12件、27<br>国内登録:0件 从国        | 国・PCI 山旗,10 件、PCI からの谷国移11,1 件<br>引発録・12 件          |
|                             | 国内宝球,9件、7回<br>(U27 年度 11 日 12    | 当立或,121千<br>日まで)                                    |
|                             | (H27 平皮 II 方 I2                  | H みて)<br>                                           |
|                             | 第1回成未報日云<br>第2回世界和生人             | 2011 午 12 月 13 日 7、は国际云磁物 320 石                     |
|                             | 弗 2 凹成未報告会                       | 2012年12月19日 75(は国际会議場 300名                          |
|                             | 第3回成果報告会                         | 2014年1月23日                                          |
| フの他の日本形                     |                                  | 東京大学 伊東国際字術研究センター 300名                              |
| その他の外部発                     | 第4回成果報告会                         | 2015年3月6日                                           |
| 表<br>(フレス発表                 |                                  | 東京大学 伊東国際学術研究センター 330名                              |
| 寺)                          |                                  |                                                     |
|                             | 新聞発表 雑誌、We                       | b 掲載                                                |
|                             | 研究開発項目①                          | 日刊工業新聞 2011 年 6 月 15 日                              |
|                             |                                  | 日刊工業新聞 2012 年 4 月 17 日                              |
|                             |                                  | 日刊工業新聞 2012 年 6 月 13 日                              |

|          |                                             |              |              | 朝日新聞デジタル版 2012 年 6 月 13 日                            |  |  |
|----------|---------------------------------------------|--------------|--------------|------------------------------------------------------|--|--|
|          |                                             |              |              | 日経 Tech-On 2012 年 6 月 13 日                           |  |  |
|          |                                             |              |              | (③⑤同時掲載)                                             |  |  |
|          |                                             |              |              | 日経エレクトロニクス 2012 年 7 月 9 日                            |  |  |
|          |                                             |              |              | 電気新聞 2013年6月11日                                      |  |  |
|          |                                             |              |              | (②③⑤同時掲載)                                            |  |  |
|          |                                             |              |              | EE Time Japan 2013 年 6 月 12 日                        |  |  |
|          |                                             |              |              | (②③⑤同時掲載)                                            |  |  |
|          |                                             |              |              | 日経 Tech-On 2013 年 12 月 9 日                           |  |  |
|          |                                             |              |              | ((②⑤同時掲載)                                            |  |  |
|          |                                             |              | 研究開発項目②      | 日経 Tech-On 2012 年 12 月 8 日                           |  |  |
|          |                                             |              |              | 日刊工業新聞 2013 年 12 月 11 日                              |  |  |
|          |                                             |              |              | 日経 Tech-On 2014 年 6 月 9 日                            |  |  |
|          |                                             |              |              | センコンポータル 2014年6月10日                                  |  |  |
|          |                                             |              |              | 日経 Tech-On 2014 年 12 月 15 日                          |  |  |
|          |                                             |              |              | EE Times 2014 年 12 月 17 日                            |  |  |
|          |                                             |              | 研究開発項目③      | 日刊工業新聞 2011 年 12 月 8 日                               |  |  |
|          |                                             |              |              | 日経産業新聞 2012 年 6 月 20 日                               |  |  |
|          |                                             |              |              | 日経 Tech-On 2012 年 6 月 13 日                           |  |  |
|          |                                             |              | 研究開発項目⑤      | 日刊工業新聞 2012 年 6 月 20 日                               |  |  |
|          |                                             |              |              | 日経 Tech-On 2012 年 6 月 13 日                           |  |  |
|          | <i>11. 6</i> 4                              | 6 I          |              |                                                      |  |  |
|          | • 集積回路                                      | 各の設計         | および製造を基幹     | 事業のひとつとしている参加企業{(株)東之、ルネサ                            |  |  |
|          | スエレクトロニクス(株)、富士通セミコンダクタ(株)}においては、開発した技術は、次世 |              |              |                                                      |  |  |
|          | 代以降0                                        | り既仔裏         | 品や新製品に直接     | 送 予載されることで、 製品性能の同上やコスト 削減効                          |  |  |
|          | 果により                                        | 、巾場占         | 「有率の増加や新用    | 1場の開拓に貝献する。                                          |  |  |
| Ⅳ. 実用化、事 | ・ 11 裂品 ベ                                   | マイれを         | 使った応用ンステム    | いた供、サービスを事業とする企業~日本電気                                |  |  |
| 業化の見通しに  | (休)、(4                                      |              | 裂作所、晶工理(株    | ()、二変電機(株))においては、開発した技術は、要                           |  |  |
| ついて      | 前でめる                                        | 田聚前          | や応用ンスプムによ    | >りる新機能竹加や住能向上、競争刀向上に貝骶 9                             |  |  |
|          | る。                                          | 训生壮卑         | 3 へ光((州) 古西制 | 你託 東京テレクトロン(株) (株)日立国際電信)に                           |  |  |
|          | <ul> <li>十等件第</li> <li>キャレッアト</li> </ul>    | そに友に<br>+ 明惑 | 1 正未((体)仕尿殺  | 作用、衆界エレクトロン(体)、(体)日立国际电入/に<br>新プロセフな加畑ナス生活同敗制進壮震に適用ナ |  |  |
|          | Z                                           | よ、田光         | しに収納を利約科、    | 利ノロビスを処理りる来棋回昭衆迫表直に適用り                               |  |  |
|          | <i>S</i> 0                                  |              |              |                                                      |  |  |
|          |                                             |              |              |                                                      |  |  |
|          | 作成時期                                        | 平成 2         | 3年3月 作成      |                                                      |  |  |
| V. 基本計画に |                                             | h            |              |                                                      |  |  |
| 関する事項    | * ㅋ ㅋ ㅋ                                     | 半成 2         | 26 年 12 月事業項 | 日は反素社会を実現する超低電圧デバイスプロジェ                              |  |  |
|          | <b>炎</b> 更履歴                                | クト」の         | )研究開発項目(2)、  | ④の 最終日標 変更、 及び 研究 実施 期間 延長に伴う                        |  |  |
|          |                                             | <b></b>      |              |                                                      |  |  |

| 用語                   | 説明                                          | 分類       |
|----------------------|---------------------------------------------|----------|
| 1 次メモリ               | CPU などのプロセッサと直接アクセスすることのできるメモ               | (1)      |
| <br>スパッタ装置           | 2。<br>イオン学の真てえルギー粒子をターゲット材料に昭射」タ            |          |
|                      | ーゲット表面から百子を反跳させること(スパッタ)に上り 蒲               | (1)      |
|                      | 「アノス面がらか」を欠助させること(シッシン)により、得                | 0        |
| MTJ (Magnetic Tunnel | トンネル磁気抵抗効果を発現するトンネル接合であり、強磁                 |          |
| Junction)            | 性膜 / トンネル絶縁膜 / 強磁性膜から構成される。2 層の             |          |
| ,                    | 強磁性膜の相対的な磁化(スピン)方向により、トンネル絶                 |          |
|                      | 縁膜におけるスピン偏極電子のトンネル確率(抵抗)が変化                 |          |
|                      | する。                                         |          |
| 多値化                  | メモリにおいて、通常のデータ"0"、"1"の 2 値ではなく、デ            |          |
|                      | <br>  ータ"00"、"01"、"10"、"11"のように、2 値以上の値をとるこ | (1)      |
|                      | と。                                          |          |
| 界面垂直材料               | 磁性体薄膜において、界面付近で膜面に対して垂直方向                   |          |
|                      | <br>  に磁化する材料。MgO 膜との界面を有する CoFeB 膜が知       | 1        |
|                      | られている。                                      |          |
| トップピン構造              | MTJ において、トンネル絶縁膜の上層に、磁化方向が固定                |          |
|                      | された磁性膜であるピン層が配置される構造。これに対し、                 |          |
|                      | トンネル絶縁膜の下層にピン層が配置される構造を、ボトム                 | (])      |
|                      | ピン構造と呼ぶ。                                    |          |
| フリー層                 | 磁化方向が固定されていない強磁性膜であり、磁界や電子                  |          |
|                      | のスピントルクにより、磁化方向が変化する層。フリー層のヒ                | 1        |
|                      | ステリシスにより MTJ に情報が保持される。                     |          |
| 垂直磁気異方性              | 膜面に対して垂直方向が安定となる、磁性体薄膜における                  |          |
|                      | 磁化の異方性。                                     | Û        |
| 結晶磁気異方性定数            | 磁性体の結晶方向によって異なる磁気異方性のエネルギ                   |          |
|                      | ーを表す定数。                                     | Û        |
| SAF                  | Synthetic Antiferromagnetic の略。スペーサー膜を介して対  |          |
|                      | 向する強磁性膜の磁化が互いに反平行となり、磁化を打消                  |          |
|                      | す状態。交換相互作用によるものであり、スペーサー膜は                  | Ú        |
|                      | 一般的に、Ru 膜が用いられる。                            |          |
| 帰還型センス               | 増幅回路の出力の一部を入力に帰還(フィードバック)さ                  |          |
|                      | せ、センシングの感度を上げる手法。                           | U.       |
| センス回路                | メモリの微小なメモリデータやアドレス信号を素早く検出して                | <u> </u> |
|                      | 増幅する回路。                                     | Ú        |

| 負性抵抗回路                                          | 入力インピーダンスを見た際に、印加した電圧に対して 抵               |            |
|-------------------------------------------------|-------------------------------------------|------------|
|                                                 | 抗値が見掛け上マイナスになるような回路ブロックを指す。               | Ú          |
| TEG                                             | Test Element Groupの略。一枚のウエハに形成された各種       |            |
|                                                 | 寸法のトランジスタや回路の一部分などの特性を測定する                |            |
|                                                 | ことにより、各種依存性や回路の動作余裕などを解析した                |            |
|                                                 | り、製造歩留まりの検査に用いる。通常の半導体製品では、               | Ú          |
|                                                 | 半導体チップを切り分けるときの切り代となる部分(スクライ              |            |
|                                                 | ブライン)に搭載される場合が多い。                         |            |
| 配線電流センシング用                                      | 配線における電流をセンシングするためのデバイスであり、               |            |
| デバイス                                            | ここでは電流により発生した磁界に対し線形の抵抗変化を                | $\bigcirc$ |
|                                                 | 示す MTJ を指す。                               |            |
| 相変化材料                                           | 非晶質と結晶との間で可逆的な変化が可能な材料。                   | 2          |
| 非晶質                                             | 原子配列がランダムで高抵抗な状態。                         | 2          |
| 結晶                                              | 原子配列が規則的で低抵抗な状態。                          | 2          |
| 熱拡散防止層                                          | 相変化材料に接する周囲の部材への無駄な熱の散逸を抑                 |            |
|                                                 | 制し、記録動作に必要な電力を低減するための層。                   | (2)        |
| Ge <sub>2</sub> Sb <sub>2</sub> Te <sub>5</sub> | 従来の相変化デバイスや光ディスクにおいて、記録膜として               | $\bigcirc$ |
|                                                 | 一般的に用いられている相変化材料の1つ。                      | 4          |
| 高抵抗化                                            | 相変化材料を高抵抗状態に変化させる記録動作。記録膜                 | $\bigcirc$ |
|                                                 | を一旦溶融し急冷することで変化させる。                       | 2          |
| 低抵抗化                                            | 相変化材料を低抵抗状態に変化させる記録動作。記録膜                 | $\bigcirc$ |
|                                                 | を結晶化温度以上の温度で保持することで変化させる。                 | 2          |
| GeSbTe 超格子                                      | GeTe、Sb2Te3 から構成される薄膜を、結晶配向性を揃えな          |            |
|                                                 | がら交互に成長させた相変化膜。溶融過程を経ないため、                | 2          |
|                                                 | 相変化に必要なエネルギーを大幅に削減できる。                    |            |
| PVD                                             | Physical Vapor Deposition (物理気相成長法)の略称。   | 2          |
| CVD                                             | Chemical Vapot Deposition(化学相成長法)の略称。     | 2          |
| プラグ                                             | 異なる層に形成された配線などを縦方向に連結する導電                 |            |
|                                                 | 性の電極。相変化デバイスでは、選択スイッチと相変化材                | 2          |
|                                                 | 料層を接続する部分を指す。                             |            |
| ポリ Si pin ダイオード                                 | P 型層、真性層、N 型層の 3 種のポリ Si を積層製膜し、素         | (2)        |
|                                                 | 子分離することによって形成したダイオード。                     | )<br>U     |
| 真性層                                             | 元素をドーピングしていない Si 層。 PIN ダイオードにかかる         | (2)        |
|                                                 | 電界を緩和する効果がある。                             | ))         |
| 整流特性                                            | 電流を一定方向にしか流さない特性。                         | 2          |
| クロスポイント型セル                                      | メモリのワード線とビット線が最小寸法ピッチ(2F, F は最小           |            |
|                                                 | 加工寸法)で配置されて直交し、セルサイズが最小値の 4F <sup>2</sup> | 2          |
|                                                 | となるメモリ構造                                  |            |

| ビッグデータ      | 通常のデータベース管理ツールなどで取り扱う事が困難な                                                                  |            |
|-------------|---------------------------------------------------------------------------------------------|------------|
|             | ほど巨大な大きさのデータの集まり。                                                                           | 2          |
| ディスクストレージシス | ハードディスク、CD-ROM ドライブなど、コンピュータのデー                                                             |            |
| テム          | タをバックアップするためのディスク型機器。                                                                       | 2          |
| ペタバイト       | 情報量の単位の一つで、1000 兆(10 の 15 乗)バイトまたは                                                          | $\bigcirc$ |
|             | 約 1126 兆(2 の 50 乗) バイト。                                                                     | 2          |
| Tier0       | ストレージ階層において、性能と信頼性が最も重視される階                                                                 | $\bigcirc$ |
|             | 層。                                                                                          | 2          |
| HDD         | Hard Disk Drive(ハードディスク)の略称。                                                                | 2          |
| SSD         | Solid State Drive(固体ストレージ)の略称。                                                              | 2          |
| PRAM        | Phase change RAM。相変化 RAM。結晶と非晶質状態をメモ                                                        |            |
|             | リの0,1に割り当てたメモリ。結晶状態が低抵抗で、非晶質                                                                | $\bigcirc$ |
|             | 状態が高抵抗であり、電流により発生するジュール熱で結                                                                  | 2          |
|             | 晶/非晶質状態を遷移させ、メモリ書き換えを行う。                                                                    |            |
| TRAM        | Topological switching RAM の略。GeSbTe 超格子を用いた                                                 |            |
|             | メモリは、従来の PRAM と動作機構が異なるため、                                                                  |            |
|             | LEAP が命名。GeSbTe 超格子がトポロジカル絶縁体の性質                                                            |            |
|             | を示すことに由来。                                                                                   | $\bigcirc$ |
|             | トポロジカル絶縁体とは、物質の内部は絶縁体でありなが                                                                  | 4          |
|             | ら、表面は電気を通すという新しい物質である。ペンシルバ                                                                 |            |
|             | ニア大学により 2005 年に提唱され、2007 年ビュルツブルグ                                                           |            |
|             | 大学が確認した。                                                                                    |            |
| MRAM        | Magnetic Random Access Memory の略称。                                                          | 2          |
| ReRAM       | Resistive Random Access Memory の略称。                                                         | 2          |
| ULSI        | Ultra Large Scale Integrated Circuit の略称。                                                   | 2          |
| TEM         | Transmission Electron Microscope(透過型電子顕微鏡)の                                                 | $\bigcirc$ |
|             | 略称。                                                                                         | 2          |
| 化学量論組成      | 化合物を構成している原子数の比(組成)が整数であるこ                                                                  |            |
|             | と。ストイキオメトリと称される。GeTe/Sb2Te3 超格子膜は化学                                                         | 2          |
|             | 量論組成である。                                                                                    |            |
| Ge 欠損系超格子   | Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> (x<0.5) 超格子膜。LEAP で開発した。 | 2          |
| 放射光         | シンクロトロン放射による電磁波。赤外線から X 線の領域の                                                               |            |
|             | 光を発生。指向性が強く、光強度が強いため、高分解能の                                                                  | 2          |
|             | 分析が短時間で実施できる。                                                                               |            |
| X 線回折       | X線の結晶格子での回折現象を利用した分析手法であり、                                                                  |            |
|             | 原子構造を知ることができる。                                                                              | 4          |
| ユニポーラ動作     | 書き換え極性を持たないメモリの動作を指す。メモリの片方                                                                 |            |
|             | の電極にプラス電圧を印加しても、マイナス電圧を印加して                                                                 | Ľ          |

|             | も書き換えができる。                                                      |     |
|-------------|-----------------------------------------------------------------|-----|
| バイポーラ動作     | 書き換え極性を持つメモリの動作を指す。                                             | 2   |
| ビット線/ワード線   | メモリは 2 端子で書き換えを行うため、各メモリ(セル)への                                  |     |
|             | 接続は 2 種類の配線が必要である。1つをビット線、もう一                                   |     |
|             | つをワード線と定義する。通常、ビット線とワード線は直行                                     | ۷   |
|             | する。                                                             |     |
| HAADEF-STEM | High-angle annular dark-field scanning transmission electron    |     |
|             | microscopyの略。走査透過電子顕微鏡法(STEM)の内、格                               |     |
|             | 子振動による熱散漫散乱によって高角度に非弾性散乱さ                                       |     |
|             | れた電子を円環状の検出器で受け、この電子の積分強度                                       | ۷   |
|             | をプローブ位置の関数として測定し、その強度を像として表                                     |     |
|             | 示する手法。                                                          |     |
| EDX         | Energy dispersive X-ray analysisの略。エネルギー分散型X                    | 0   |
|             | 線分光法。元素分析や組成分析を行う手法。                                            | ۷   |
| Nano-GST    | GeSbTe合金に絶縁物質を添加して、結晶サイズがnmオー                                   |     |
|             | ダー化した相変化材料。LEAP で開発した。低熱伝導かつ                                    |     |
|             | 高抵抗な相変化材料で、PRAM の書き換えエネルギー低                                     | (Z) |
|             | 減を実現した。                                                         |     |
| QL          | Quintuple layer の略。5 原子層を意味する。Sb <sub>2</sub> Te <sub>3</sub> は |     |
|             | Te-Sb-Te-Sb-Te の QL である。                                        | 4   |
| 原子移動型スイッチ   | 電極からのイオンの析出・溶解現象を利用した抵抗変化ス                                      | 0   |
|             | イッチ。                                                            | 0   |
| ディスターブ耐性    | Disturb 電圧印加下でのスイッチの抵抗状態の安定性を示                                  | 3   |
|             | す。                                                              | 0   |
| オフディスターブ耐性  | Off disturb 電圧印加下でのスイッチのオフ抵抗状態の安                                | 3   |
|             | 定性を示す。                                                          | 0   |
| ポリマー固体電解質   | 炭化水素を主成分とした固体電解質。                                               | 3   |
| (PSE)       |                                                                 | 0   |
| オン・オフ比      | スイッチのオン状態とオフ状態における抵抗の比率、もしく                                     | 3   |
|             | は一定電圧下で流れる電流の比率                                                 | 0   |
| 相補型構造       | 二つの原子移動型スイッチを対向するように接続した構造                                      | 3   |
| ローカル配線      | LSI の多層配線における下層配線を指す。一般に短距離                                     | 0   |
|             | のトランジスタの接続に用いられ、4~5 層からなる。                                      | 0   |
| セミグローバル配線   | ローカル配線上に形成する配線。中長距離向けの配線。一                                      |     |
|             | 般に配線ピッチがローカル配線の 2 倍で、シート抵抗は半                                    | 3   |
|             | 分程度になる。                                                         |     |
| デコーダ回路      | アドレスデコーダ回路 コード化されたアドレスバスの信号                                     |     |
|             | から、所望のアドレスを選択する回路。                                              | 0   |

| アドレス指定      | プログラムにより、物理上のスイッチの位置を指定すること             | 3          |
|-------------|-----------------------------------------|------------|
| フルインテグレーション | LSIの製造工程において、シリコン基板からFEOL/BEOLを         |            |
|             | 経てコンタクトパッドを形成するまでの一連の集積化プロセ             | 3          |
|             | ス工程をさす。                                 |            |
| 保持特性        | Retention バイアス印加無で保管された場合の抵抗状態の         | 0          |
|             | 安定性                                     | (3)        |
| IO セル       | 入出力用のセル                                 | 3          |
| LUT         | Look-up Table : ROM や RAM などのメモリにあらかじめ  |            |
|             | 計算した値をテーブルとして書き込んでおき、その値を必要             | 3          |
|             | に応じて参照するためのテーブル                         |            |
| PE          | pre-etching:プレエッチング。原子移動型スイッチにおいて       |            |
|             | は、イオン供給源である、銅電極表面の清浄化工程で実施              | 3          |
|             | している。                                   |            |
| ESD(保護素子)   | Electro-Static Discharge 静電気の放電が電子回路や半導 |            |
|             | 体部品を破壊することを防止する素子                       | (3)        |
| アコースティックエミッ | 材料中での局所的な変化で生ずる弾性波を計測し、採取し              |            |
| ション法        | たデータを解析・評価することにより、材料や構造物の状態             | 3          |
|             | を検査・評価する方法。                             |            |
| 顕微レーザーラマン分  | 物質にレーザー光を照射し、物質との相互作用により、入              |            |
| 光法          | 射光の波長が変化した微弱な散乱光を測定することによ               | $\bigcirc$ |
|             | り、物質の化学構造や結晶構造の決定、未知物質の同定               | (3)        |
|             | を行う方法。                                  |            |
| in-situ 観察  | その場観察。実際に使用している状態で観察すること。               | 3          |
| 第一原理計算      | 量子力学の第一原理に基づき、実験データや経験パラメー              |            |
|             | タを使わないで理論計算をする方法の総称。電子状態計               | 3          |
|             | 算のことを指すことが多い。                           |            |
| ナノカーボン      | グラフェン、ナノチューブなどのナノサイズのカーボン材料             | 4          |
| 三次元集積       | メモリ等のデバイスを積層方向にも複数層形成し集積する              |            |
|             | 方式                                      | (4)        |
| CNT         | Carbon Nanotube;カーボンナノチューブの略称。カーボン      |            |
|             | の6角形ネットワークからなるグラフェンシートが筒状に巻い            |            |
|             | て形作られるナノサイズのチューブ。グラフェンシートが単             | (4)        |
|             | 層の場合の単層 CNT と多層の場合の多層 CNT がある。          |            |
| AR          | Aspect Ratio;アスペクト比。高さと、直径あるいは幅との比。     |            |
|             | 本プロジェクトでは縦方向のコンタクトプラグにおけるコンタ            | 4          |
|             | クトホールの深さと直径の比                           |            |
| 超高アスペクト比配線  | 三次元積層構造に不可欠な高さと直径の比(アスペクト比)             |            |
|             | が極めて大きいコンタクトプラグ配線                       | (4)        |

| 多層グラフェン(MLG) | Multi Layer Graphene;カーボンの6員環ネットワークからな         |     |
|--------------|------------------------------------------------|-----|
|              | るグラフェンシートが複数層積み重なった構造                          | (4) |
| G/D 比        | グラフェンやグラファイトの品質を示すラマン分光法による                    |     |
|              | 代表的な指標、ラマンスペクトルにおいて、カーボンの六員                    |     |
|              | 環構造に由来するGピーク(1590cm-1付近)と同構造の欠                 | (4) |
|              | 陥に由来するDピーク(1350cm-1付近)の比                       |     |
| CVD          | Chemical Vapor Deposition; 化学気相堆積法 気相状態で       |     |
|              | 原料を供給し、化学反応によって目的の材料を堆積させる                     |     |
|              | 方法で、主に薄膜状の材料形成に用いられるが、微粒子状                     | 4   |
|              | や CNT のようなチューブ状など微細な構造を伴って堆積さ                  |     |
|              | せることもできる                                       |     |
| プラズマ CVD     | 原料ガスをプラズマ励起することで反応性を上げ、より低温                    |     |
|              | で合成を可能にした CVD(化学気相堆積)方法                        | (4) |
| 電子ビームリソグラフィ  | レジストを電子ビームにより露光する微細パターン形成に適                    |     |
|              | したリソグラフィ法                                      | (4) |
| 高温結晶グラフェン    | 1000℃以上の高温で生成された高結晶性のグラフェン、後                   |     |
|              | 述の Kish グラファイトや HOPG から剥離したグラフェンのほ             | 4   |
|              | か、高温 CVD で成長させたグラフェンも含む                        |     |
| Kish グラファイト  | 製鉄過程の高温で生成する高品質のグラファイト、同結晶                     |     |
|              | から剥離されたものを Kish グラフェンと略称                       | (4) |
| HOPG         | Highly Oriented Pyrolitic Graphite; 高配向性熱分解グラフ |     |
|              | ァイト、高温で炭化水素を熱分解させて合成される Kish グ                 | 4   |
|              | ラファイトと共に高品質なグラフェンを得るために用いられる                   |     |
| インターカレーション   | グラファイトの層間に化合物や元素等を挿入(インターカレ                    |     |
|              | ート)すること。 古くからさまざまな用途で研究され応用さ                   |     |
|              | れているが、本開発では層間物質とグラフェンシート間のチ                    | (4) |
|              | ャージトランスファーによるドーピング手法として検討                      |     |
| フェルミレベルシフト   | ドーピングによるフェルミレベルの変化                             | 4   |
| 4 端子電極法      | 電流印加用端子と電圧降下測定用端子を別に設け接触抵                      |     |
|              | 抗と配線抵抗を分離可能にした抵抗測定法                            | (4) |
| モンテカルロ解析     | 電子の輸送現象を散乱やドリフトといった物理現象から解                     |     |
|              | 析する手法で、自然現象の確率過程を乱数を用いて解析                      | 4   |
|              | する方法                                           |     |
| ナノカーボン層間遷    | 多層のグラフェンシート間のキャリアの移動(遷移)や層間で                   |     |
| 移・散乱         | の散乱                                            | (1) |
| 実空間モデル       | 現実的な配線の三次元構造を配慮したモデル                           | 4   |
| CVD モジュール    | CVD を行うチャンバー・ガス供給系・排気系などから構成さ                  |     |
|              | れるユニット                                         | (4) |

| CMP(Chemical          | 機械的な研磨剤と化学エッチング成分を用いて平坦面を得                     |     |
|-----------------------|------------------------------------------------|-----|
| Mechanical Polishing) | る化学機械研磨方法                                      | (4) |
| SOG 含浸                | SOG(Spin-on-Glass:塗布型ガラス)を CNT 等の隙間にしみ         |     |
|                       | こませて硬化することで、CNT 層を固化する方法                       | (4) |
| CMOS                  | Complementary Metal-Oxide-Semiconductor; 相補型金属 |     |
|                       | 酸化膜半導体のこと。ゲート電極となる金属(M)から酸化膜                   |     |
|                       | (O)を介して半導体(S)に電界を与えて動作させる、MOS 型                |     |
|                       | 電界効果トランジスタにより構成される。伝導キャリアが電子                   |     |
|                       | および正孔である、n チャネルおよび p チャネルの MOS 型               |     |
|                       | 電界効果トランジスタを組み合わせて相補的に動作させる。                    | (5) |
|                       | 主に論理回路に用いられ、状態保持時には消費電流が原                      |     |
|                       | 理的にゼロなため低消費電力であることが特徴である。ただ                    |     |
|                       | し、現在の CMOS ではリーク電流のために必ずしも状態保                  |     |
|                       | 持時の電流が少ない特徴は当てはまらない。                           |     |
| LSI                   | Large-Scale Integration の略、大規模集積回路。            | 5   |
| 理想スケーリング則             | トランジスタの寸法を微細化するための設計指導原理。トラ                    |     |
|                       | ンジスタ各部の寸法、不純物濃度、電圧など種々のパラメ                     |     |
|                       | ータを比例的に変化させることでトランジスタを正常に動作                    | 5   |
|                       | させながら寸法を縮小することが出来る。電界一定スケーリ                    |     |
|                       | ング則とも、比例縮小則とも呼ぶ。                               |     |
| 動作電力                  | 論理回路においてトランジスタ回路がスイッチング動作する                    |     |
|                       | とき、その動作によって消費される電力のこと。AC 電力とも                  | 5   |
|                       | 呼ぶ。                                            |     |
| リーク電流                 | トランジスタを用いた回路においては、電源電圧を印加した                    |     |
|                       | 状態で、回路動作状態に関わらずトランジスタ各部で漏洩                     |     |
|                       | する、すなわち電源からアースに流れて無駄に消費される                     | (3) |
|                       | 電流のこと。                                         |     |
| リーク電力                 | 上記リーク電流に電源電圧を掛け合わせたもので、動作状                     |     |
|                       | 態に関わらず電源電圧を印加した状態で消費される電力                      | 5   |
|                       | のこと。待機電力とも呼ぶ。                                  |     |
| 回路の動作率                | 回路の用途により、常時スイッチング動作するものや、間欠                    |     |
|                       | 的に動作するものがあり、その動作している時間的比率のこ                    | 5   |
|                       | とを示す。                                          |     |
| $V_{ m th}$           | Threshold Voltage(しきい値電圧)を示す記号。電界効果ト           |     |
|                       | ランジスタなどでは、トランジスタがオフ状態からオン状態に                   |     |
|                       | 遷移する、すなわちドレイン電流が立ち上がるときにゲート                    | 5   |
|                       | 電極に与えられた電圧のことを示す。しきい値、しきい電圧                    |     |
|                       | とも呼ぶ。                                          |     |

| しきい値(電圧)ばらつ                                   | しきい値電圧は、個々のトランジスタで値が揃わず、通常あ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |              |
|-----------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------|
| き                                             | る範囲に分布する。この現象ないしは分布の幅のことを指                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |              |
|                                               | す。原因は多岐にわたるが、特にトランジスタが微細になる                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ( <b>0</b> ) |
|                                               | に従ってばらつきが大きくなる傾向がある。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |              |
| 基板バイアス制御                                      | CMOS 電界効果トランジスタにおいて、トランジスタが形成さ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |              |
|                                               | れる部分(基板)にゲート電圧とは独立に電圧を加えると、し                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |              |
|                                               | きい値電圧も変化する。この現象を利用して基板バイアス                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 5            |
|                                               | 電圧を変化させることでしきい値電圧を制御する技術のこと                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |              |
|                                               | を指す。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |              |
| ITRS ロードマップ                                   | International Technology Roadmap for Semiconductors (国                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |              |
|                                               | 際半導体テクノロジロードマップ)のこと。ロードマップは毎                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |              |
|                                               | 年改訂され、改訂時から15年間の半導体技術の開発方向                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | (5)          |
|                                               | を記述している。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |              |
| ランダム不純物揺らぎ                                    | Random Dopant Fluctuation の略。 CMOSトランジスタのチャ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |              |
| (RDF)                                         | ネル部分に特性調整のために不純物が注入される場合、                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |              |
|                                               | 特に微細な寸法のトランジスタになると、その不純物の数や                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |              |
|                                               | 位置のわずかな揺らぎによりトランジスタ特性が大幅に変動                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | (5)          |
|                                               | する、すなわち、しきい値電圧 Vth がばらつく現象が生じ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |              |
|                                               | る。この揺らぎのことを示し、RDFとも略される。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |              |
| $\overline{\mathbf{A}}$ ( $\mathbf{A}$ )      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |              |
| 小純物(トーハント)                                    | 半導体の伝導特性を制御するために注入する、ホウ素、リ                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 5            |
| ↑ 和物 (トーハント)                                  | 半導体の伝導特性を制御するために注入する、ホウ素、リン、ヒ素などのこと。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 5            |
| 「 <sup>不純物(トーハント)</sup><br>SOI 基板             | 半導体の伝導特性を制御するために注入する、ホウ素、リン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 5            |
| 「 <sup>不純物(トーハント)</sup><br>SOI 基板             | 半導体の伝導特性を制御するために注入する、ホウ素、リン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表面のシリコン層/絶縁層/支持基板となるシリコン結晶の3                                                                                                                                                                                                                                                                                                                                                                                                                                 | 5            |
| 「小和初(トーハント)<br>SOI 基板                         | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の 3<br>層構造になっている基板のこと。間に絶縁層が挟まれること                                                                                                                                                                                                                                                                                                                                                                                         | 5            |
| 「小池初(トーハント)<br>SOI 基板                         | 半導体の伝導特性を制御するために注入する、ホウ素、リン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれることで、表面のシリコン層から支持基板へのリーク電流が抑えら                                                                                                                                                                                                                                                                                                                                                                       | 5            |
| 小和初(トーハント)<br>SOI 基板                          | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ                                                                                                                                                                                                                                                                                                                            | 5            |
| 小昶初(トーハント)<br>SOI 基板                          | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。                                                                                                                                                                                                                                                                                                                      | 5            |
| N和初(トーハント) SOI 基板 BOX(埋め込み絶縁)                 | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の                                                                                                                                                                                                                                                                               | 5            |
| N型物(トーハント) SOI 基板 BOX(埋め込み絶縁)                 | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用                                                                                                                                                                                                                                               | 5            |
| N型物(トーハント) SOI 基板 BOX(埋め込み絶縁)                 | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。                                                                                                                                                                                                                                      | 5            |
| 小純物(トーハント)<br>SOI 基板<br>BOX(埋め込み絶縁)<br>SOTB   | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI                                                                                                                                                                                    | 5            |
| 小地初(トーハント)<br>SOI 基板<br>BOX(埋め込み絶縁)<br>SOTB   | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極                                                                                                                                                | 5            |
| 小地初(トーハント)<br>SOI 基板<br>BOX(埋め込み絶縁)<br>SOTB   | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極<br>薄であることが特徴のトランジスタ。本事業で研究開発して                                                                                                                 | 5            |
| N和初(P=//>P)<br>SOI 基板<br>BOX(埋め込み絶縁)<br>SOTB  | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極<br>薄であることが特徴のトランジスタ。本事業で研究開発して<br>いるトランジスタ構造である。                                                                                               | 5            |
| 不純物(トーハント) SOI 基板 BOX(埋め込み絶縁) SOTB 実効仕事関数     | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の 3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極<br>薄であることが特徴のトランジスタ。本事業で研究開発して<br>いるトランジスタ構造である。<br>仕事関数とは、物質の表面から1 個の電子を無限遠まで取                                                               | 5            |
| NHHM (F = ハンF) SOI 基板 BOX(埋め込み絶縁) SOTB 実効仕事関数 | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の 3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極<br>薄であることが特徴のトランジスタ。本事業で研究開発して<br>いるトランジスタ構造である。<br>仕事関数とは、物質の表面から1 個の電子を無限遠まで取<br>り出すのに必要なエネルギーのことである。即ち、物質のフ                                | 5            |
| NHUN (トーハント) SOI 基板 BOX (埋め込み絶縁) SOTB 実効仕事関数  | 半導体の伝導特性を制御するために注入する、ホウ素、リ<br>ン、ヒ素などのこと。<br>Silicon on Insulator 基板の略。トランジスタが形成される表<br>面のシリコン層/絶縁層/支持基板となるシリコン結晶の 3<br>層構造になっている基板のこと。間に絶縁層が挟まれること<br>で、表面のシリコン層から支持基板へのリーク電流が抑えら<br>れたり、トランジスタの寄生容量が低減するなどの利点があ<br>る。<br>Buried Oxide の略で、SOI 基板における埋め込み絶縁層の<br>こと。一般には二酸化シリコン層(シリコンの熱酸化膜)が用<br>いられる。<br>Silicon on Thin Buried Oxide の略。SOI 基板を用いる SOI<br>トランジスタの一種であるが、特に SOI 層、BOX 層ともに極<br>薄であることが特徴のトランジスタ。本事業で研究開発して<br>いるトランジスタ構造である。<br>仕事関数とは、物質の表面から1 個の電子を無限遠まで取<br>り出すのに必要なエネルギーのことである。即ち、物質のフ<br>ェルミ準位と真空準位との差を示す。電界効果トランジスタ | 5            |

|              | 圧が変化するが、最近のトランジスタでは複雑な組成や構            |                |
|--------------|---------------------------------------|----------------|
|              | 造のゲート電極とゲート絶縁膜が用いられるため、それらの           |                |
|              | 組合せによっては、電荷移動などの現象により物質単体で            |                |
|              | 決まっている仕事関数からのずれが生じる。そこでゲート電           |                |
|              | 極とゲート絶縁膜の組合せで決まる仕事関数のことを実効            |                |
|              | 仕事関数と呼ぶ。                              |                |
| バンドエッジ       | 半導体禁制帯のなかで、価電子帯の頂点あるいは伝導帯             |                |
|              | の底に近い部分を示す。                           | $(\mathbf{D})$ |
| ミッドギャップ      | 半導体禁制帯の中間付近を示す。                       | 5              |
| オン電流         | MOS トランジスタで、ソースが接地されドレインに電源電圧         |                |
|              | が印加されている場合に、ゲート電極に電源電圧が印加さ            | Ē              |
|              | れている、即ちトランジスタがオン状態になったときにドレイ          | $(\mathbf{b})$ |
|              | ンを流れる電流のこと。                           |                |
| オフ電流         | MOS トランジスタで、ソースが接地されドレインに電源電圧         |                |
|              | が印加されている場合に、ゲート電極が接地されている、即           | Ē              |
|              | ちトランジスタがオフ状態になったときに、トランジスタを流          | $(\mathbf{b})$ |
|              | れるリーク電流のこと。                           |                |
| ゲート絶縁膜       | ゲート電極とシリコンに挟まれた絶縁膜。従来、シリコン            |                |
|              | CMOS においてはシリコン酸化膜をゲート絶縁膜に用いて          |                |
|              | いたため Oxide と呼ばれていたが現代の CMOS では純粋      | 5              |
|              | な Oxide ではない。このため、Insulator という語を採用して |                |
|              | CMIS という呼び方も一部ではなされる。                 |                |
| グランドプレーン(GP) | SOTB のようなトランジスタ構造においては、BOX 層裏面直       |                |
| 構造           | 下のシリコン支持基板領域に不純物が注入される。これが            | Ē              |
|              | 平板状の電位安定化層として機能してトランジスタ動作を安           | $(\mathbf{b})$ |
|              | 定化させる作用を持つため、このような名称になっている。           |                |
| ローカルグランドプレ   | 上記の GP 構造では、トランジスタの主要部分のシリコン支         |                |
| ーン(LGP)構造    | 持基板領域にほぼ均一に平板状の不純物層が形成されて             |                |
|              | いるが、その部分をあえて横方向に不均一な分布とすること           | 5              |
|              | で、トランジスタの動作特性を変化させることを目的とした不          |                |
|              | 純物分布構造のこと。                            |                |
| ゲート長         | ゲート電極の長さのこと。これが短いと、ソース電極からドレ          |                |
|              | イン電極までの距離が短くなり、かつゲート電極の容量が小           |                |
|              | さくなるために、トランジスタのオン電流が増大し、動作速度          |                |
|              | も速くなる。勿論、トランジスタそのものの面積が小さくなる          | 5              |
|              | ために、トランジスタ微細化を表現するパラメータの一つとも          |                |
|              | なっている。デバイス物理の立場では、ソース領域とドレイ           |                |
|              | ン領域に挟まれて実際にチャネルが形成される部分の長             |                |

|           | さ、すなわちチャネル長を用いる方がより正確である。                    |     |
|-----------|----------------------------------------------|-----|
| 短チャネル特性   | 上記、ソース電極からドレイン電極に至る部分にはゲート電                  |     |
|           | 極からの電界効果によりチャネルが形成される。つまり、ゲ                  |     |
|           | ート電極が短くなると、チャネルの長さも短くなる。チャネル                 |     |
|           | が短いと、トランジスタの動作としてはチャネルの電気伝導                  |     |
|           | がドレイン電極の影響を受けて特性が変動しやすくなる。具                  |     |
|           | 体的には、チャネル(ゲート長)が短くなるにつれて、しきい                 | 5   |
|           | 値電圧が低下するという現象が生じる。このことを短チャネ                  |     |
|           | ル効果と呼び、短チャネル効果の影響が小さいトランジスタ                  |     |
|           | 設計が求められる。この短チャネル効果の影響の小ささや、                  |     |
|           | 短チャネル状態におけるトランジスタ特性のことを短チャネ                  |     |
|           | ル特性と呼ぶ。                                      |     |
| DIBL      | Drain Induced Barrier Lowering の略。上記のようにドレイン |     |
|           | 電極の影響が受けやすくなると、ドレイン電圧の変化に対す                  | (5) |
|           | るしきい値電圧の変動も大きくなる。これを表す指標のこと                  |     |
|           | で、短チャネル効果の程度を表すパラメータでもある。                    |     |
| グローバルばらつき | トランジスタの特性は、トランジスタ各部の寸法、たとえばゲ                 |     |
|           | ート長や絶縁膜厚などにより変動する。製造プロセス起因で                  |     |
|           | 変動することも多く、シリコンウエハの比較的広い範囲であ                  | 5   |
|           | る程度規則的な変化を示すことも多い。このような広い範囲                  |     |
|           | にわたるトランジスタ特性のばらつきのことを示す。                     |     |
| 近接ばらつき    | トランジスタ各部の寸法が良く揃っていると考えられる近接                  |     |
|           | したトランジスタ対においても、トランジスタの特性が RDF な              | 5   |
|           | どの要因でばらつく。このばらつきのことを示す。                      |     |
| 正規分布      | 平均値の周囲に対称に釣り鐘状に分布するような分布のし                   |     |
|           | かたのことでガウス分布とも呼ぶ。確率的事象で決まる分布                  | (5) |
|           | の多くでこのような分布をとるものが観測される。統計分布と                 | Ŭ   |
|           | しては最も基本的なもの。                                 |     |
| バルクトランジスタ | 通常のシリコン結晶を用いた基板上に形成されたトランジス                  |     |
|           | タのこと。SOI 基板を用いた SOI トランジスタと対となる概念            | 5   |
|           | とも言える。                                       |     |
| ハイブリッド集積化 | SOI(SOTB)トランジスタとバルクトランジスタを同一の基板              | (5) |
|           | 上に集積すること。                                    |     |
| SRAM      | Static Random Access Memory の略。通常は6つのトランジ    |     |
|           | スタの組で形成されるメモリである。 CMOS トランジスタプロ              | _   |
|           | セスのみで作製できること、各種メモリ中で最も動作速度が                  | 5   |
|           | 高速であるという特長があるが、面積が大きい、電源を切る                  |     |
|           | と記憶が失われる揮発性である、という欠点もある。                     |     |

| SRAM アレイ TEG   | SRAM 動作特性の評価、製造歩留まりの評価などの目的                                                                                                                                               |                |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
|                | で、多数の SRAM を並べたもので、これらにアクセス出来る                                                                                                                                            | 5              |
|                | 回路も備えた TEG のこと。                                                                                                                                                           |                |
| DMA-TEG        | Device Matrix Array-TEG の略。トランジスタ、抵抗、キャパ                                                                                                                                  |                |
|                | シタ等の素子を多数並べて各々の特性ばらつきを統計的                                                                                                                                                 | 5              |
|                | に解析できるようにした TEG のこと。                                                                                                                                                      |                |
| 静的雑音余裕 SNM     | SRAM の動作特性を示すパラメータの一つ。読み出し動作                                                                                                                                              |                |
|                | をしたときに記憶が失われずに安定して読み出せるための                                                                                                                                                | 5              |
|                | 電圧余裕の大きさを示したもの。                                                                                                                                                           |                |
| RTN            | Random Telegraph Noiseの略。ゲート絶縁膜中の欠陥への                                                                                                                                     |                |
|                | キャリア捕獲と離脱に伴って MOS トランジスタの動作電流                                                                                                                                             |                |
|                | が揺らぐ現象のこと。RTS (Random Telegraph Signal) とも                                                                                                                                | (5)            |
|                | 呼ばれる。                                                                                                                                                                     |                |
| ランダムテレグラフノイ    | RTN の項を参照                                                                                                                                                                 |                |
| ズ              |                                                                                                                                                                           | $(\mathbf{b})$ |
| SPICE パラメータ    | トランジスタなど、回路素子の特性を表現するモデルに与え                                                                                                                                               |                |
|                | るパラメータのこと。California 大 Berkeley 校が開発した回                                                                                                                                   |                |
|                | 路シミュレータ SPICE (simulation program with circuit                                                                                                                            | 5              |
|                | emphasis)で用いるパラメータであることがこの名称の起源                                                                                                                                           |                |
|                | である。                                                                                                                                                                      |                |
| 標準セル           | 通常、論理集積回路は、基本論理動作を行う各種回路ブロ                                                                                                                                                |                |
|                | ックを組み合わせて構成する。この回路ブロックが標準セル                                                                                                                                               | 5              |
|                | であり、これのマスクパターンレイアウト、論理記述、動作特                                                                                                                                              | 0              |
|                | 性記述などをセットにしたものを標準セルライブラリと呼ぶ。                                                                                                                                              |                |
| 自動配置配線環境       | 論理集積回路の設計では、論理動作記述から実際の回路                                                                                                                                                 |                |
|                | を組み上げるために、標準セルを適切に並べて配線する必                                                                                                                                                | 5              |
|                | 要がある。この操作を自動的に行うために必要な各種プロ                                                                                                                                                | 0              |
|                | グラムやデータファイルなどの総称である。                                                                                                                                                      |                |
| 設計フロー          | 論理動作記述から回路レイアウト、動作シミュレーション、動                                                                                                                                              |                |
|                | 作検証など、一連の設計作業を各種のプログラムやデータ                                                                                                                                                | 5              |
|                | ファイルを順繰りに使用して行う、設計の流れのことである。                                                                                                                                              |                |
| SPICE シミュレーション |                                                                                                                                                                           |                |
|                | 回路の動作波形、各部分の電圧電流、動作速度、消費電                                                                                                                                                 |                |
|                | 回路の動作波形、各部分の電圧電流、動作速度、消費電力、などを回路図とそれに使用する素子の SPICE パラメー                                                                                                                   | 5              |
|                | 回路の動作波形、各部分の電圧電流、動作速度、消費電力、などを回路図とそれに使用する素子の SPICE パラメータを使用して計算すること。                                                                                                      | 5              |
| アクセラレータ        | 回路の動作波形、各部分の電圧電流、動作速度、消費電力、などを回路図とそれに使用する素子の SPICE パラメータを使用して計算すること。<br>論理回路の一種。特定の処理に関して、CPU(中央処理装                                                                       | 5              |
| アクセラレータ        | 回路の動作波形、各部分の電圧電流、動作速度、消費電力、などを回路図とそれに使用する素子の SPICE パラメータを使用して計算すること。<br>論理回路の一種。特定の処理に関して、CPU(中央処理装置)でソフトウェアを実行するよりも高速な処理を行うハード                                           | 5              |
| アクセラレータ        | 回路の動作波形、各部分の電圧電流、動作速度、消費電<br>カ、などを回路図とそれに使用する素子の SPICE パラメー<br>タを使用して計算すること。<br>論理回路の一種。特定の処理に関して、CPU(中央処理装<br>置)でソフトウェアを実行するよりも高速な処理を行うハード<br>ウェア(回路やマクロ)のこと。浮動小数点演算ユニット | 5              |

|            | プロセッサ DSP などがアクセラレータの例である。                     |     |
|------------|------------------------------------------------|-----|
| OPS/mW     | 電力効率を示す指標の一種。1mW の消費電力において、                    |     |
|            | 1 秒間にどれだけの論理動作ができるか(OPS: Operation             | 5   |
|            | per second)を示したもの。                             |     |
| インバータ遅延時間  | CMOS 論理回路の中で最も単純なものが、各1個のnチャ                   |     |
|            | ネルと p チャネルトランジスタを直列に接続した CMOS イン               |     |
|            | バータである。この回路で入力波形と出力波形の時間差を                     | 5   |
|            | 示したものであり、論理回路の高速動作性能を表す指標で                     |     |
|            | ある。                                            |     |
| リングオシレータ   | インバータやNANDなどの論理ゲートを奇数段直列に接続                    |     |
|            | し、その最終段の出力を初段に帰還することにより発振させ                    | (5) |
|            | る回路。発振器として使用する一方、発振周波数から論理                     | 0   |
|            | ゲートの遅延時間を測定する手段としても用いられる。                      |     |
| HCI        | Hot Carrier Instabilityの略。ドレイン印加電圧によりもたらさ      |     |
|            | れる強い電界で、トランジスタのチャネルを流れるキャリアが                   |     |
|            | 加速され高いエネルギー状態(ホットキャリア)となる。このホ                  |     |
|            | ットキャリアが直接、あるいはドレイン、基板、キャリア同士の                  | (5) |
|            | 衝突といった要因によってゲート絶縁膜に注入されて捕獲                     | ٢   |
|            | されることで、空間電荷となりトランジスタの特性(Vth など)を               |     |
|            | 変動させる。長期的な特性変動により集積回路の動作異常                     |     |
|            | を引き起こす信頼性阻害現象のひとつである。                          |     |
| BTI        | Bias Temperature Instabiligyの略。 PMOSFET においては  |     |
|            | ゲート絶縁膜界面にあるシリコンの未結合手を終端している                    |     |
|            | 水素原子が高温高バイアスの条件下で離脱して界面準位                      |     |
|            | 密度を増大させる。Negative BTI すなわち NBTI と呼ばれ           | 5   |
|            | る。また、High-k 絶縁膜を使用した NMOSFET においては             |     |
|            | 欠陥への電子捕獲が原因とされており、Positive BTI すなわ             |     |
|            | ち PBTI と呼ばれる。                                  |     |
| TDDB       | Time Dependent Dielectric Breakdown の略。 絶縁膜に高い |     |
|            | 電界が印加された状態で時間経過に伴って絶縁破壊が発                      | (5) |
|            | 生する現象。MOS トランジスタの信頼性阻害現象のひとつ                   | -   |
|            | である。                                           |     |
| ホットキャリア信頼性 | HCI の項を参照                                      | 5   |
| バイアス温度不安定性 | BTIの項を参照                                       | 5   |
| 時間依存絶縁破壊   | TDDB の項を参照                                     | 5   |
| ソフトエラー     | 素子の破壊などによる故障(ハードエラー)とは異なり、一時                   |     |
|            | 的に誤動作する現象のこと。特に、半導体パッケージの成                     | 5   |
|            | 分元素や半導体に注入される B などの不純物(同位体元                    |     |

|        | 素)から放出されるα線や、宇宙空間から飛来する高エネ                     |     |
|--------|------------------------------------------------|-----|
|        | ルギー粒子線(中性子線等)がトランジスタの活性領域に飛                    |     |
|        | び込むことで電子や正孔のキャリアを発生し、トランジスタの                   |     |
|        | 異常電流をもたらすことで回路が誤動作する現象が代表的                     |     |
|        | なものである。通常、エラー発生率は FIT 数で評価する。                  |     |
| FIT    | Failure In Timeの略で故障率を示す。通常、109時間(11.4         | 5   |
|        | 万年)に1回の故障発生が1FITに相当する。                         | 0   |
| SEU    | Single Event Upset の略。一回の粒子線(α線、中性子線           |     |
|        | 等)の照射によって、素子ないし回路が誤動作する(ソフトエ                   | 5   |
|        | ラー)現象のこと。                                      |     |
| MCU    | Multi Cell Upsetの略。SEU により特定の部分にエラーが発          |     |
|        | 生する際に、同時に隣接部分にも影響が生じて複数のセル                     | 5   |
|        | でソフトエラーが発生する現象。                                |     |
| MCU    | Micro Controller Unit の略。家電製品や電子機器等の制御         |     |
|        | 用に特化した IC のことで、通常、CPU、メモリ(ROM と                | 5   |
|        | RAM)、周辺機器用(通信用)インタフェース、タイマーや時                  |     |
|        | 計機能、アナログ入出力などを備える場合が多い。                        |     |
| СРИ    | Central Processing Unit の略。コンピュータなどにおいて中       |     |
|        | 心的な処理装置として働く電子回路のことで、中央処理装                     | 5   |
|        | 置や中央演算処理装置などと呼ばれる。                             |     |
| RISC   | Reduced Instruction Set Computer の略。コンピュータの命   |     |
|        | 令セットアーキテクチャの設計手法の一種、あるいはそれを                    |     |
|        | 用いたプロセッサのこと。命令の種類を減らし、回路を単純                    |     |
|        | 化して演算速度の向上を図る。RISC の対概念として、CISC                | (5) |
|        | (Complex Instruction Set Computer)や、さらに長い VLIW | 0   |
|        | (Very Long Instruction Word: 超長命令語)や EPIC アーキ  |     |
|        | テクチャ(Explicitly Parallel Instruction Computing |     |
|        | Architecture) がある。                             |     |
| パイプライン | 工場の流れ作業のように、処理の各要素を分割してそれぞ                     |     |
|        | れを同時並行的に進めて効率化する手法で、プロセッサの                     |     |
|        | 処理の場合、命令の「読込」「解読」「実行」、結果の「書出」                  |     |
|        | の各工程を流れ作業のように処理することで、複数の命令                     | 5   |
|        | 処理を効率よく実行する仕組みである。パイプラインの段数                    |     |
|        | が多いほど、次々と先の命令に着手出来るため、処理速度                     |     |
|        | (クロック周波数)を高めやすくなる。                             |     |
| ROM    | Read Only Memory の略。読み出し専用メモリのこと。本来            |     |
|        | は、マスク ROM のようにチップ製造後に書き換え出来ない                  | 5   |
|        | メモリのことであったが、マイコンのプログラム格納のように                   |     |

|            | 頻繁には書き換えることのないメモリについても ROM と呼                       |     |
|------------|-----------------------------------------------------|-----|
|            | ばれるのが通例である。                                         |     |
| SPI        | Serial Peripheral Interfaceの略。信号ピン数が少なくて済む          |     |
|            | 同期式シリアルインタフェースの一種。一つのマスター機器                         | (5) |
|            | に対して複数のスレーブ機器が接続可能で、シリアルクロッ                         | 0   |
|            | ク、入力、出力、スレーブ機器選択、の4線で通信を行う。                         |     |
| UART       | Universal Asynchronous Receiver Transmitter の略。 非同期 |     |
|            | 方式(調歩同期方式)によるシリアル通信インタフェースのこ                        | (5) |
|            | と。チップ外部のシリアル信号とチップ内部のパラレル信号                         |     |
|            | を相互に変換する機能が内蔵されている。                                 |     |
| GPIO       | General Purpose Input/Outputの略で、汎用入出力ポートの           |     |
|            | ことである。特にポートの機能が指定されているわけではな                         | 5   |
|            | く、例えば複数の GPIO ポートを使用してパラレル信号の入                      | 0   |
|            | 出力を行ったりすることが可能である。                                  |     |
| I2C        | Inter-Integrated Circuitの略。SPIより更に信号ピン数が少な          |     |
|            | くて済む同期式シリアルインタフェースの一種。複数のマス                         |     |
|            | ター機器と複数のスレーブ機器が接続可能で、シリアルクロ                         | 5   |
|            | ック、入出力の2線で通信を行う。機器の選択はマスター機                         |     |
|            | 器が対象スレーブ機器のアドレス信号を送出することにより                         |     |
|            | 行う。                                                 |     |
| LDO        | Low Dropout Regulator の略。入出力電位差が小さくても動              | 5   |
|            | 作する安定化電源回路(リニアレギュレータ)のこと。                           | 0   |
| RTC        | Real-Time Clock の略。機器が停止した状態においても常                  |     |
|            | 時バッテリー等の電源で時刻を刻み続ける。32.768kHz の                     | (5) |
|            | 発振器を(2の15乗)分カウント(16bit)して1秒を判定する                    |     |
|            | 場合が多い。                                              |     |
| ADC        | Analog-to-Digital Converter の略。アナログ信号の強度(信          |     |
|            | 号電位)を一定時間毎にサンプリング(標本化)し、その値を                        |     |
|            | 一定のビット数の値に変換(量子化)する。サンプリング周波                        |     |
|            | 数の半分の周波数(ナイキスト周波数)までの信号を変換す                         | 5   |
|            | ることが出来、量子化ビット数が大きいほど高精度な変換が                         |     |
|            | 可能となる。なお、ナイキスト周波数を超える周波数成分は                         |     |
|            | 折り返し雑音となるため入力してはいけない。                               |     |
| クロックゲーティング | 集積回路の低消費電力化技術の一種。使用していない回                           |     |
|            | 路部分へのクロック供給を止めることにより、当該回路の動                         |     |
|            | 作電力(AC 電力)を削減する。なお、電源電圧は印加され                        | 5   |
|            | たままであるためリーク電力(DC 電力)は削減されない。低                       |     |
|            | 消費電力技術の中では比較的簡単に実施できるために多                           |     |

|         | 用されている。                                           |     |
|---------|---------------------------------------------------|-----|
| SLID    | Search-Less Information Detector の略。 データと対応するア    |     |
|         | ドレスをメモリに展開しておき、データを入力することで該当                      | 5   |
|         | アドレスを出力する処理(連想メモリ)を活用することで検索                      | 0   |
|         | しない高速検索処理を実現するアーキテクチャ。                            |     |
| FPGA    | Field-Programmable Gate Arrayの略。チップの製造後に回         |     |
|         | 路構成を設定(変更)できる集積回路で PLD                            |     |
|         | (Programmable Logic Device)の一種。通常は、SRAM によ        |     |
|         | る LUT (Look Up Table) とFF (Flip Flop) レジスタから構成    |     |
|         | されるロジックエレメント(ないしはロジックセル)により論理                     | 5   |
|         | 動作情報を規定する。これらを2次元的に配置させ、ロジッ                       |     |
|         | クエレメント相互の信号経路の接続はパストランジスタにより                      |     |
|         | 切り替え可能になっており、これらによりあらゆる回路を設定                      |     |
|         | (マッピング)可能となる。                                     |     |
| ASIC    | Application Specific Integrated Circuit の略。特定用途専用 |     |
|         | に設計された集積回路のこと。通常は特定顧客向けのいわ                        | 5   |
|         | ゆるフルカスタム IC になる。                                  |     |
| ASSP    | Application Specific Standard Productの略。特定用途向け    |     |
|         | 汎用 IC、特定用途向け標準品などと呼ばれる。例えば TV                     | 5   |
|         | 用の MPEG デコーダーのように、特定のアプリケーションな                    | 0   |
|         | がら複数のメーカーで使用可能な IC などが該当する。                       |     |
| DSP     | Digital Signal Processing(デジタル信号処理)ないしは           |     |
|         | Digital Signal Processor(デジタル信号処理用プロセッサ)          | 5   |
|         | のこと。デジタル化された音声信号や画像信号などに特化                        | 0   |
|         | してフィルタやフーリエ変換などの処理を高速に行う。                         |     |
| OSC     | Oscillator(発振器)のこと。集積回路のクロック源などで多                 |     |
|         | 用される。水晶振動子あるいはセラミック振動子を外付けし                       | 5   |
|         | て発振させるものや、外付け部品が不要な RC 発振回路に                      | 0   |
|         | よるオンチップ OSC などがある。                                |     |
| OPA     | Operational Amplifier の略。演算増幅器と呼ばれる。反転            |     |
|         | 入力と非反転入力、2 つの入力端子があり、この電位差を                       |     |
|         | 高利得で増幅する機能を有する。通常は負帰還回路と組                         | 5   |
|         | み合わせて、微積分、加算減算、フィルタなど様々なアナロ                       |     |
|         | グ回路を構成できる。                                        |     |
| チャージポンプ | コンデンサとスイッチ(トランジスタ)を組み合わせたスイッチ                     |     |
|         | トキャパシタ回路により、電荷をコンデンサに継ぎ足してゆく                      | (5) |
|         | ことで入力電圧より高い電圧や逆極性の電圧を生成する回                        |     |
|         | 路。                                                |     |

| 電気一里増キャハンタ                                                                                                                                                | Electric Double Layer Capacitor のこと。電極と電界液の界                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                                       |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                                           | 面で印加電界に応じて可動イオンが移動することで静電容                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                       |
|                                                                                                                                                           | 量が形成される現象を応用した極めて大容量のキャパシタ                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                       |
|                                                                                                                                                           | (コンデンサ)である。印加可能電圧が数 V 程度と低く、容                                                                                                                                                                                                                                                                                                                                 | (3)                                                                                                                                                                                   |
|                                                                                                                                                           | 量密度も二次電池に比べて一桁以上小さいが、充放電回                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                       |
|                                                                                                                                                           | 数が多く、比較的大電流が取り出せる、という利点がある。                                                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                       |
| BEOL                                                                                                                                                      | back end of line (BEOL) 一般に LSI の製造工程における                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                       |
|                                                                                                                                                           | コンタクトプラグより上層の配線工程をさす                                                                                                                                                                                                                                                                                                                                          | 6                                                                                                                                                                                     |
| BEOL 設計·製造基盤                                                                                                                                              | 個別デバイスの研究開発を推進するために構築した、                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                       |
| (プラットフォーム)                                                                                                                                                | BEOL に関する共通設計、および製造基盤技術をさす                                                                                                                                                                                                                                                                                                                                    | (6)                                                                                                                                                                                   |
| OPC (Optical                                                                                                                                              | 半導体製造時のマスク補正技術の1つで,マスク・パターン                                                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                       |
| Proximity Correction:                                                                                                                                     | 上の図形やコーナー部などに補正用のパターンを追加す                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                       |
| 近接効果補正)                                                                                                                                                   | る。あらかじめリソグラフィ・シミュレータや 実験データを基                                                                                                                                                                                                                                                                                                                                 | 6                                                                                                                                                                                     |
|                                                                                                                                                           | に定めた補正ルール(形状や補正量)に従ってレチクルを                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                       |
|                                                                                                                                                           | 作成すること                                                                                                                                                                                                                                                                                                                                                        |                                                                                                                                                                                       |
| レジストパターン                                                                                                                                                  | 感光性有機物に形成された回路パターン                                                                                                                                                                                                                                                                                                                                            | 6                                                                                                                                                                                     |
| レチクル                                                                                                                                                      | 電子部品の製造工程で使用されるパターン原版をガラス、                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                       |
|                                                                                                                                                           | 石英等に形成した透明な板                                                                                                                                                                                                                                                                                                                                                  | 6                                                                                                                                                                                     |
| デザインゲージ                                                                                                                                                   | 日立ハイテクノロジーズ社製の測長 SEM 用寸法計測用ソフ                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                       |
|                                                                                                                                                           | トウェア                                                                                                                                                                                                                                                                                                                                                          | (6)                                                                                                                                                                                   |
| 測長                                                                                                                                                        | 平面 SEM 画像から、パターン寸法を抽出すること、または                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                       |
|                                                                                                                                                           | その抽出した寸法を指す                                                                                                                                                                                                                                                                                                                                                   | 0                                                                                                                                                                                     |
| 配線トレンチ                                                                                                                                                    | 配線が形成される前の溝                                                                                                                                                                                                                                                                                                                                                   |                                                                                                                                                                                       |
|                                                                                                                                                           |                                                                                                                                                                                                                                                                                                                                                               | (6)                                                                                                                                                                                   |
| ビア                                                                                                                                                        | 上下の配線を接続するためのホール形状のプラグ                                                                                                                                                                                                                                                                                                                                        | 6                                                                                                                                                                                     |
| ビア<br>BEP2                                                                                                                                                | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット                                                                                                                                                                                                                                                                                                          | 6<br>6<br>6                                                                                                                                                                           |
| ビア<br>BEP2<br>PDK(Process Design                                                                                                                          | 上下の配線を接続するためのホール形状のプラグ<br>LEAPで開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必                                                                                                                                                                                                                                                                              | 6<br>6<br>0                                                                                                                                                                           |
| ビア<br>BEP2<br>PDK(Process Design<br>Kit)                                                                                                                  | 上下の配線を接続するためのホール形状のプラグ<br>LEAPで開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群                                                                                                                                                                                                                                                                | 6<br>6<br>6                                                                                                                                                                           |
| ビア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule                                                                                               | 上下の配線を接続するためのホール形状のプラグ<br>LEAPで開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか                                                                                                                                                                                                                                 | 6<br>6<br>6                                                                                                                                                                           |
| ビア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)                                                                                     | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則                                                                                                                                                                                                            | 6<br>6<br>6                                                                                                                                                                           |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC                                                                      | 上下の配線を接続するためのホール形状のプラグ<br>LEAPで開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト                                                                                                                                                                              | 6           6           6           6           6           6                                                                                                                         |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC                                                                      | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則                                                                                                                                                             | 6           6           6           6           6           6           6                                                                                                             |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC                                                       | 上下の配線を接続するためのホール形状のプラグ<br>LEAPで開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ                                                                                                                               | 6           6           6           6           6           6           6                                                                                                             |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC                                                       | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ<br>イアウト上の規則                                                                                                                  | 6           6           6           6           6           6           6           6                                                                                                 |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC<br>LVS(Layout versus                                  | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ<br>イアウト上の規則<br>論理・回路設計段階で作られた素子や素子間の接続が、レ                                                                                    | 6           6           6           6           6           6           6           6                                                                                                 |
| ピア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC<br>LVS(Layout versus<br>Schematic)                    | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ<br>イアウト上の規則<br>論理・回路設計段階で作られた素子や素子間の接続が、レ<br>イアウト設計で正しく実現されているのかを検証すること                                                      | 6         6         6         6         6         6         6         6         6         6                                                                                           |
| ビア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC<br>LVS(Layout versus<br>Schematic)<br>鋼デュアルダマシン配      | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ<br>イアウト上の規則<br>論理・回路設計段階で作られた素子や素子間の接続が、レ<br>イアウト設計で正しく実現されているのかを検証すること<br>配線溝とビアホールに同時に銅を埋め込み、CMP によって                      |                                                                                                                                                                                       |
| ビア<br>BEP2<br>PDK(Process Design<br>Kit)<br>DRC(Design Rule<br>Check)<br>Density DRC<br>Antenna DRC<br>LVS(Layout versus<br>Schematic)<br>銅デュアルダマシン配<br>線 | 上下の配線を接続するためのホール形状のプラグ<br>LEAP で開発した BEOL 専用のレチクルセット<br>半導体の製造側から設計者に提供される、回路設計に必<br>要な一連のファイル群<br>定められた規則に従って、レイアウトが作製されているのか<br>を確認すること、もしくはその規則<br>プロセス上の不良を回避するために定められた、レイアウト<br>のデータ密度に関する規則<br>トランジスタのアンテナ劣化を回避するために定められたレ<br>イアウト上の規則<br>論理・回路設計段階で作られた素子や素子間の接続が、レ<br>イアウト設計で正しく実現されているのかを検証すること<br>配線溝とビアホールに同時に銅を埋め込み、CMP によって<br>余剰の銅を除去する配線形成プロセス | 6         6         6         6         6         6         6         6         6         6         6         6         6         6         6         6         6         6         6 |

|                        | に形成し、次いで配線溝を形成する                                         |     |  |  |  |
|------------------------|----------------------------------------------------------|-----|--|--|--|
| 液浸 ArF レジスト            | ArF エキシマレーザを使った光学系に、純水を満たして行う                            |     |  |  |  |
|                        | 露光でパターニングされる感光性樹脂を指す                                     |     |  |  |  |
| 化学増幅材                  | レジストの感度を増加させる目的で、レジストに添加される                              | 6   |  |  |  |
|                        | 材料                                                       |     |  |  |  |
| トレンチファーストプロ            | 銅デュアルダマシン配線形成方法の一種。配線溝を先に                                | (c) |  |  |  |
| セス                     | 形成し、次いでビアホールを形成する                                        | 0   |  |  |  |
| ビアチェーン                 | 上下の配線間を直列に蛇行するチェーンパターンをさす                                | 6   |  |  |  |
| ラインモニタ                 | 簡易的な TEG、もしくは回路を搭載したテストウエハを試作                            |     |  |  |  |
|                        | することで、ラインの安定性を評価する手法                                     | (6) |  |  |  |
| レジストアッシング              | 感光性樹脂からなるパターンを灰化し、除去すること                                 | 6   |  |  |  |
| FOUP                   | SEMI (Semiconductor Equipment and Materials Institute) 規 |     |  |  |  |
| (Front Opening Unified | 格に準拠している 300 ミリウエハー用の搬送容器                                | 6   |  |  |  |
| Pod)                   |                                                          |     |  |  |  |
| HDP 膜                  | 高密度プラズマ化学気相堆積法(HDP-CVD)を使用して堆                            |     |  |  |  |
| (High Density Plasma)  | 積した薄膜。一般的に低い温度でも膜質が良好である。                                | 6   |  |  |  |
| 膜                      |                                                          |     |  |  |  |

#### I. 事業の位置付け・必要性について

#### 1. NEDOの関与の必要性・制度への適合性

1.1 NEDO が関与することの意義

ネットなどに流れる情報量は年々爆発的に増加し、それを取り扱う情報技術もめざましい発展を見 せている今日の社会では、情報・知識を、時間や場所の制約を受けず誰もが自由自在かつ安全に 活用できる情報通信環境の実現が望まれている。また、2006年3月に閣議決定された「第3期科学 技術基本計画、および2009年12月に閣議決定された「新成長戦略(基本方針)」においても、世界 をリードする「グリーン・イノベーション」を実現し、我が国の強みを活かし国際競争力強化のために 注力すべき分野として、情報通信機器(IT 機器)・関連デバイス等の情報通信技術分野が挙げられ ている(図 I-1)。これら分野を支える基幹デバイスとなる半導体集積回路には、一層の高機能化、 低消費電力化が求められている。

本プロジェクトは、その具体的施策としての「IT イノベーションプログラム」の一環として実施されて おり、開発目標である 微細化を進めつつ「IT 機器の消費電力を1/10とする超低電圧(0.4V)動作 の不揮発動作デバイスコア技術の開発」は、将来の情報通信分野における低炭素社会を実現する 中核的・革新的技術であり、我が国エレクトロニクス産業の優位性の確保と情報化社会の推進にとっ て大きな意義を持つものである。



図 I-1 政策上の位置づけ

また、NEDOの中期目標が示すように、我が国の「高度な情報通信社会の実現」、「IT 産業の国際 競争力の強化」のため、半導体分野を注力すべき基盤技術分野として捉えており、NEDOの目標に も合致する開発プロジェクトである(図 I-2)。



図 I-2 NEDO中期目標における位置づけ

半導体技術がこれまでに機能、消費電力、集積度、コストにおける急速な進歩を達成してきたの は、集積回路を製造するときに使用される最小寸法を年々指数関数的に縮小する微細化技術の向 上によるもので、今後も引き続き微細化技術開発を通じて、集積回路の機能あたりコストがさらに低 減され IT 技術のさらなる発展と経済における生産性と社会全体における生活の質の大きな改善をも たらすことが期待されている。しかしながら、最近では、微細・高集積化の進展に伴い、開発すべき 技術課題の難度と、その克服に要する研究開発資源が増大してきており、民間企業のみでは十分 な対応が困難となって来ている。また、微細化のみでは、微細化によるリーク電流の増大、構成デ バイスの特性ばらつきの増大により IT 機器の消費電力を飛躍的に削減することが難しくなってきて いる。

集積回路の性能向上には、単なる微細化のみならず、新材料、新プロセス、新構造など革新的技術の導入が不可欠で、その必要性は微細化の進展とともにますます大きくなる。すなわち、微細化によって得られてきたメリットをこれまで以上に享受しながら IT を根底から支える半導体技術をさらに発展させていくために、2020 年頃以後の LSI に求められる新材料、新構造、新プロセス技術の開発を実現する技術シーズを発掘育成し、それらを将来の産業技術につなげていくための橋渡しを進める取り組みが必要である。

また、本プロジェクトが対象としている技術課題は、今後の IT 機器の飛躍的な低消費電力化を進 める上で重要な鍵を握る技術であり、世界に先駆けて、また、欧米の開発状況から、イコールフッテ ィングの観点からも、これらの課題を克服することは、我が国半導体産業の国際競争力強化に不可 欠な要件である。半導体デバイスの高度化は、関連する半導体製造装置、材料等の関連産業にお いても、技術の高度化を促進するものであり、国際競争力の強化に寄与することとなる。また、半導 体 LSI は、情報通信分野はもとより、広範な産業分野(家電、自動車、モバイル、ロボット等)に応用 され、高付加価値の新製品開発と、それによる競争力強化に貢献するものと期待される。

以上のように、本プロジェクトは、開発課題の性格上、産学官の英知を結集して開発を行う必要が あることに加え、我が国半導体とその関連産業の国際競争力強化、および国家的重点目標である高 度情報化社会の実現に寄与するものであり、産業政策・情報政策の面からも極めて重要な課題であることから、国家プロジェクトとして NEDO が関与すべきものと考えられる。

1.2 実施の効果(費用対効果)

本プロジェクトは、事業期間6年間、事業規模約118.5億円の計画で進められている。

(1) 経済効果

本プロジェクトが対象とする集積回路は、半導体メモリ、ロジック、MPU 等の全半導体デバイス(市 場規模としては、世界全体で 32 兆円/2020 年の予想 図 I-3)への適応を目指しており、これらを用 いた産業機器やコンシューマ機器は、待機電力のゼロ化、動作電力の削減により大幅な省エネルギ ー化(消費電力 1/10)が期待できる。本研究開発を実施し、他国に先駆けて省エネ機器を実現する ことで、2020 年において、不揮発デバイスはデジタル家電用混載メモリで 5 割、データセンター用固 体ストレージ等で 3 割、低電圧デバイスは IT 機器用汎用マイコン等において 3 割の普及率を目指 す。

さらに、その応用展開により、研究開発成果が医療センシングネットワーク、高齢化社会に対応し たセキュリティシステム、エネルギーマネジメントシステムなど大きな新市場創出につながると期待さ れ、「社会インフラのグリーン化」にも貢献できる。

これら民生機器、IT 機器に使用されている半導体デバイスを、本プロジェクトの研究開発成果を 適用したデバイスに置き換えることにより、経済効果として、2020年にロジック、マイコンで 8000億円、 メモリで1兆2000億円が見積もられる。

(2)省エネルギー効果

本プロジェクトの研究成果であるデバイスの低電圧動作、及び待機電力ゼロを、テレビ等の民生 機器やサーバー、ルーター等の IT 機器、データセンター等に使用される MPU、ロジック、メモリに適 用することにより、2020年に163.4億 kWh の電力削減を目指す。これは、2020年に IT 機器が使用 すると予想される 1600億 kWh の約1割に相当する。また、炭酸ガス削減量に換算すると、697万ト ン/年である。



図 I-3 半導体世界市場推移

### 2. 事業の背景・目的・位置づけ

### 2.1 事業の背景

半導体技術は、情報家電、コンピュータ、通信装置、自動車、医療機器など、我が国の経済を支 える先端産業の競争力強化に不可欠な基盤技術である。その発展を支えているのは、シリコン集積 回路とその基本素子(デバイス)の CMOS トランジスタであり、これまで、CMOS トランジスタの寸法を 微細化するプロセス技術と、微細デバイスを機能させる回路技術により、高性能化・低電力化を実現 してきた。しかしながら、単純な微細化のみでは、微細化に伴うリーク電流の削減が難しくなってきて おり、今日予測されているネットに流れる情報量の爆発的な増加、それに伴う IT 機器の待機電力を 含む消費電力の急激な増加(図 I-4)に対し対応が出来なくなってきている。



図 I-4 ネット情報量、IT機器消費電力の予測

低炭素社会の実現には、上記 IT 機器の消費電力の増大を押さえることが必要不可欠である。 そのためには、IT 機器の究極的な低電圧動作、及び 待機電力ゼロ化による飛躍的な低電力化が 必須であり、IT 機器を構成する CPU やメモリ等のデバイスの低電圧動作と不揮発動作が不可欠な 技術要素である。

2.2 事業の目的

CMOS 基本回路の消費電力は電圧の自乗に比例するので、電圧を1/3 にすれば、単純には消費 電力がほぼ 1/10 になる。また、電源を遮断しても情報が保持される不揮発デバイスを使えば、待機 状態での消費電力がゼロになり、これも、消費電力の低減に大きな効果をもたらす。このように、動作 状態では電圧の低減で、待機状態では不揮発動作を使うことで、消費電力の低減が達成される。こ れらの機能を満たす新しい超低電圧・不揮発デバイスの開発が必要である。

本プロジェクトの目的は、

「新構造・材料を用いて、超低電圧・不揮発デバイスを実現するための基盤技術を確立して 0.4Vの超低電圧化を実現し、IT 機器の大幅な小型化・高性能化と1/10の低電化を実現」 することにある。

### 2.3 事業の位置づけ

欧米においては、大型の産学連携ナノエレクトロニクス拠点の整備がここ数年で飛躍的に進み、 超低電圧・不揮発デバイスをはじめとした、次世代デバイスに関する実用化を目指した研究が活発 に行われ、今後、開発競争は熾烈化するものと考えられる(図 I-5)。 海外の研究開発活動の活発 化により、このような状況を放置すれば、超低電圧・不揮発デバイスに関する我が国の技術開発の 競争力を失いかねない。

以上のように、本プロジェクトは、わが国の競争力の確保と、エネルギー消費削減・低炭素化の両 方に貢献すると期待され、本プロジェクト推進の必要性は高い。

| 組織                       | IMEC                                                                                                                                         | MINATEC                                                                                                                | CEA/LETI                                                             | Albany<br>NanoTech                                                                                               | ITRI<br>Electronics &<br>Opto. Res. Lab                                  | Fusionopolis                                                                                                      | <mark>超低電圧デバイスプロジェクト</mark><br>(Tsukuba-TIA)                                                                                                                                  |
|--------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 国・地域                     | ベルギー                                                                                                                                         | フランス                                                                                                                   | フランス                                                                 | 米国                                                                                                               | 台湾                                                                       | シンガポール                                                                                                            | 日本                                                                                                                                                                            |
| ターゲット                    | ナノエレクトロニクス<br>CMOS技術<br>ヘルスケア                                                                                                                | マイクロエレクトロニクス、<br>ナノテクノロジー、<br>エネルギー                                                                                    | マイクロエレクトロニクス、<br>情報、ヘルスケア                                            | CMOS技術<br>(リソグラフィ中<br>心)                                                                                         | 光電子融合、<br>MRAM、3D積層<br>BEOL Lab                                          | R&D ファンダリ<br>CMOS& MEMS<br>プロセス                                                                                   | 超低電圧不揮発デバイス・基<br>盤技術<br>BEOLプラットフォーム                                                                                                                                          |
| 主要テーマ                    | <ul> <li>CMOS微細化<br/>(&lt;20nm)</li> <li>新構造デバイス</li> <li>ナパカーボン、新材<br/>料不揮発デバイ<br/>ス(MRAM,相変<br/>化、RRAM,原子<br/>移動デバイスメモ<br/>リ応用)</li> </ul> | <ul> <li>マイクロ・ナノテ<br/>クノロジ</li> <li>(300mm)</li> <li>MEMS</li> <li>(200mm)</li> <li>パイオテクノロジ</li> <li>エネルギー</li> </ul> | FD-SOI<br>応用向デバイス<br>ヘルスケア・医療<br>通信<br>・運輸・環境・環<br>境モニタ・安全<br>・防衛・宇宙 | <ul> <li>CMOS微細化<br/>(&lt;20m))</li> <li>低電力志向</li> <li>FD-SOI</li> <li>グラフェン、<br/>CNT応用デバ<br/>イス(大学)</li> </ul> | <ul> <li>ウエハ3次元積<br/>層、実装</li> <li>相変化を用いた<br/>新材料不揮免メ<br/>モリ</li> </ul> | <ul> <li>ストレージ応用<br/>新材料不揮発デ<br/>バイス(相変化、<br/>MRAM)</li> <li>CMOS基板に<br/>BEOL工程新デ<br/>バイス付加</li> </ul>            | <ul> <li>新材料不揮発デバイス<br/>磁性変化、相変化、原子移<br/>動等BEOLフロセズで構築</li> <li>集積化基板技術<br/>ナ/カ・ボン(CNT, グラフェン)<br/>配線、ナ/構造トランジズタ<br/>(SOTB)</li> <li>BEOL工程で異種材料を融<br/>合するブラットフォーム</li> </ul> |
| クリーン<br>ルーム面積<br>(ウェハ径 ) | 4800m <sup>2</sup> 300mm<br>3200m <sup>2</sup> 200mm                                                                                         | 8000m²<br>( 300, 200mm)                                                                                                | 8000m <sup>2</sup><br>(200, 300,<br>MEMS用)                           | 北(3200m <sup>2</sup> )<br>南(3000m <sup>2</sup> )<br>(300mm)                                                      | 200 mm                                                                   | 5200m <sup>2</sup><br>(200mm)                                                                                     | SCR (3000m <sup>2</sup> ) ( 300mm)<br>研究ライン (1500m <sup>2</sup> )                                                                                                             |
| 参加企業<br>組織・大学            | ASML, Infineon,<br>NXP, Bosch,<br>SOITEC, STMicro,<br>Thales, Thomson<br>Silicon<br>Components.<br>ーエルビーダ、パナ<br>ソニック                         | ●Leti, STMicro,<br>Semitool<br>●AIST, NIMS,<br>MMC(日本)<br>●250社以上                                                      | •MINATEC、IBM、<br>STMicro,<br>•Micro Machine<br>Center (日本)           | ●IBM, Global<br>Foundaries,<br>ASML, Micron,<br>Toshiba,東エ<br>レ、AMAT、<br>ASML、Vistec,<br>● Sematech<br>● 300以上   |                                                                          | <ul> <li>●日米欧の32社</li> <li>参加(日東電工</li> <li>等)</li> <li>●スタンフォード大、</li> <li>精華大学など26</li> <li>校がパートナー。</li> </ul> | <ul> <li>組合: 荏原、東芝、東京エレクトロン、NEC、富士通、<br/>コナ通セミコン、日立国際</li> <li>電気、日立、三菱、ハネサス<br/>エレクトロニクス</li> <li>産税研、慶応大学、神戸大、<br/>芝浦工大、東京大学、電気<br/>通信大、立命館大</li> </ul>                     |
| その他                      | 研究者 2051<br>(職員1276)<br>予算<br>332M€<br>(2012年)                                                                                               | 人員 4000 (内<br>Leti2400)+学生<br>560<br>予算 350M€<br>(内Leti220M€)<br>(2015)                                                | 研究者 2400<br>予算 220M€<br>(2015年)(25%<br>政府資金)                         | CNSE 366M\$<br>(2014)                                                                                            | <b>人員</b> 5740<br>(2012年)                                                |                                                                                                                   | 研究者 55<br>2010年度(20.5億円)<br>2011年度(22.9億円)<br>2013年度(28.2億円)<br>2013年度(17.5億円)<br>2013年度(17.5億円)<br>2015年度(6億円)<br>(総額 118億円/6年)                                              |

図 I-5 他研究機関の開発状況

### Ⅱ. 研究開発マネジメントについて

#### 1. 事業の目標

本プロジェクトでは、エレクトロニクス機器の飛躍的な低電力化に向けた、材料・プロセス・デバイス 技術の研究開発を掲げ、低電圧化が可能と期待されている抵抗変化型不揮発デバイス(①磁性変 化デバイス、②相変化デバイス、③原子移動型スイッチデバイス:BEOL デバイス)と、これと組み合 わせることで更なる低電力化を可能とする集積化基盤技術である、④三次元ナノカーボン配線、お よび、超低電圧動作を可能にする⑤ナノトランジスタ構造デバイスの研究開発を行う。5 つの技術と その用途、および、適用場所をデバイスの断面構造として示したのが図 II-1 である。なお、⑥BEOL (Back-End Of Line)プラットフォームは、材料、構造の異なる3 つの抵抗変化型不揮発デバイスを、 配線工程(BEOL)で配線間に形成するための共通技術である。



図 II-1 研究開発テーマと集積回路における適用場所のイメージ

これらの低電圧化/低電力化技術は、それぞれの特徴を活かした適用先を目指している。それを、 LSIを用いた情報処理の階層構造におけるデバイスの役割として示したのが、図 II-2 の情報処理に おけるデバイスの役割である。磁性変化デバイスは高速読み出しが可能で、かつ、SRAMやDRAM と同様に無限回書き換えの可能性があるので、CPU などの論理回路と直接情報をやり取りする一次 メモリ(一~三次キャッシュやメインメモリ)に、相変化デバイスは相変化領域を微細化しても相変化を 起こすことが可能なことから、高集積が必要なファイルやディスクキャッシュなどの二次メモリとして、 そして原子移動型スイッチは微細でかつ低抵抗な電流パスが作れることを利用して、微細で、かつ 状態保持に電力を必要としない FPGA(再構成可能回路)用のスイッチに使うことを想定している。ナ ノカーボン配線はストレージ等の超高集積LSIにおける低電力基盤技術としての応用を想定し、ナノ トランジスタ構造デバイスは論理回路を超低電力化する新たな基盤技術に位置づけている。



図 II-2 情報処理におけるデバイスの役割

研究開発項目①

磁性変化デバイス

「ロジック集積回路内1 次メモリを対象とした、高集積・高速特性・高書き換え耐性などの機能を有する 超低電圧・不揮発デバイスの開発」

エレクトロニクス機器に使用されるプロセッサやシステム LSI では、論理演算部とデータを直接やり 取りする 1 次メモリとして、SRAM が同一チップ上に混載されている。国際半導体技術ロードマップ (ITRS)によれば、現状、LSI に混載されるメモリ部がチップ面積の半分以上を占めており、今後その 比率は更に増大すると予測されている(図 II-3 左)。その理由は、情報処理能力を上げるためには、 1 次メモリの容量増大が非常に有効なためである。そこで、チップ面積を増大することなく混載メモリ 容量を増大できれば、プロセッサやシステム LSI の高性能化を加速できる。また、混載される SRAM の容量が大きいため、そこで消費される動作時と待機時の電力はチップ消費電力の半分を占めて おり(図 II-3 右)、それを抑制することができれば、プロセッサやシステム LSI の低消費電力化を通し て、低炭素社会実現に貢献できる。



図 II-3 キャッシュメモリ面積と消費電力の増大

1 次メモリの動作時の消費電力を低減するには、メモリの読み書きに必要な電圧を下げて適切な 条件で動作させること、また待機時の消費電力を低減するには、電源を切ってもメモリ内の情報を保 持できる不揮発性を持たせることが必要である。

そこで、混載 SRAM を置き換えるための要件(高集積、高速、高書き換え耐性)を満たす 1 次メモリ

の開発を行うことを目的として、次の目標を設定した。

【中間目標】(平成24年度末)

- ・メモリ単体レベルで、読み書き電圧0.4V 以下、読み書き電流100 µ A 以下、読み書き時間10ns
   (電力量0.4pJ 以下)の実証。1.2V 動作SRAM の1/10 の電力の実証。
- ・新材料を用いた新プロセスの、300mm バックエンドラインへの統合による、デバイス動作実証。
- ・試作・評価によるメモリパラメータ取得と、それを用いた低電圧動作用メモリ周辺回路設計。
- ・高集積化を可能とする多値動作の確認。

【最終目標】(平成26年度末)

- ・加速試験による10年間のリテンションと、書き換え回数1016回の達成。
- ・実用に耐える信頼性技術確立への指針の提示。
- ・低電圧動作用の周辺回路を備えたメモリマクロで、読み書き電圧0.4V、読み書き電流100μA 以下、読み書き時間10ns、1.2V 動作SRAM の1/10 の電力を実証すると共に、メガバイト級メモ リの実現可能性の提示。
- ・メモリマクロでの多値動作を実証することによる、従来SRAM比2倍の高集積化の可能性を提示。

研究開発項目②

相変化デバイス

「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの機能を有 する超低電圧・不揮発デバイスの開発」

インターネットの高速化と情報通信機器の高度化により、外部記憶が消費する電力量の爆発的増 大が課題視されている(図II-4(a))。HDDはディスク回転で動作が律速されるため、高性能化には限 界がある。一方、フラッシュメモリを搭載したSSDは、高速データ処理が可能でかつ消費電力が小さ いため、記録容量は低いが HDDを代替する外部記録として、年々その需要が増大しているが、ブ ロック単位でのデータ消去に起因する実効的な書き込み時間の増大が、消費電力増大と、複雑な 使いこなしという課題を発生させている。

特に、大量の外部記憶装置を使いこなすデータセンターにおいては、ストレージ階層における上 位ストレージ(Tier0)が、本質的に重要になる。Tier0 はデータ量全体の 5%を保存する階層であるが、 アクセスが 80%と頻発するため、その性能向上による電力削減効果はきわめて大きい。但し、Tier0 の要求トレンドを満たすためには、現世代 SSD では実現困難な高速化が必要となる。具体的には、 現状の 10 倍以上の単位電力あたりのデータ転送速度が、次世代 SSD に求められる(図 II-4 (b))。



図 II-4 データセンターとストレージデバイスのトレンド

そこで、外部記憶の圧倒的な消費電力低減を実現するため、データ転送を高速低電力で実現し、 外部記憶の消費電力を圧倒的に低減しうる高集積メモリの要件を満たす、相変化デバイスを開発す ることを目的に、次の目標を設定した。

【中間目標】(平成24年度末)

・単体デバイスとして、クロスポイント型メモリセル試作と動作実証。

・データ転送速度200MB/s を、従来の1/3 の電力(200mW)で可能とする単体デバイスの書き込み動作、および、さらなる高速低電力化の可能性の根拠を示すこと。

【最終目標】(平成26年度末)

クロスポイント型メモリセルを集積化したメモリアレイ試作と動作実証。

・書き換え回数106回以上の達成

・データ転送速度400MB/s の高速動作実証

・従来の1/10 の電力(66mW)の低電力動作実証

・メモリセル面積4F2(F;最小加工寸法)のメモリアレイによる高集積性実証

(平成27年度末)

・TRAM<sup>(\*)</sup>の1.2V以下の動作実証

・更なる電力削減効果(33mW以下)の見通しを得る

(\*) TRAM: Topological-switching Random Access Memory

研究開発項目③

原子移動型スイッチ

「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・オフ抵抗比、小 面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発」

近年、電子機器の製品サイクルが短縮し、短 TAT、少量多品種生産、頻繁な仕様変更等が必要となってきたため、ロジック集積回路の一部または全部の回路を再構成可能にした、プログラマブルロジックへのニーズが高まっている。しかしながら、現在のプログラマブルロジックデバイスでは、回路を再構成するスイッチに、パストランジスタとSRAMを組み合わせた SRAM スイッチが用いられてお
り、その大きな消費電力のためにコンシューマ市場へ浸透していなかった。したがって、プログラマブ ルロジックデバイスの動作時、および待機時の電力を削減することは、低炭素社会の実現に大きく貢 献する。

本研究では、図 II-5 に示す通り、PLD (Programmable Logic Device) と ASIC (Application Specific Integrated Circuit)の長所を合わせ持つ、低消費電力、小チップ面積、短 TAT、低マスクコストのデバイスの実現をターゲットとする。さらに、実現のための基本コンセプトとして、図 II-6 に示すように、従来の SRAM スイッチに代わる、原子移動型スイッチをベースとした小型不揮発スイッチを開発し、ロジック層上の BEOL (Back End of Line)に搭載する。そのために、ロジック集積回路の低消費電力化・低電圧化に対応可能であり、かつ、スイッチの書き換え時、および保持時の低消費電力化を実現する、配線切り換えを可能な超低電圧・不揮発スイッチデバイスの開発を行う。具体的には、オン・オフ抵抗比が大きく、スイッチ素子の面積が小さく、配線容量、およびスイッチ容量が低容量であり、かつ、書き換えに必要な書換え電流と書換え速度の積(電荷量)が小さいため低電力書き換えが可能である、スイッチデバイスを実現することを目的に、次の目標を設定した。



図 II-6 本研究の基本コンセプトであるスイッチ over ロジック

【中間目標】(平成24年度末)

スイッチ素子の材料選定、素子構造の最適化を行い、単体素子での下記の動作検証を行う。

・単体素子性能として書換え電流と書換え速度の積が10<sup>-10</sup>A秒 以下

・オン・オフ抵抗比105以上

・書き換え回数103 以上

【最終目標】(平成26年度末)

以上の成果に基づき、大規模集積化に必要なスイッチ素子特性のばらつきを低減し、300mm径Si 基板を用いてロジック集積回路を試作し下記を達成する。

- ・本スイッチにより配線切り換えを行ったロジック集積回路が0.4V で動作可能であり、その際の消費電力がSRAM スイッチにより配線切り替えを行った従来型1.2V 動作ロジック集積回路の 1/10以下。
- ・スイッチ素子面積が、同一世代のSRAM スイッチを用いたプログラマブルロジックデバイス(PLD) に比べ1/20 以下。

研究開発項目④

三次元ナノカーボン配線

「集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細幅・超低電気抵抗、超高アスペクト比配線・材料技術の開発」

集積回路チップの三次元高集積化には、個々の機能ブロック同士を接続するための多層配線の 微細化・長距離対応、さらに縦方向配線の超高アスペクト比化が不可欠である。現在、集積回路チ ップ内配線には、Cu、W 等の金属材料が主に用いられているが、配線寸法の微細化に伴って、結 晶粒界や界面での、電子の非弾性散乱効果による配線抵抗の急激な増大が顕著になりつつある。 ITRS で到達が予想される配線幅 10nm 前後の領域では、大幅な抵抗上昇が生じ、従来の金属材 料では所要の性能を実現できない。このため、フラッシュメモリ1B(~10nm)世代、或いは3次元積層 メモリ(BiCS 型フラッシュメモリ或いはクロスポイント型メモリ)では設計要求(面抵抗:≦3Ω/□)を大 幅に超える10Ω/□以上に増大することが予想されている(図 II-7)。



図 II-7 フラッシュの配線微細化トレンド(ITRS2011)、Cu 配線の抵抗トレンドと低抵抗化の必要性



図 II-8 三次元ナノカーボン配線の実用化目標

また、三次元積層集積のためには、微細でかつこれまでにない超高アスペクト比(コンタクトホールの深さと直径の比)のコンタクト開発が求められており、将来的にはアスペクト比 30 の埋め込みが必要になると予想されている(図 II-8)。グラフェン、カーボンナノチューブ(CNT)などのナノカーボン材料は炭素原子の強固な結合により、微細寸法でも低散乱で極めて長いキャリアの平均自由行程(グラフェンで1µm、CNT で 25µm など)が報告され、急激な抵抗増大のない伝導特性が予想されている。さらにW並みの高耐熱性やCuよりも2桁高い電流密度耐性など、微細配線材料として優れたポテンシャルを有している。そこで、ナノカーボン材料を用いて技術課題を解決し、機能ブロックの三次元集積を実現させる微細線幅(≦20nm)・長距離(≦0.7mm)に対応した横方向配線技術と、超高アスペクト比(30)に対応したコンタクトプラグ技術を 300mm 基板上で実証することを目的に、平成26年度末の最終目標を設定した。

さらに、平成26年度までの検討の結果、実用化に向けて、多層グラフェンにおいては、ドーピング 材料の更なる探索や、CVD 形成グラフェンの更なる高品質化、ドーピングプロセスに適したグラフェ ン加工方法、絶縁膜材料等が必要と判断した。また、CNT においては、抵抗の低減のため、グラフ ェンとは異なる新たなドーピング手法として CNT 成長時の同時ドーピングなどの検討を進める必要 があることが明らかとなった。以上より、1 年間期間を延長してこれらに取り組むべく、新たに平成 27 年度最終目標を追加設定した。

【中間目標】(平成24年度末)

- ・微細線幅(100nm)、低抵抗(シート抵抗<50Ω/□)の配線実証
- ・微細直径(90nm)、超高アスペクト比(≧16)のコンタクトホールへのナノカーボン材料埋め込み 実証

【最終目標】(平成26年度末)

- ・微細線幅(≦20nm)、長距離(0.7mm)、低抵抗(シート抵抗≦3Ω/□)の配線実証
- ・微細直径(90nm)、超高アスペクト比(30)のコンタクトホールへのナノカーボン材料埋め込みと、 W以下の抵抗(接触抵抗を含む)の実証

(平成27年度末)

・20nm以細幅のグラフェンに対し、低抵抗化に有効な、触媒金属等の腐食を制御可能なドーピング材料の決定。

・ビアプラグ材料としてのCNT構造に適したドーピング手法の見極め。

研究開発項目⑤

ナノトランジスタ構造デバイス

「CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい値ば らつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集積機能素子にお ける低電圧動作実証」

CMOSトランジスタを用いた集積回路の超低消費電力化を進めるためには、適切な電源電圧を設定して応用から要求される動作速度を満たしながら、最も消費エネルギーの小さい状態でトランジスタを動作させることが必要である。一般に CMOS 集積回路の消費エネルギーが最低になる電源電圧は、図 II-9 (a)に示されるように 0.4V 前後になることが知られているが、実際にこのような超低電圧で動作可能な CMOS 集積回路を製造することは困難であった。現状では、低電力 CMOS 回路の動作電圧は 1.2V が標準であり、速度を度外視した回路の動作下限電圧も 0.6V 程度である。

CMOS 集積回路の消費電力を現状の 1/10 以下に低減するためには、CMOS 集積回路の動作 下限電圧を 0.4V 以下に低減する技術と、使用状況に応じて動作電力効率を最適に制御する技術 の確立が不可欠である。図 II-9 (a)からわかるように、動作電力は現状の 1.2V から 0.4V に低減する ことで 1/9 まで低減できる。リーク電力も含めて使用状況に応じて電力を最適に制御すれば、従来の 1/10 以下の電力が実現できると考える。

一方、図 II-9 (b)に示される電源電圧の推移からわかるように、最近の CMOS では動作電圧の低 減が極めて困難であることがわかる。そこで、動作電圧低減の主たる阻害要因である、しきい電圧ば らつきを低減でき、かつ、使用状態に応じて動作条件を変化させる基板バイアス電圧制御が可能な デバイスを開発すると共に、それを集積化するために必要な技術開発と低電圧動作実証を行うこと を目的に、次の目標を設定した。





【中間目標】(平成24年度末)

- ・100 万個以上のトランジスタで、平均±0.1V 以下(±5σ)の局所しきい電圧ばらつきを達成
- ・低い電源電圧に動作を最適化し、基板バイアス制御技術を適用したナノトランジスタ構造デバイ スを集積した1Mbit 以上のSRAM での、0.4V 動作を実証

【最終目標】(平成26年度末)

- ・ナノトランジスタ構造デバイスと既存のCMOS トランジスタとの融合集積化技術を確立するととも に、その設計環境構築への指針を提示する。
- ・従来デバイスに比較して消費電力を1/10 に低減できる基盤技術を確立するとともに、実用化回路レベルでの達成目処を示す。

研究開発項目⑥

「BEOL設計・製造基盤(プラットフォーム)開発」(H22補正)

図 II-10 に示すように、様々な新材料・新構造デバイスを配線層の一部として作ることを効率化する ために、素子や回路の設計工程、さらには、プロセスや材料などに係る製造工程を可能な限り共通 化し、これを、BEOL 設計・製造基盤(プラットフォーム)とすることを目的に、次の目標を設定した。



図 II-10 BEOL プラットフォーム開発

【目標】(平成23年度末)

個別デバイス(研究開発項目①~③)の研究開発を推進するための共通設計基盤として、BEOL 設計・製造基盤(プラットフォーム)を開発する。その際、以下の条件を目標とする。

新材料や新構造デバイスに共通で使え、かつ、新材料の相互汚染や熱耐性、さらには、プロセス 雰囲気の影響などの観点から、それぞれのデバイスの特性を損なうことのない、BEOL プロセスレシ ピの作成。

相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成。

PDK として、設計ルール、配線特性パラメータ、OPC ルールの策定。

# 2. 事業の計画内容

2.1 研究開発の内容

(1)研究開発項目の概要

#### ①:研究開発項目①

磁性変化デバイス

「ロジック集積回路内1次メモリを対象とした、高集積・高速特性・高書き換え耐性などの機能を有する超低電圧・不揮発デバイスの開発」

磁性変化デバイスは、2 層の磁性薄膜とそれらを物理的に分離する絶縁膜からなる MTJ (Magnetic Tunnel Junction;磁気トンネル構造)と、スイッチであるトランジスタ (MOSFET; Metal Oxide Semiconductor Field Effect Transistor)から構成されている。電子のスピン注入を用いて磁性薄膜の 磁化方向を変化させることで MTJ の抵抗を変え、流れる電流の大小で記憶の有無を判断するデバ イスである。従来の磁性変化デバイスは 1V 以上の電圧が必要であるが、これを 0.4V 程度で動作す る低電圧デバイスにするために、下記の内容で研究開発を行う。

(a) 要素プロセス開発

(a)-1 多層磁性膜構造、材料、プロセス技術

新材料を含む多層からなる磁性膜の、層構造、材料、膜厚、成膜・加工などのプロセス技術を低電 圧動作向けに最適設計し、それらを基本プロセスとして構築したうえで、300mm ラインで試作実証する。 具体的には、トンネル絶縁膜(MgO)の高品質化を目指した成膜技術(図 II-11)など Magnetic Tunnel Junction (MTJ)の高品質化、垂直磁化膜、ストレス制御技術、磁性膜加工技術、汚染制御技術などを 開発する。



図 II-11 トンネル絶縁膜形成プロセス(Mg 酸化の場合)

(b) 磁性変化デバイス開発

(b)-1 低電圧動作構造開発

磁性変化デバイスの低電圧動作を実現するためには、メモリ部への効率的な電圧印加が必要となる。 従来報告されている構造(スイッチ用トランジスタにつながる下部電極上に、磁化の向きが固定された ピン層が存在する構造;図 II-12 左)では、書き込みに必要な印加電圧に非対称性が存在することと、 スイッチ用トランジスタの動作上の特性から、低電圧での書き込みが困難である。この課題を解決する ために、メモリ部の多層構造として従来報告されている構造を反転したトップピン構造を提案し開発す る。および、このトップピン構造(図 II-12 右)に適した材料、プロセス、デバイスなどを開発する。



図 II-12 トップピン構造

(b)-2 多值化技術開発

磁性変化デバイス素子を用いた多値化の検討を行う。磁気トンネル接合を複数重ねた三次元構造の新しい磁性変化デバイス素子を開発する。この多値情報を読み出すために、高感度のセンス方式の研究も行う(図 II-13)。



図 II-13 多値メモリの動作を示す概念図

(b)-3 配線層集積化電流センサ技術

磁性変化デバイスを電流センサ(図 II-14)へと展開し、配線領域に三次元的に集積化可能なセンサ技術を開発し、電流モニタリングを通して集積回路の低電力化に貢献する。



図 II-14 配線電流のリアルタイムセンシング機能の概念図

(c) 集積化開発

磁性変化デバイスのスイッチや駆動回路を構成する CMOS デバイスに影響を及ぼすことなく、磁性 変化デバイスを多層配線部へ埋め込むためのプロセスを開発する(図 II-15)。特に、磁性材料は、従 来のシリコンプロセスでは使用されたことのない新しい材料であり、シリコンプロセスへの汚染が懸念さ れるため、その対策技術を開発する。また、CMOS プロセスが、磁性変化デバイスに及ぼす影響を最 小限にする研究も行う。具体的には、プロセスガスやプロセス温度が、磁性変化デバイスの電気特性 や磁気特性などに及ぼす影響など、集積化の際の課題を解決する技術を開発する。



図 II-15 集積化プロセス(MTJ 形成部分)

(d) 周辺回路開発(共同実施 神戸大学、立命館大学)

(d)-1 低電圧動作回路技術開発

非常に低い電流での読み出しを可能とし、かつ、誤書き込みが無い、磁性変化デバイス専用の新規 センス回路を設計する。新規センス回路では、磁性変化デバイス素子の高抵抗値と低抵抗値の中間 値の負性抵抗を、並列に接続した回路を用いる(図 II-16)。



図 II-16 磁性変化デバイス用センス回路方式の例

(d)-2 モデリング

磁性変化デバイスの動作を記述する、回路シミュレーションに適したコンパクトな回路モデルを新規 に構築する。実測との比較を繰り返して、モデルの精度を上げる。また、多値化に対応可能な、磁性変 化デバイスモデリングの方式検討も行う。 ②:研究開発項目②

相変化デバイス

「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの機能を 有する超低電圧・不揮発デバイスの開発」

外部記憶向けメモリの最有力候補の一つである相変化デバイスを開発する。従来の結晶・非晶質の 相転移とは異なるメカニズムを利用した超格子相変化素子を開発し、かつ、書換え電力のさらなる低 減に向け、熱を効率的に発生させて、その散逸を防ぐ材料と構造を開発する。さらに、これらの材料、 プロセス技術を用いたデバイス技術を開発して、集積化実証する。そのために、下記の内容で研究 開発を行う。

#### (a) 相変化材料技術開発

(a)-1 成膜技術(超格子相変化膜の成膜技術開発)(共同実施 産業技術総合研究所、名古屋大学)

書換え電力の大幅な削減に向けて、大きなエネルギーを必要とする従来の結晶・非晶質間相転移 に代わり、Ge 原子の短範囲移動(Ge 原子の移動により、Ge 原子と他の原子(Sb、Te)との化学結合状 態(4 配位と 6 配位)が変化する)を利用する、結晶・結晶間相転移を用いる(図 II-17)。具体的には、 相変化超格子を、産総研スーパークリーンルーム(SCR)の PVD(Physical Vapor Deposition)装置を用 いて成膜する。これを期待通りに発現させるために、膜厚、組成、成膜温度限界などを 300mm ウェハ 上で高精度に制御する技術を開発する。

なお、本開発では、LSIプロセスとして300mmウェハ上に初めて成膜する。また、原子層レベルの膜 厚、および界面制御を高度化するために、超格子膜のCVD(Chemical Vapor Deposition)成膜技術を 初めて開発する。更に、低電圧化の可能性を秘めた新組成・新構造超格子を見出し、この超格子膜の 低電力動作機構の解明を、理論と実験の両方で行う。



図 II-17 超格子相変化の概念図

(a)-2 解析技術(熱拡散防止層のシミュレーションによる検証)

現状の相変化素子では入力電力の1%だけが相変化に寄与し、残りの99%は熱として散逸している。 熱拡散防止層による熱の閉じ込め効果をシミュレーションによって確認しながら(図II-18)、材料の選択 や不純物添加による効果などを調べ、熱拡散防止層の最適化を行う。



図 II-18 熱拡散防止層のシミュレーションによる検証

(b) 集積化実証

(b)-1 クロスポイントセル開発/集積化開発

クロスポイント型セル(図 II-19)とは、メモリのワード線とビット線が最小寸法ピッチ(2F, F は最小加工 寸法)で配置されて直交し、セルサイズが最小値の4F<sup>2</sup>となるメモリ構造であり、高集積セルの第1候補 である。

クロスポイント型相変化デバイス集積化に必須である、ポリSiダイオード(図 II-19)の要素技術も開発 する。成膜技術として、ポリSiダイオードの p-i-n 接合構造の最適化であり、i 層となるノンドープ Si 層 の構造、上下の p/n 層からの不純物拡散などの最適化を行う。加工技術として、自己整合によるクロス ポイント型セルのドライエッチングプロセスを構築する。これらを、産総研の 300mm ラインを用いて開発 する。



図 II-19 ポリSiダイオードを用いたクロスポイント型セル

(b)-2 集積化開発(共同実施 北海道大学)

TRAMの低電力動作を促進する要因として、超格子膜中の結晶構造や原子欠陥構造が影響していることが、最近の評価から分かってきた。さらに、TRAMの電気的動作時に、原子の移動が短範囲かつ

高速で起こることも明らかになりつつある。これらの現象を観察し、TRAMの低電力特性を安定化する ことを目的として、ナノスケールの精度で超格子を測定できる手法を開発する。同時に、ナノスケール 測定で得られた結果をフィードバックして、300mmウェハを用いた超格子成膜・加工プロセスを構築し、 デバイス試作を行う。

(b)-3 周辺回路開発(共同実施 中央大学)

相変化デバイスの特徴を活かした動作方式や、クロスポイント型セルに特有なアレイ動作、および、 低電力相変化メモリアレイ周辺回路の開発を行う。アレイTEG試作を通して、高速低電力でのデバイス の書き込み動作、および、さらなる高速低電力化の可能性の根拠を示す。超格子相変化の特徴を活 かした動作方式も開発する。

(b)-4 ばらつき低減技術(共同実施 東京大学)

300mm ウェハ上で分布する超格子の特性を、電気測定と物性測定を総合的に行って評価する新しい 手法を開発する。電気特性の分布は、300mm ウェハを用いて試作した超格子デバイスマクロを評価して 行う。300mm ウェハ上に成長した超格子膜の面内特性は、シンクロトロン放射光を用いた薄膜試料の超 高速測定手法を開発して行う。 ③:研究開発項目③

原子移動型スイッチ

「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・オフ抵抗比、小面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発」

プログラマブルロジックデバイスの回路再構成に用いる配線切り換えスイッチを対象に、ロジック集積 回路の低消費電力化・低電圧化に対応可能で、スイッチの書き換え時、および保持時の低消費電 力化を実現する超小型・不揮発スイッチデバイスの開発を行う。また、開発したスイッチデバイスの集 積化と動作実証を行う。そのために、下記の内容で研究開発を行う。

- (a) 原子移動型スイッチデバイス開発
- (a)-1 デバイス開発(3端子原子移動型スイッチ開発)

配線切り換えを可能とするスイッチとして、オン・オフ抵抗比が大きく、スイッチ素子の面積が小さく、 配線容量およびスイッチ容量が小さく、さらに、書き換えに必要な電流と書換え速度の積(電荷量)が小 さいため低電力書き換えが可能であるスイッチデバイスを開発する(図 II-20)。具体的には、原子移動 型スイッチの課題を解決でき、上記条件を満足する3端子原子移動型配線切換えスイッチを開発する。



図 II-20 原子移動型スイッチの原理

(a)-2 回路技術開発

原子移動型スイッチ素子を用いたプログラマブルロジックデバイスを実証するための TEG を設計・試 作する。設計・試作する TEG は、原子移動型スイッチの機能を検証する TEG、特性を評価する TEG の 2 種類である。機能検証 TEG はクロスバースイッチ(図 II-21)、前記クロスバースイッチを適用したプロ グラマブルロジックセル等である。特性評価 TEG は、デコーダを用いたスイッチアレイ等である。チップ 面積が従来のスイッチに比べて 1/4 以下に、また、消費電力が 1/2 以下になる技術を開発する。



図 II-21 クロスバースイッチの模式図

(a)-3 原子移動型スイッチ信頼性研究(イオン伝導材料・プロセス・構造開発)(共同実施 東京大学)

従来の原子移動型スイッチ素子では、書換え電圧と保持特性(信頼性)との間にトレードオフの関係 が存在する(図 II-22)。すなわち、高い電圧で書き込み動作を行わないと実用に耐える情報保持特性 が得られない。本開発では、独自のポリマー固体電解質(PSE)を使い、かつ、膜構成や電極/固体電 解質界面を最適化することでこのトレードオフ関係を緩和し、保持特性(信頼性)を確保しながら書換え 電圧の低減を図る。

さらにその保持信頼性モデルを新たに構築するため、電気化学の実験的側面、および第一原理計 算を用いた理論的な側面から原子移動型スイッチの信頼性に関する研究を実施する(共同実施 東京 大学)。



図 II-22 原子移動型スイッチの書換え電圧と保持特性の関係

#### (b) 集積化開発

(b)-1 集積化技術

原子移動型スイッチでは、CMOS の銅(Cu)配線を活用し、これを下部電極としてイオン伝導層(ポリ

マー固体電解質)を堆積する。Cu 下部電極の形状、表面の物理・化学的な状態が Cu の原子移動に 及ぼす影響を把握しながら、300mm ウェハを使った製造プロセスに適合した、原子移動型スイッチ製 造プロセス技術を開発する(図 II-23)。



図 II-23 集積化された原子移動型スイッチの断面模式図

(b)-2 汚染除去技術

原子移動型スイッチでは、従来の半導体デバイスでは一般的に用いられない新材料を用いる。この ような新材料による従来プロセスへの影響が懸念されるため、新材料の汚染評価・除去技術を開発し、 集積化要素プロセスとして集積化プロセスに組み込む。 ④:研究開発項目④

三次元ナノカーボン配線

「集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細幅・超低電気 抵抗、超高アスペクト比配線・材料技術の開発」

三次元積層化が進む次世代不揮発デバイスの配線要求に対して、従来の金属(Cu、W)配線は、微細化に伴って急激に抵抗が上昇し(細線効果)、また、縦方向コンタクトの超高アスペクト比化には、 金属の埋め込み限界で対応できないという課題を有している。これらの課題を解決するブレークスル ー技術として、グラフェン・カーボンナノチューブ(CNT)などのナノカーボン材料に注目した。これら の材料では炭素原子の強固な6員環構造に起因する極めて長いキャリアの平均自由行程(グラフェ ンで1 µ m、CNTで25 µ mなど)が報告されている (K. I. Bolotin et al., 2008, p. 096802) (H.J Li et al., 2006, p. 096802)。また、ナノカーボン材料はW並みの高耐熱性やCuよりも2桁高い高電流密度耐性 など、微細配線材料として本質的に優れたポテンシャルを有する。そこでこれらの材料の合成および 加工技術とともに、既存の半導体微細加工技術の適用が期待できるグラフェンを用いて微細幅横方 向配線技術を開発する。また、それ自体が超高アスペクト比で縦方向の配線に適したCNTを用いて、 超高アスペクト比コンタクト配線技術を開発する。そのために、以下の内容で研究開発を行う。

(a) ナノカーボン配線基礎技術開発

(a)-1 ナノカーボン配線材料技術

多層グラフェンの微細幅配線特性を剥離グラフェンを用いて先行検証し、低抵抗化のための指針を 示す。配線プロセスと整合性のある温度での多層グラフェン成長を行い、300mm 化のための触媒・前 処理・成長・成長後処理などの条件検討を行い、膜としての低抵抗特性を示す。また、超高アスペクト 比(AR)微細コンタクト向けの CNT 埋め込み成長の原理実証を行い、目標抵抗に向けたプロセス設計 とCNT 構造検討を行う(図 II-24)。

(a)-2 超低抵抗ナノカーボン配線技術(共同実施 芝浦工業大学、東京工芸大学)

ナノカーボン配線超低抵抗化のための基礎検討として、ナノカーボン膜の結晶性の向上、ドーピン グ、低抵抗金属接触について検討を行う。平成 25 年度からは、ドーピングによる低抵抗化の可能性検 討を強化するため、共同実施先に東京工芸大学を加え、インターカレーションドーピング技術の開発を 行った。

(a)-3 ナノカーボン材料の配線適用における理論的研究(共同実施 慶應義塾)

ナノカーボン材料を三次元集積デバイス用微細配線構造に適用する上での可能性と課題を、理論 的な面から検討する。具体的には、微細線幅(≦20nm)・長距離(≦0.7mm)対応の配線構造におけるナ ノカーボン配線の伝導特性について、モンテカルロシミュレーションによる理論予測を行い、ナノカーボ ン材料の品質や層数、配線の端部構造等と伝導特性の相関関係を示すとともに、その結果を実験によ って検証する。 (a)-4 微細幅グラフェンの欠陥・粒界等の電導特性の量子論的研究(超低電圧デバイス技術研究組合)

ナノカーボン材料を微細配線に適用する上で必要となる、電子伝導特性の基礎理論データの集積と 系統化を強化するため、平成25年度より、量子物理学に立脚した理論数値的な研究を追加設定した。線 幅10nm前後、または、それ以下の領域で顕著になると考えられるエッジ形状乱れや、結晶粒界・ドーピン グに起因した電子散乱による電子伝導度劣化のメカニズム解明を、Tight-Binding格子模型に非平衡グリ ーン関数法を適用することで実施する。併せて、グラフェン微細幅配線へのドーピング効果やエッチング 後の配線エッジ形状乱れの影響を、SPM(Scanning Probe Microscope、走査プローブ顕微鏡)を 用いた配線中の局所電導特性評価により解析し、グラフェンの微細幅配線適用への見通しを示す。

なお、平成27年度においては、平成26年度までの検討の結果に基づいて、より一体的に開発を進める ため、開発項目(a)-1を(a)-2に統合して「超低抵抗ナノカーボン配線技術」とし、(a)-4を(a)-3に統合して 「ナノカーボン材料の微細幅配線適用における電導特性の理論的研究と解析」とした。



図 II-24 グラフェンおよび CNT 材料の構造・成長・配線の概念図

(b) ナノカーボン配線プロセス技術

#### (b)-1 300mmナノカーボン成長プロセス開発

300mm 径ウエハに対応したナノカーボン成長装置およびプロセス開発を行う。産総研スーパークリ ーンルーム(SCR)に、CNT 及びグラフェン成長に必要な触媒金属成膜チャンバー、同触媒の活性化 等を行うプラズマ処理チャンバー、CNT/グラフェンの成長チャンバーを備えた 300mm ナノカーボン成 長装置を導入する。同装置により超高アスペクト比ホールを含む配線 TEG 構造への触媒成膜、触媒 前処理、CNT およびグラフェンの成長プロセス技術を開発する(図 II-25)。



図 II-25 CNT コンタクト TEG への高密度 CNT 成長プロセスの例

(b)-2 300mmナノカーボンCMPプロセス開発

コンタクトホール内に成長させた CNT を、プラグ状に加工形成する CMP プロセス技術を開発する。 CNT は機械的強度が高く、かつ化学的に安定である特徴を持つため、従来の金属膜や絶縁膜に対す る CMP 技術を用いては良好な研磨形状、研磨特性を得ることが困難であることが知られている。そこで、 CNT 固有の CMP 技術を開発する(図 II-26)。加えて、横方向配線向けに微細配線溝に形成した触媒 あるいはグラフェン/触媒層を平坦化するグラフェン向け CMP 加工技術を開発する。



図 II-26 CNT コンタクト用の CNT 固定化と CMP 平坦化プロセス例

(c) ナノカーボン配線集積化技術開発

(c)-1 ナノカーボン配線集積化

300mm 径基板上での配線特性実証のために、300mm 対応の配線集積化技術を開発する。具体的 には、300mm ラインでの微細配線・CNT 電特と信頼性検証を行う。300mm ウエハを用いた CNT コンタ クトプラグの抵抗、およびグラフェン配線の抵抗を評価するための専用 TEG マスクを設計・製作し、これ を用いて高アスペクト比( $\geq$ 30)の CNT コンタクトプラグや超微細幅( $\leq$ 20nm)のグラフェン配線形成技 術を開発する(図 II-27)。



図 II-27 微細幅グラフェン配線の集積化イメージ(RIE 型の例)

⑤:研究開発項目⑤

ナノトランジスタ構造デバイス

「CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい値ば らつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集積機能素子にお ける低電圧動作実証」

0.4Vという超低電圧集積回路を実現するために、トランジスタが本質的に持っているばらつきを低減できる新構造ナノトランジスタを開発する。ばらつきが、チャネルドーパント(不純物)の数の局所揺らぎに支配されていることがわかっており、ドーパントを用いずにしきい値電圧調整の行えるドーパントレストランジスタがその候補である。この構造を、いわゆるSOI(Silicon On Insulator)構造で実現し、かつ、バルクCMOSと混在できる構造にする。

これらのプロセス・デバイス開発に加えて、システムレベルでの超低電圧動作の効果を実証するために、基本回路の設計基盤、設計手法の構築を行い、実際に小規模な回路を設計して低電圧動作を実証する。そのために、下記の内容で研究開発を行う。

(a) ナノトランジスタ構造デバイスの開発

(a)-1ナノトランジスタ構造の最適化

300mm 製品ファブにそのまま適用可能な仕様のプロセスを用いて、ナノトランジスタ構造デバイスの 開発を行い、実用化に必要なトランジスタ構造や性能の最適化を行う。具体的には、超低電圧で電力 効率の高い回路動作が可能となるように、トランジスタ特性のばらつきを抑制し、超低電圧動作に最適 なしきい値電圧と、適度な基板バイアス感度を設定できる構造を開発する。このため、短チャネル効果 を抑制しながら寄生抵抗と寄生容量を共に低減するためのソース・ドレイン部、ゲート電極やゲート絶 縁膜の材質、裏面ゲートとして機能する BOX (埋め込み酸化膜)層裏面の Si 支持基板の不純物濃度 やプロファイルの最適化、SOI や BOX 膜厚の最適化を行う(図 II-28)。



図 II-28 ナノトランジスタ構造デバイスの断面模式図

# (a)-2 しきい電圧ばらつきの低減

不純物起因によるばらつきを減らしたデバイスのばらつきを詳細に評価・解析し、大規模な回路にも 対応出来るように、特性分布の裾も考慮しながら安定した低ばらつき特性が得られる構造や作製プロ セスを開発する。

(a)-3,4 特性制御・性能最適化指針および高信頼化設計指針の提示(共同実施 東京大学)

0.4Vという超低電圧でのSRAMに代表される基本回路(図II-29)の動作解析、実測データとの比較検討による動作解析精度の向上、さらにこの結果に基づく超低電圧動作に最適なデバイス構造の方向付けを行う。これまでに設計した超低電圧動作回路の評価結果を反映させ、実用回路動作の信頼性を阻害するランダムテレグラフノイズ(RTN)などの要因について、デバイス動作の観点に立ち戻って解析し、高信頼化のための設計指針を提示する。



図 II-29 SRAM ノイズマージン TEG のセル回路図

(b) 超低電圧ハイブリッド集積化基盤技術開発

(b)-1ハイブリッドデバイス開発/SRAMによる検証

ナノトランジスタ構造デバイス(SOTB)と従来バルク CMOS が容易に混載(図 II-28)できるハイブリッドデバイス・プロセスを構築する。具体的には、ナノトランジスタ部分とバルク CMOS 部分の段差を考慮した最適な素子分離構造やソース・ドレイン部構造、ゲート電極構造、配線層との接続構造などを検討する。さらに、大規模 TEG を用いたインテグレーション、信頼性評価を経て、1Mb レベルの SRAM の 0.4V という超低電圧での動作検証へとつなげる。

(c) 超低電圧LSIプラットフォーム開発(共同実施 電気通信大学、芝浦工業大学、慶應義塾、京都工芸 繊維大学、京都大学、東京大学、大阪大学、東京理科大学、産業技術総合研究所)

LSI チップ試作のために、設計ルールを始めとする設計プラットフォームを整備する。具体的には、 ナノトランジスタ構造デバイスの特徴であり、かつ、超低電圧回路動作の必須技術である、基板バイア ス電圧印加を行うことが可能なナノトランジスタ構造用最適化セルライブラリの改良と、基板バイアス電 圧の安定印加技術の開発を行う。さらに、上記のセルライブラリや基本要素回路設計情報を活用しな がら、より大規模な設計試行を通じて超低電圧 LSIを構築するための設計手法、設計フロー(図 II-30)、 最適な設計パラメータの設定法等の開発を行う。



図 II-30 ナノトランジスタ構造デバイスを用いた論理回路の設計フロー

(d) 超低電圧システム開発、TEG開発、実証アプリケーションチップ開発(共同実施 電気通信大学、芝 浦工業大学、慶應義塾、京都工芸繊維大学、京都大学、東京大学、大阪大学、東京理科大学、産業技 術総合研究所)

上記(c)で得られる設計プラットフォームを活用しながら、超低電圧動作による電力削減効果が期待 できるハードマクロコア、ないしはネットリストを開発するとともに、その開発過程で得られる知見を(c)の 設計プラットフォーム開発にフィードバックする。さらに実用レベルでの集積回路動作の課題検討と、従 来デバイスに比較して消費電力を 1/10 に低減出来ることを実証するため、実証アプリケーションチップ、 及び、評価モジュールを試作し、性能を評価する。

上記、設計プラットフォームの開発と実証アプリケーションチップ、およびシステム試作を通じて、最 終年度までに従来デバイスに比較して消費電力が実用化回路レベルで 1/10 に低減できる目処を示 す。 ⑥:研究開発項目⑥

「BEOL設計・製造基盤(プラットフォーム)開発」

様々な新材料・新構造デバイスを配線(BEOL)層の一部として作ることを効率化するために、素子や回路の設計工程、さらには、プロセスや材料などに係る製造工程を可能な限り共通化し、これを、 BEOL設計・製造基盤(プラットフォーム)として開発する。

(a) BEOL設計基盤開発

BEOL 製造基盤を用いて、様々な新材料・新構造デバイスを配線層の一部として作るために必要な、 デバイス・配線関連の設計基盤を開発する。具体的には、パターン設計ツール、パターン設計に際し ての OPC (Optical Proximity Correction)ツール、検証ツール、パターン検査用電子顕微鏡等のツール と評価機器を導入し、設計基盤となる PDK (Process Design Kit)を開発する(図 II-31)。

(b) BEOL製造基盤開発

300mmウエハ CMOS 基板上に、下地 CMOS との位置関係など、デザインルールの整合性を保ちながら、配線層の一部として、様々な新材料・新構造デバイスを形成するための製造技術を開発する(図 II-31)。



図 II-31 BEOL プラットフォームを用いたデバイス試作の流れ

# (2)研究開発スケジュール

以降に各研究開発項目の研究開発スケジュールを示す。

# 研究開発項目①

| 事業項目                                                                                          | 平成                          | 平成                                                                                                     | 平成                                                                                   | 平成                                                         | ম                                           | 平成26年度                                    |                          |
|-----------------------------------------------------------------------------------------------|-----------------------------|--------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|------------------------------------------------------------|---------------------------------------------|-------------------------------------------|--------------------------|
|                                                                                               | 22年度                        | 23年度                                                                                                   | 24年度                                                                                 | 23年度                                                       | 4-6月                                        | 7-9月 10-12月                               | 1-2月                     |
| 5力年計画                                                                                         | 装置・設備<br>立ち上げ<br>◀────◆     | デバイス<br>単体レベル<br>動作実証                                                                                  | 回路・<br>マクロ開発<br>◀───►                                                                | マクロレベル<br>動作実証                                             | 信頼性                                         | 保証レベル動作実言                                 | Ē<br>▶                   |
| 研究開発項目①<br>ロジック集積回路内<br>1 次メモリを対象とした、<br>高集積・高速特性・<br>高書き換え耐性などの機能<br>を有する超低電圧・不揮発<br>デバイスの開発 | a)<br>フロー検討<br>             | プロセス開発<br>・<br>基本フ<br>確<br>デバイス開発                                                                      | プロセス改善、<br>多値プロセス開発<br>ロセス プロ<br>立 確<br>デバイス改善、(f<br>多値デバイス開発                        | ユニットプロセ<br>ばらつき抑制制<br>セス プロセ<br>立 ばらつき<br>額性マージン<br>調値デバイス | ス<br>第発<br>ス<br>加<br>判<br>第<br>価、<br>第<br>第 | プロセス<br>ばらつき改善<br>ばら<br>アレイTEGでの<br>信頼性評価 | ◇<br>つき目標<br>達成          |
| a) 要素プロセス開発<br>b) 磁性変化デバイス開発<br>c) 集積化開発<br>d) 周辺回路開発                                         | 磁気特性シ<br>立ち」<br>c)<br>装置導入、 | ミュレータ 基本<br>とげ 構                                                                                       | デバイス 単体性能<br>造Fix 多値動作<br>集積化 集<br>プロセラ 昭都                                           |                                                            | 実証、<br>遺Fix<br>発                            | 高信頼<br>指針                                 | ◇<br>性への<br>提示           |
| d) - 1 回路開発<br>d) - 2 モデリング<br>e) TEG開発                                                       | ▲ ユラエマ<br>立ち上け<br>d)-1      |                                                                                                        | ・<br>日本<br>日本<br>日本<br>日本<br>一本<br>一本<br>一本<br>一本<br>一本<br>一本<br>一本<br>一本<br>一本<br>一 | 化<br>集<br>私<br>構築<br>プロセ<br>周辺回路付き<br>メ<br>モリ開発<br>. 評(    | 責化<br>えFix                                  | マクロ試作、開発                                  | マクロ<br>レベル<br>実証         |
|                                                                                               | 山田<br>d) - 2<br>パラメータ耳      | (快討、設計<br>回路案<br>提示<br>以得、モデリンング<br>(人)<br>(人)<br>(人)<br>(人)<br>(人)<br>(人)<br>(人)<br>(人)<br>(人)<br>(人) | アプリ試作<br>マクロ<br>設計<br>モデル高精度<br>化、<br>アプリ評価<br>ホード設計                                 | 電源 マク<br>電源 マク<br>t完 改良<br>MRAMアプリ開<br>評価                  |                                             | <b>独合技術開発</b>                             | マクロ<br>評価完<br>→ ◇<br>評価完 |
|                                                                                               | e)<br>プロセス<br><br>マン        | モデル<br>RTEG 回路<br>入ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー                                                | 1次案 モデル<br>アプリ評<br>TEG マクロTE<br>入ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー                | Fix、 評価<br>価ボード 改<br>GマクロTEGマ・<br>〜〜〜<br>ア マスク マ           | ボード<br>版<br>クロTEG<br>・・<br>マスク              | 融合技術マクロ<br>低電圧Tr-MRAMマ<br>マスク             | アブリ<br>評価完<br>クロ         |

# 研究開発項目②

| 事業項目                                                                              | 平成<br>22年度                           | 平成<br>23年度                                      | 平成<br>24年度                                                   | 平成<br>25年度                     | 平成<br>26年度                            | <b>平成27年度</b><br>4-6月 7-9月 10-12月 1-2月                                  |
|-----------------------------------------------------------------------------------|--------------------------------------|-------------------------------------------------|--------------------------------------------------------------|--------------------------------|---------------------------------------|-------------------------------------------------------------------------|
| 6カ年計画                                                                             | 装置・設備<br>立ち上げ<br>◀────▶              | デバイス<br>単体レベル<br>動作実証                           | 回路・<br>マクロ開発<br>◀────►                                       | マクロレベル<br>動作実証                 | 信頼性保証<br>レベル動作<br>実証<br>◀────         | 低電力メモリセル動作実証                                                            |
| 研究開発項目②<br>外部記憶の高速低電力<br>データ転送を実現する高<br>集積・高速低電力書き込<br>み特性などの機能を有す<br>る 超低電圧・不揮発デ | a) - 1<br>評価手法探索<br>a) - 2<br>装置立上   | ジミュレーション<br>技術開発<br>★<br>材料<br>成膜・低電力技術<br>単体デジ | ●発指針<br>材料高                                                  | 集積高信頼技術                        | > .                                   | 新組成超格子材料技術<br>◆ 新組成初 電気特性                                               |
| A) 相変化材料<br>技術開発<br>a)−1 解析技術                                                     | b) - 1<br>TEG設計<br>◀<br>マフ<br>b) - 2 | 単体デバ<br>マー マン<br>マク メモ<br>動作                    | イス試作<br>デバイス信<br>リセルメモリ<br>F確認 動作                            | 頼性技術<br>アレイ 1D1Rアレイ<br>確認 動作確認 | >                                     | 料成膜                                                                     |
| a) - 2 成膜技術<br>b) 集積化実証<br>b) - 1 クロスホイントセル開発                                     | 装置立上<br>◀─── <del>、</del>            | 集積化フ'ロセス<br>開発 (1)<br>マスク 加工<br>権               | 集積化7 <sup>10セス</sup><br>開発(2)<br>7 <sup>10セス</sup> マスクム<br>築 | 相変化デハイス<br>マクロ開発(1)<br>マスク     | 相変化デハ'イス<br>マクロ開発(2)<br>マクロ<br>試作     | 低電力相変化デバイス開発                                                            |
| b) - 2 集積化開発<br>b) - 3 周辺回路開発<br>b) - 4 ばらつき低減技術                                  | b)-3                                 | 周辺回路検討                                          | マクロ設計 (1)<br>回題                                              | マクロ設計 (2)<br>各図 回路             | 高速・低電力<br>評価(1)<br>部面<br>評価システム<br>構刻 | A 88                                                                    |
|                                                                                   | b) - 4                               |                                                 |                                                              |                                |                                       | はらつき評価<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・ |
|                                                                                   |                                      |                                                 |                                                              |                                |                                       |                                                                         |

# 研究開発項目③

| 事業項目 2                                                                                                                                                                                                                                                                                                                                                                       | 平成<br>22年度                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 平成<br>23年度                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 平成<br>24年度            | 平成<br>25年度                                                | 平成26年度                                                                                                                                   |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|-----------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|
| 5カ年計画                                                                                                                                                                                                                                                                                                                                                                        | 装置・設備<br>立ち上げ<br>↓ → →                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | デバイス<br>単体レベル<br>動作実証                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 回路・<br>マクロ開発<br>◀───► | マクロレベル<br>動作実証                                            | 信頼性保証レベル動作実証                                                                                                                             |
| 研究開発項目③       a         配線切り替えを可能とする       スイッチを対象とした、低電         流・高速書き換え、高オン・       オフ抵抗比、小面積などの         水方方抵抗比、小面積などの       a         a)原子移動型スイッチ       デバイス開発         a) -1デハイス開発       a         a) -1デハイス開発       a         a) -2回路開発       a) -3原子移動型スイッチ         値転性研究       b         b) 集積化開発       b) -1集積化技術         b) -2汚染除去技術       b         c) TEG開発       b | a) -1<br>装置改造再<br>改造<br>a) -2<br>周:<br>-2<br>周:<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-2<br>-3<br>-3<br>-3<br>-2<br>-3<br>-3<br>-3<br>-3<br>-3<br>-3<br>-3<br>-3<br>-3<br>-3 | <ul> <li>新スイ:<br/>新スイ:<br/>素素確認</li> <li>再現確認</li> <li>一</li> <li>二</li> <li>四</li> <li>四</li> <li>第</li> <li>二</li> <li>二<td></td><td><ul> <li>         ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・</li></ul></td><td>作特性信頼性評価<br/>マクロ<br/>評価完<br/>課価完<br/>融合技術<br/>マクロ<br/>評価完<br/>課価完<br/>単価完<br/>構築<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・<br/>・</td></li></ul> |                       | <ul> <li>         ・・・・・・・・・・・・・・・・・・・・・・・・・・・・・</li></ul> | 作特性信頼性評価<br>マクロ<br>評価完<br>課価完<br>融合技術<br>マクロ<br>評価完<br>課価完<br>単価完<br>構築<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・<br>・ |

研究開発項目④

| 事業項目                                                  | 平成<br>22年度                    | 平成<br>23年度                                             | 平成<br>24年度                             | 平成<br>25年度                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 平成<br>26年度                                                         | 平成27年度<br>4-6月 7-9月 10-12月 1-2月                                                                 |
|-------------------------------------------------------|-------------------------------|--------------------------------------------------------|----------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|
| 6カ年計画                                                 | 装置・設備<br>立ち上げ<br><b>◆→</b>    | デバイス<br>単体レベル<br>動作実証                                  | 回路・<br>マクロ開発                           | マクロレベル<br>動作実証                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 信頼性保証<br>レベル動作<br>実証                                               | 20nm以細化対応開 <del>発</del>                                                                         |
| 研究開発項目④<br>微細幅・超低電気抵抗、<br>超高アスヘット比配線・<br>材料技術の開発      | a) − 1                        | ×                                                      | →<br>→<br>▲ 高AR成長指針                    | 配線材料・成長<br>評価開発<br>▲<br>微細幅ドーブ                                                                                                                                                                                                                                                                                                                                                                                                                                                | ·<br>·<br>· · · · · · · · · · · · · · · · · ·                      | a) +2 超低抵抗ナノカーボン                                                                                |
| a) ナノカーボン配線基礎技術<br>a) -1 ナノカーボン配線材料                   | a) -2                         |                                                        |                                        | 特性<br>低抵抗化手法<br>プロセス開発                                                                                                                                                                                                                                                                                                                                                                                                                                                        | レクマ特性<br>検 → → → → → → → → → → → → → → → → → → →                   | 配線材料<br>低汚染トーブ材料・ブロセス                                                                           |
| a) -2 超低抵抗ナノカーボン<br>配線<br>a) -3 ナノカーボン配線理論            | a)-3<br>計算環境                  | ▲ 加 子 二 加<br>う 2 二 一 一 一 一 一 一 一 一 一 一 一 一 一 一 一 一 一 一 | 記<br>記<br>↓<br>デル 複数層コン                | 8138<br>泉シミュレーション<br>実験検証<br>タクト エッジ・居                                                                                                                                                                                                                                                                                                                                                                                                                                        | <sup>四丙</sup><br>開発・<br> <br> <br> <br> <br> <br> <br> <br> <br>影響 | a) -3 ナノカーボン微細<br>帽配線理論<br>大規模計算・エッジ影響検証                                                        |
| a) -4 微細幅電導<br>b) ナノカーボン配線プロセス技術<br>b) -1 300mmナノカーボン | a) -4                         | <b>≻</b> →•                                            | 極微細幅(<br>∦<br>300mm                    | ≦20nm)電導機 ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● < | 討<br>端影響<br>ロセス開発                                                  | b) - 1 300mmナノカーホン<br>成長プロセス<br>成長同日                                                            |
| 成長ブロセス<br>b) -2 300mmナノカーボン<br>CMPブロセス                | 処理装置<br>b)-2<br>CMP装          | 探働 CNT.<br>→→→→→<br>世稼働 CNT+E<br>要素フ                   | 成長 緩和<br>配線用<br>M CMP 緩和<br>ロセス CM     | 幅 <sup>世</sup><br>就長<br>小幅 超高<br>NP CN                                                                                                                                                                                                                                                                                                                                                                                                                                        | AR 做細幅<br>成長 成長<br>AR 微細幅<br>IP CMP                                |                                                                                                 |
| c) ナノカーボン配線集積化技術<br>c) - 1 ナノカーボン配線<br>集積化            | <sup>c) −1</sup><br>◆<br>設計環境 | 緩和デザイン、<br>登備 AR~<br>成長調                               | 幅·AR) TEG 集積<br>10 緩和TEG 緩和<br>平価 基版試作 | と開発 CNTビス<br>↓<br>↓<br>和ARビ酒標ARビご<br>集積 ホール開き                                                                                                                                                                                                                                                                                                                                                                                                                                 | 集積化開発<br>7 目標ARビ<br>5 ア評価                                          |                                                                                                 |
|                                                       |                               |                                                        | <br>緩和輔<br>構造                          | 微細幅<br>る<br>面線 目標幅<br>判断 構造                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 記線集積化開始<br>記線 目標幅<br>判断 線評値                                        | <ul> <li>EL C) +1 ナノカーボン配線集積化</li> <li>K<sup>+</sup>-7対応集積7□セス</li> <li>R</li> <li>I</li> </ul> |

研究開発項目⑤

| 事業項目                                                                                       | 平成                                         | 成 平成 平成                                          |                                                       | 平成                         | 平成26年度                                                               |          |  |  |
|--------------------------------------------------------------------------------------------|--------------------------------------------|--------------------------------------------------|-------------------------------------------------------|----------------------------|----------------------------------------------------------------------|----------|--|--|
|                                                                                            | 22年度                                       | 23年度                                             | 24年度                                                  | 25年度                       | 4-6月 7-9月 10-12月 1                                                   | -2月      |  |  |
| 5カ年計画                                                                                      | 装置・設備<br>立ち上げ<br>◀────►                    | デバイス<br>単体レベル<br>動作実証                            | 回路・<br>マクロ開発<br>◀────►                                | マクロレベル<br>動作実証<br>◀────    | 信頼性保証レベル動作実証<br>◀                                                    | -        |  |  |
| 研究開発項目⑤<br>低しきい値ばらつきトラン<br>ジスタを集積化するための<br>技術開発<br>a) ナノトランジスタ構造                           | a) - 1<br>構造探索<br>プロセス開発<br>基本構造<br>a) - 2 | プロセスデバ<br>イス開発<br>設計完 構選<br>ばらつき評価等              | ランジスタ構造改<br>全<br>確立<br>は                              | 良 量<br>★<br>たつき低減 デバ       | 追加チップによる<br>プロセス量産性雑謡<br>現模信頼性評価<br>格動作に影響する<br>イス特性の最適化             | R2 ►     |  |  |
| テバイスの開発<br>a)-1 構造最適化                                                                      | ~ _                                        | 0.06V/4                                          | σ ばらつき                                                | 0.1V/5σ 🚆                  | 産対応仕様のエビプロセス開発                                                       |          |  |  |
| a)-1 構造取過化<br>a)-2 ばらつき低減                                                                  |                                            |                                                  | 低電圧回路安気                                               | 面内:<br>記動作のための4<br>創御方向付け、 | 均一性向上と不良ビット削減                                                        |          |  |  |
| a)-3 特性制御・最適化<br>指針                                                                        | a) - 3                                     | ◆特性解析等<br>◆                                      | は<br>造指針<br>基板ハイズ                                     | ●<br>最終年<br>アス制御時のリー       | ▶終了<br>社仕様<br>-ク低減                                                   |          |  |  |
| a)-4 高信頼化設計指針                                                                              | a) – 4                                     |                                                  |                                                       | 特性ハラメータ                    | ◆超低電庄実用回路の信頼性阻害<br>要因解析と設計指針策定                                       | ►◇       |  |  |
| <ul> <li>b) 超低電圧ハイブリッド</li> <li>集積化基盤技術開発</li> <li>b) -1 ハイブリッド</li> <li>デバイス開発</li> </ul> | b) −1<br>ハイブリッド<br>●<br>ハイブリ:              | <br> <br>                                        | 開発<br>ラバイス信東<br>→<br>→<br>小作確認                        |                            |                                                                      |          |  |  |
| b)-2 SRAMによる検証                                                                             | b) -2 <sup>SRA</sup>                       | Mプロセス開発<br> ◀────►<br>動作                         | SRAM実言<br>→<br>確認 0.4V動作                              | μ<br>/1Mb                  |                                                                      |          |  |  |
| c) 超低電圧LSI<br>ブラットフォーム開発                                                                   | c, 設計ブラ<br>プr<br>d)                        | <br>ットフォーム整備↓<br> ◀────►<br>コセスデザインキッ<br>(PDK)初版 | 設計プラットフォ<br>・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・      |                            | 電力効果<br>実用レベルPDKに向けた改良                                               | ¢<br>¢   |  |  |
| 0) 超低電圧ンステム開発                                                                              | e) プロセスTE                                  |                                                  | マクロ マクロ<br><u> てクロ</u><br><u> てクロ</u><br>TEG1<br>TEG2 |                            | <sup>7</sup> ユーザ評価可能 システム<br>チップ設計追加                                 | 実証<br>▲  |  |  |
| <ul> <li>e) TEG開発</li> <li>f) 実証アプリケーション<br/>チップ開発</li> </ul>                              | f) 実証アフ<br>チップ開発                           | マズク マン<br>リケーション -                               | マクマスクマス<br>設計開発<br>・周辺回路<br>・実証チップ<br>マスク開発<br>マスク開発  | な<br>マイコンモ<br>ジュール開発<br>スク | スク マスク<br>実装評価<br>アブリ実証 追加実装評価<br>試作/評価<br>マイコン融合アプリチッ<br>ユーザー評価可能チッ | 価 人装価 パブ |  |  |

# 研究開発項目⑥

| 事業項目                                                                                                                                     | 平成<br>22年度               | <b>1-6</b> 8 | 平成                                                                                     | 23 <b>年度</b>                    | 1_28                       | 平成<br>24年度      | 平成<br>25年度     | 平成<br>26年度           |
|------------------------------------------------------------------------------------------------------------------------------------------|--------------------------|--------------|----------------------------------------------------------------------------------------|---------------------------------|----------------------------|-----------------|----------------|----------------------|
| 5カ年計画                                                                                                                                    | 装置・設備<br>立ち上げ            | 4-07         | 7-5月<br>デバイス単<br>動作実証                                                                  | 10-12月<br>体レベル                  | <u>1-3</u> д               | 回路・マクロ開発        | マクロレベル<br>動作実証 | 信頼性<br>保証レベル<br>動作実証 |
| <ul> <li>研究開発項目⑥</li> <li>BEOL設計・製造基盤</li> <li>(プラットフォーム)開発</li> <li>a) BEOL設計基盤</li> <li>開発</li> <li>b) BEOL製造基盤</li> <li>開発</li> </ul> | a)<br>▲設計基盤<br>b)<br>美置導 | 日<br>ツール・    | 装置導入、<br>▲ <sup>7<sup>°</sup>ロセスデ<sup>*1</sup><br/>7<sup>°</sup>ロセス仕様<br/>● BEOL</sup> | 立上げ<br>ゲインキッド(P<br>検討<br>ブロセス開発 | DK)作成<br>P<br>t.検証<br>BEOL | )<br>DK<br>70±2 |                |                      |

# (3)開発予算

以下に、本プロジェクトにおける開発予算の推移を示す。

|                         |                     |           | -                   |                             |                    | (.              | 単位:百万円)            |
|-------------------------|---------------------|-----------|---------------------|-----------------------------|--------------------|-----------------|--------------------|
|                         | H22年度               | H23年度     | H24年度               | H25年度                       | H26年度              | H27年度           | 合 計                |
| ①磁性変化デバイス               | 181                 | 348       | 607                 | 425                         | 561                |                 | 2,122              |
| ②相変化デバイス                | 547                 | 205       | 525                 | 364                         | 411                | (323)           | 2,052              |
| ③原子移動スイッチ               | 187                 | 237       | 390                 | 323<br>(3)11 月度加速適用<br>(40) | 306                | <u>-</u>        | 1,443              |
| ④三次元<br>ナノカーボン配線        | 868                 | 362       | 314                 | 264<br>(2)9 月度加速適用          | 269                | (277)           | 2,077              |
| ⑤ナノトランジスタ<br>構造デバイス     | 263                 | 366       | 982<br>(1)11 月度加速道。 | 376                         | 785<br>(4)6 月度加速適用 | 1-              | 2,772              |
| ⑥BEOL<br>プラットフォーム       | -                   | 781       | -                   | -                           | -                  | I <del></del> ' | 781                |
| 総開発予算                   | 2,046 <sup>%1</sup> | 2,299     | 2,818               | 1,752                       | 2,331              | (600)           | 11,246<br>(11,846) |
| (内)共同実施費<br>(内)設備購入・リース | 25<br>1,333         | 63<br>622 | 96<br>692           | 73<br>180                   | 39<br>182          | -<br>( - )      | 296<br>3,009       |

1:経済産業省直執行分

# 2.2 研究開発の実施体制

平成 22 年度から平成 26 年度は、プロジェクトリーダーを超低電圧デバイス技術研究組合(LEAP)の研究本部長住広直孝とし、6 つの研究開発項目を推進した。共同実施先を含めた本プロジェクトの研究開発実施体制は以下の通りである(図 II-32)。



図 II-32 本プロジェクトの研究開発実施体制(平成 22 年度~平成 26 年度)

平成 27 年度は以下の体制で実施している(図 II-33)



図 II-33 本プロジェクトの研究開発実施体制(平成 27 年度)

2.3 研究開発の運営管理

(1)委託元(NEDO)

(1-1)予算所要額ヒアリングを年1回開催

平成 23 年度 5月 9日

平成 24 年度 5 月 17 日

- (1-2)技術推進委員会を1回開催
- 平成 23 年度 12 月 26 日
- (2)委託先(LEAP) (平成 22 年度~平成 26 年度)
  - (a) プロジェクト運営に関し下記のプロジェクト会議を開催
    - (i) 平成 22 年度: プロジェクト会議 26 回開催
    - (ii) 平成 23 年度: プロジェクト会議 21 回開催
    - (iii) 平成 24 年度: プロジェクト会議 23 回開催
    - (iv) 平成 25 年度: プロジェクト会議 21 回開催
    - (v) 平成 26 年度 プロジェクト会議 25 回開催

(b) 組合員から選出された技術委員とプロジェクト間でプロジェクト運営に関して技術委員会を開催

- (c) 成果報告会 第1回開催 (平成 23 年 12 月 15 日、つくば国際会議場)
  - 第2回開催(平成24年12月19日、つくば国際会議場)
  - 第3回開催(平成26年1月23日、東京大学伊藤国際学術研究センター)
  - 第4回開催(平成27年3月6日、東京大学伊東国際学術研究センター)

(3)委託先((株)日立製作所、(株)東芝、東京エレクトロン(株)、(株)荏原製作所)(平成27年度) 技術会議を開催

- 第1回技術会議 平成27年8月19日
- 第2回技術会議 平成27年11月5日
- 第3回技術会議 平成28年2月5日(予定)

2.4 研究開発成果の実用化、事業化に向けたマネジメントの妥当性

平成22年度~平成26年度(委託先 LEAP)は、研究開発成果の実用化、事業化に向けた議論を行 う場として、組合参加企業の技術部門の専門家からなる技術委員会を開催し、参加企業の意見を研究 開発に反映させた。開発技術の実用化に関して事業部門を含む参加企業の専門家(デバイス、システ ム設計)との議論を拡大技術委員会で実施した。

# 委託業務実施期間中(平成22年度~平成26年度:委託先(LEAP))の進捗管理状況

技術委員会

| 日程                                     | 出席者、報告対象者、組合側対応者                                            | 議事内容·報告·連絡事項                                                                               |
|----------------------------------------|-------------------------------------------------------------|--------------------------------------------------------------------------------------------|
| 平成22年9月13日<br>第1回技術委員会                 | 経済産業省研究開発課 矢野氏<br>日本電気㈱グリーンイノベーション研究所<br>田原氏他組合員8社技術委員      | 「低炭素社会を実現する超低電圧デバイスプロジェクト」の<br>進捗状況、技術開発状況、今後のスケジュールについて<br>報告、審議                          |
| 平成23年1月12日<br>第2回技術委員会                 | 経済産業省研究開発課角谷氏、<br>日本電気㈱グリーンイノベーション研究所<br>田原氏他組合員8社技術委員      | 研究開発進捗状況、今後のスケジュールについて報告、<br>審議                                                            |
| 平成23年6月10日<br>第3回技術委員会                 | 経済産業省研究開発課 大塚氏<br>日本電気㈱グリーンイノベーション研究所<br>田原氏他組合員9社技術委員      | 東日本大震災からの復旧状況、研究開発進捗状況、<br>今後のスケジュールについて報告、審議。                                             |
| 平成23年10月12日<br>第4回技術委員会                | 経済産業省 情報通信機器課 小竹氏、<br>日本電気 田原氏他9社技術委員                       | 全体状況<br>バックエンドプラットフォーム整備状況<br>研究開発進捗状況<br>成果実用化に関する技術委員意見について報告、審議                         |
| 平成24年2月8日<br>第5回技術委員会                  | NEDO 島津氏<br>日本電気 田原氏他9社技術委員                                 | 全体状況<br>研究開発進捗状況<br>平成24年度予算関係、平成24年度実施体制案について<br>報告、審議                                    |
| 平成24年6月27日<br>第6回技術委員会<br>(拡大技術委員会)    | 経済産業省 閑念氏、榎本氏、阿部氏<br>NEDO 富江氏、波佐氏、宮田氏<br>技術委員他 30 名         | 第1回拡大技術委員会<br>全体概要と5テーマで14枚のポスタを準備し、特に、開発<br>技術の適用先に関して参加企業の専門家(デバイス、シス<br>テム設計)と議論        |
| 平成24年11月1日<br>第7回技術委員会                 | 経済産業省 桑山氏、榎本氏<br>NEDO 富江氏、波佐氏<br>日本電気 田原氏他9社技術委員            | 全体状況、研究開発進捗状況<br>拡大技術委員会総括、中間評価総括・指摘事項と対応議<br>論                                            |
| 平成25年3月1日<br>第8回技術委員会                  | NEDO 富江氏、波佐氏<br>日本電気 田原氏他9社技術委員                             | 全体状況、研究開発進捗状況、中間評価時点からの進捗<br>第2回成果報告会総括、平成25年度予算、重点取組、実<br>用化・事業化に向けた取り組み議論                |
| 平成25年6月27日<br>第9回技術委員会<br>(第2回拡大技術委員会) | 経済産業省 桑山氏、<br>NEDO 波佐氏<br>日本電気 田原氏他9社技術委員<br>各社システム部門の技術担当者 | 参加企業において設計・製品部門、システム部門などデバ<br>イスを使用する部門から専門家の参加を得た技術報告会。<br>ユーザー観点からの意見を得て、実用化に向けた議論実<br>施 |
| 平成25年10月30日<br>第10回技術委員会               | 経済産業省 桑山氏、遠藤氏<br>NEDO 波佐氏<br>日本電気 田原氏他9社技術委員                | 全体状況、研究開発進捗状況<br>第2回拡大技術委員会総括、H25重点化施策(加速案件、実施体制強化等)議論。ユーザー協議会(フォーラム)<br>提案・議論             |
| 平成26年3月5日<br>第11回技術委員会                 | 経済産業省 桑山氏、齊藤氏<br>NEDO 波佐氏<br>日本電気 田原氏他8社技術委員                | 全体状況、研究開発進捗状況、第3回成果報告会総括、<br>H26年度予算、実施計画、実用化・事業化促進の取り組み<br>議論。ユーザーフォーラム審議、研究設備移管方針議論。     |
| 平成26年6月27日<br>第12回技術委員会                | 経済産業省 浜野氏、齊藤氏<br>NEDO 波佐氏<br>日本電気 田原氏他9社技術委員                | 全体状況、研究開発進捗状況<br>H26年度重点化:融合技術開発(加速)、ユーザーフォーラ<br>ム進捗状況、技術移転・研究設備展開検討報告・議論                  |
| 平成26年10月14日<br>第13回技術委員会               | 経済産業省 浜野氏<br>NEDO 波佐氏<br>日本電気 田原氏他6社技術委員                    | 全体状況、研究開発進捗状況、ユーザーフォーラム進捗<br>状況、技術移転・研究設備展開検討報告・議論                                         |

平成27年度(委託先((株)日立製作所、(株)東芝、東京エレクトロン(株)、(株)荏原製作所)は、研 究開発成果の実用化、事業化に向けた議論を行う場として、参加企業の技術部門の専門家からなる技 術会議を開催し、参加企業の意見を研究開発に反映させた。

委託業務実施期間中(平成27年度:委託先((株)日立製作所、(株)東芝、東京エレクトロン(株)、(株) 荏原製作所)の進捗管理状況

技術会議

| 日程                       | 出席者                                                                                  | 議事内容·報告·連絡事項                                                         |
|--------------------------|--------------------------------------------------------------------------------------|----------------------------------------------------------------------|
| 平成27年8月19日<br>第1回技術会議    | 経済産業省研究開発課浜野氏、小出氏<br>NEDO 吉木氏、波佐氏、片岡氏<br>東京エレクトロン成島氏他4社技術委員                          | 「低炭素社会を実現する超低電圧デバイスプロジェクト」承継プログラムの進捗状況、技術開発状況、今後のスケジュ<br>ールについて報告、審議 |
| 平成27年11月5日<br>第2回技術会議    | 経済産業省 研究開発課 浜野氏、小出<br>氏、情報通信課 大森氏、有馬氏<br>NEDO 吉木氏、波佐氏<br>荏原製作所 徳重氏他4社技術委員            | 研究開発進捗状況、今後のスケジュール及び事後評価に<br>ついて報告、審議                                |
| 平成28年2月5日<br>第3回技術会議(予定) | 経済産業省研究開発課浜野氏、小出<br>氏、情報通信課大森氏、有馬氏<br>NEDO 吉木氏、波佐氏、片岡氏<br>東京エレクトロン成島氏他4社技術委員<br>(予定) | 全体状況、研究開発状況総括、研究設備展開検討報告、<br>審議<br>(予定)                              |

## 3. 情勢変化への対応

(1)東北地方太平洋沖地震

平成23年3月11日に発生した東北地方太平洋沖地震のために、研究開発に使用している産業技術研究所のスーパークリーンルームが使用不能となり、物流機能も麻痺したため、実験設備の調達・立上げ、研究資材の調達面において、遅延が発生した。また、一部の実験が実施できず、平成22年度の実施計画遂行に遅れが生じた。以上の理由により、契約書第4条1項の規定に基づき、事業実施期間を平成24年3月31日まで延期する計画変更を経済産業省に申請し承認された。

平成23年8月31日、平成22年度実施計画を完遂し、繰上げ終了した。

# (2)ナノトランジスタ構造デバイス設計プラットフォーム開発(平成23年度)

研究開発項目⑤(ナノトランジスタ構造デバイス)に関して、平成23年1月から国際学会などでデバイスの発表を始めたところ、ナノトランジスタ構造デバイスの特徴の一つである基板バイアス制御の活用 に関して、国内外でこれを低電力化の基本技術として注目している研究者が多いことが判った。そこで、 技術的優位性を確実なものとするために、基板バイアス印加技術を活用する設計プラットフォーム開発 の加速を目的として、共同実施先の追加を行った。新たに共同実施先となったのは、国立大学法人電 気通信大学(石橋孝一郎教授)と、学校法人芝浦工業大学(宇佐美公良教授)である。

#### (3)技術推進委員会への対応(平成23年度)

平成 23 年 12 月 16 日に技術推進委員会を開催し、外部委員から各テーマの評価と進め方に関する アドバイスを頂いた。以下に主な取り組みを示す。

| 主要項目          | 主な取り組み                               |
|---------------|--------------------------------------|
| ②相変化デバイス      | ・独創技術である超格子相変化の適用を前倒し。               |
|               | ・産総研 300mm ラインに超格子の成膜・加工プロセスを構築し、世界初 |
|               | の ULSI 実証を推進。                        |
|               | ・試作加速のため、専用の製造装置を、既存装置を改造して活用。       |
|               | ・集積化技術開発の研究員を2名増員。                   |
|               | ・高集積高信頼技術開発を筑波大と共同実施開始。              |
|               | ・材料開発加速のため、共同実施先の産総研の人員を増強。          |
|               |                                      |
| ④三次元 ナノカーボン配線 | ・グラフェン専門研究者の1名増員。                    |
|               | ・外部専門家(NIMS)との連携構築により微細幅グラフェン配線の評価・  |
|               | 分析を強化促進、低抵抗化重要施策としてドーピングによる電荷密度      |
|               | 増等を抽出。                               |
|               | ・超高 AR ホール埋込み実証加速のため、TEG 構造を見直し、ホール  |
|               | 底選択成長による超高 AR 埋込みを開始。                |

#### (4)研究開発項目⑤の実施方針・計画の変更(平成24年度)

最終目標である、従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術を確立するととも に、実用化回路レベルでの達成目処を示すことを確実とし、より質の高い成果を達成するため、以下 3 点を追加拡充して実施した。1)「ナノトランジスタ構造の最適化」において、キープロセス技術としての エピタキシャル成長工程の安定化、及び、2)評価チップ試作工期短縮のため、選択エピタキシャル成 長装置を新規導入して本工程の開発を加速した。③「超低電圧システム開発」「TEG 開発」において、 機能チップ向け周辺回路を追加開発した。

#### (5)研究開発項目④の実施方針・計画の変更と加速(平成 25 年度)

グラフェンを用いた横方向配線の抵抗低減のため、配線基礎技術に研究員を増強し、量子論的 検討を追加した。グラフェン配線へのドーピング効果やエッジ形状の影響を局所的に評価・解析する ため、加速予算により SPM(走査プローブ顕微鏡)へのオプション設備を追加導入した。グラフェンへ のドーピング材料・条件の検討拡大・強化のため、共同実施先(東京工芸大学)を追加した。CNT ビ アにおけるアスペクト比(AR)増大への対応のため、CNT 成長可能性検証用に、高 AR のビアホール 構造開発を追加した。

#### (6)研究開発項目③の加速(平成 25 年度)

各研究開発項目のシナジー効果実証のため、⑤ナノトランジスタ構造デバイスをベースとし、メモリ を構成する不揮発素子である①磁性変化デバイス、②相変化デバイス、③原子移動型デバイスを混 載した融合実証チップ(超低電力センサーノード用マイコンチップ)実現に向けた検討を行った。融合 に必要な技術開発を実施し、最終年度のチップ設計にフィードバックを行うことで、実証チップの性能 を成果活用企業における事業化判断が可能なレベルまで引き上げることを目的とし、以下を実施した。 それは、1)相互のデバイス間での信号をやり取りするインターフェースを整合させること、2)相互のデ バイスが同時に搭載できる整合性のある製造プロセスを開発し、かつ、特性劣化を生じさせないこと である。

このため、これらの各要素技術開発に必要な TEG の設計、及び、マスク製作を予定の平成 26 年度から平成 25 年度中に前倒し完了させ、最終年度の早期に、融合技術実証チップ設計に必要なデータの取得を行った。

#### (7)研究開発項目⑤の実施方針・計画の変更(平成26年度)

最終目標である「従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術」をより実用に近い想定分野に対して実証するため、実証アプリケーションチップ開発において IoT (Internet of Things) 市場向けに必要とされるアナログマクロ等の機能マクロの設計と、それらを搭載する、BEOL デバイス (原子移動型スイッチなど)との融合チップの設計・試作を追加実施した。

#### (8)2テーマの延長(平成 27 年度)

研究開発項目②:新構造である超格子構造の評価から、超格子材料の組成を変えることにより、目標より更に半分以下の省電力効果(省電力目標 1/10以下を 1/数 10以下)が可能となる新たな現象が観察された。この現象を実際のメモリ素子に適用し、実用化に繋ぐためには、その動作メカニズムの解明、

300mm ウェハへの適用に向けた集積化プロセスの検討が必要である。しかし、当初の開発期間内では、 その確証までには至らないため、1 年間研究開発を延長し、この現象のメカニズムの解明を図る。具体的 には、新組性の超格子材料で 300mm ウエハ用集積化プロセスの完成度向上、及び、メモリマクロでの TRAM の基本動作確認を進める。

研究開発項目④:新たな課題として抽出された、ドーピングによる触媒金属の腐食等の抑制、ドーピン グ効果向上のための低温グラフェン成長膜の品質向上、実配線構造に則した特性予測計算手法の開発、 CNT 固有のドーピング手法の検討を延長実施する。
# 4. 中間評価結果への対応

| 総論       | 評価委員指摘事項                                                                                                                                                                                                                                                               | 対応                                                                                                                                                                                                                                                                   |
|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|          | <ul> <li>・短期間にも拘わらず世界トップレベルの研究成果を挙げ<br/>中間目標をほぼ達成した。</li> <li>・我が国の半導体産業再興への核となり得る技術が育成されつつある。</li> <li>・早期の実用化が達成できれば日本のLSI(Large-Scale<br/>Integration)競争力復活に寄与する可能性がある。</li> </ul>                                                                                  |                                                                                                                                                                                                                                                                      |
|          | <ul> <li>LSI はデバイス・回路・システムの3つの連携が重要であり、システムとして実現させるためにはデバイス要素技術の開発だけでなく回路技術の開発も不可欠である。</li> </ul>                                                                                                                                                                      | 1. H25,26 年度は同左を重点化した。                                                                                                                                                                                                                                               |
|          | <ul> <li>メモリの実用化を早めるためにも、書込み・読出しに必要な周辺回路や、既存の IP[FEOL (Front End of Line)]との<br/>整合性についてもプロジェクト内で検討の対象に入れる<br/>べきではないか。</li> </ul>                                                                                                                                     |                                                                                                                                                                                                                                                                      |
|          | <ul> <li>新しい材料や製造方法を用いるため、現象の解明ととも<br/>に低コスト化の検討も重要である。</li> </ul>                                                                                                                                                                                                     |                                                                                                                                                                                                                                                                      |
| 445      | <ul> <li>プロジェクト終了時までに受け入れる企業側の事業戦略</li> <li>を具体的に示す必要がある。</li> </ul>                                                                                                                                                                                                   | 2.<br>●有用技術については残らず、特許化、特にPCTを                                                                                                                                                                                                                                       |
| 総合評価     | <ul> <li>・最終目標に向けては、実用化・事業化を視野に入れた開発をさらに意識する必要があり、そのための課題および体制を十分に検討し、必要なら研究計画の柔軟な見直しを行われたい。</li> <li>・横の連携を一層密にすることにより、全体としてより大きなストーリーが描けないだろうか。</li> </ul>                                                                                                           | <ul> <li>■実用化・事業化は各企業で形態が異なるので、</li> <li>■実用化・事業化は各企業で形態が異なるので、</li> <li>H25,26 年度に技術委員会を通して、プロジェクトー個別企業間で技術移転協議を実施し、最適の技術移転形態を提案した。</li> <li>実用化・事業化形態: IT 機器・システム、及び、システムを活用したサービス・ソリューション事業での競</li> </ul>                                                         |
|          | <ul> <li>事業化において外国企業へLSIの生産委託を行い、そのデバイスを活用する場合には、ライセンスを含めた技術<br/>移転の戦略を今から構築しておく必要がある。</li> </ul>                                                                                                                                                                      | 争力向上に、IT機器企業がプロジェクト成果である<br>デバイスを利用するケースでは、デバイス調達には<br>以下の場合がある。                                                                                                                                                                                                     |
|          | <ul> <li>クロスライセンスの観点からも、有用技術については余さず特許化を図り、知的財産の確保に一層注力していくことが望まれる。</li> </ul>                                                                                                                                                                                         | <ul> <li>① 自社開発デバイスをファウンドリに生産委託する場合</li> <li>②デバイス企業にライセンスしてその企業開発のデバイスを調達する場合</li> <li>また、デバイス販売を事業にするケースでは、下記の場合がある。</li> <li>③自社生産</li> <li>④ファウンドリに生産委託</li> <li>技術委員会: 実用化推進委員会の役割も担い、技術委員、事業部門幹部、研究代表者で協議した。事業戦略に関わる事項など公開出来ない場合は個別企業-プロジェクト間で協議した。</li> </ul> |
|          | <ul> <li>プロジェクト終了後の実用化・事業化には様々な形態が<br/>考えられるので柔軟に対応する必要があり、技術移管想<br/>定先の事業部門とも協議を重ねられたい。</li> </ul>                                                                                                                                                                    | 3. 2に記述した通り。                                                                                                                                                                                                                                                         |
| 今後に対する提言 | <ul> <li>BEOL プラットフォームは、LEAP 内部のみならず、プロジェクト終了後も参加企業の互換性のあるファウンドリのサテライト BEOL として提供し、広く我が国の SOC (System on Chip) 設計に展開し、海外に技術優位差をつけて産業創造に貢献するべきと考える。</li> <li>デバイスの能力を100%発揮可能な、周辺回路の開発と設計者が容易にこの超低電圧デバイスを取り扱える EDA (Electronic Design Automation)環境をプロジェクト期間</li> </ul> | 4. 技術移転とEDA<br>4-1 プロジェクトで開発した研究開発用 BEOL プラ<br>ットフォームを、プロジェクト終了後に研究開発用サ<br>テライト BEOL として産総研から提供できるように、参<br>加組合員企業、NEDO、及び産総研の了承のもと<br>に、産総研への技術移転を実施した。<br>4-2 デバイスにより必要な EDA が異なるため、応<br>用に展開できる原子移動スイッチ用 EDA ツール、ナ                                                 |

| 内に整備することが重要である。                                                                                                                                         | ノ構造トランジスタの PDK 整備を中心に進めた。<br>房子移動スイッチデバイスに関する EDA 技術のプロシ<br>このかんについては、組合単独では実施が困難でき                                                                              |  |  |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| <ul> <li>プログラマブルロジックデバイスに関しては、本プロジェクトは基本的にプロセス・デバイス技術のプロジェクトであるので、デバイス開発のめどがつき次第、本格的な大規模プログラマブルロジックデバイスの設計や CAD 開発の新たなプロジェクトをスタートさせるべきではないか。</li> </ul> | り、参加企業との個別協議を通して、参加企業の関<br>わる後継プロジェクトに組み込まれて実施されること<br>になった。                                                                                                     |  |  |  |
| • 個別テーマには新規性の高いデバイス技術も含まれていることから、官学の関連研究機関とも連携し、材料科学や固体物理に係る基礎研究面の掘り下げを行なうことが必要であろう。                                                                    | 5. H24 年度 11 月に2 研究室を追加し、以降回路・<br>応用関係で 13 研究室、基盤技術関係で 7 研究室と<br>共同実施した。さらに、物材研、高エネ研、JAXA とも<br>協議した。<br>また、27 年度実施の2 テーマでは、新たに2 研究室<br>加え、基盤技術関係で 7 研究室と共同実施した。 |  |  |  |
| <ul> <li>既存デバイスの代替に際しては、製造歩留まりが成否の<br/>一因となるので、実素子レベルでの評価データを蓄積し、<br/>デバイスとしての将来性、収益性を見極めることが重要で<br/>ある。</li> </ul>                                     | H26年度、重点的に取り組んだ。                                                                                                                                                 |  |  |  |
| <ul> <li>国際競争力の強化という観点から、技術の囲い込み(技術流出の防止)についての有効的かつ具体的なシナリオを描いて欲しい。知的財産の確保は不可欠であり、特に外国特許出願を強化して、企業の競争力強化に役立てる必要がある。</li> </ul>                          | 6. 2.に同じ                                                                                                                                                         |  |  |  |

| 各論        | 評価委員指摘事項                                                                                                                                                                                                                    | 対応                                                                                                                                                                                                                                                                                         |
|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|           | <ul> <li>中間目標が研究の予想到達点を示しているだけで、開発のマイルストーンになってないテーマや、最終目標に向けての計画に具体性が欠けるテーマがある。</li> </ul>                                                                                                                                  | 最終目標へ向けたアプローチを再構築し、個別テーマの人員強化、共同実施先の見直し、開発成果創<br>出促進制度活用、融合 TEG 試作等を実施した。                                                                                                                                                                                                                  |
| 研究        | <ul> <li>事業計画は相手先がはっきりしない限り不明な点はどうしても残ってしまうため致し方ない点もあるが、開発された技術を守る上での特許のアライアンスやビジネスモデルが現在の所、引継ぎ先企業に任されており不明な点がある。</li> </ul>                                                                                                | 7.2.に記述した通り。                                                                                                                                                                                                                                                                               |
| 開発マネー     | <ul> <li>最終目標を確実に達成することと並行して、デバイスとしての実用化、事業化のために、実用化を担当する各企業の内部体制を早く確立していただきたい。</li> </ul>                                                                                                                                  |                                                                                                                                                                                                                                                                                            |
| -ジメントについて | <ul> <li>研究開発項目ごとの研究マネジメントだけでなく、研究開発項目間のシナジー効果を発揮できるような研究マネジメントが望まれる。</li> </ul>                                                                                                                                            | 8. H24年度~H26年度、ナノトランジスタ構造デバス<br>スと原子移動型スイッチの連携デバイスを開発した。<br>また、技術委員会(特に各社システム部門も参加す<br>拡大技術委員会)で統合的デバイス開発やシステム<br>開発について議論を行った。<br>さらに、開発技術のマーケティング調査を行い、ニ<br>ーザーサイドとなるチップメーカーや、システムメーフ<br>ーと超低電力デバイスユーザーフォーラムを興し<br>(H26年4月)、議論した。それらを通して、融合技術<br>構想を具体化し、体制強化、加速等を提案し、融合<br>チップを試作・評価した。 |
| 研究開発成果につ  | <ul> <li>短期間の研究期間にも拘わらずさらに震災の影響を克服して、プロジェクト全体としては、革新的な新規材料、新規デバイスの開発を含む高い水準の中間目標の達成に成功している。</li> <li>また、開発成果は世界のトップレベルにあると認められ、LSI市場にもたらすインパクトは大きく市場の創造につながると考えられる。</li> <li>今後の課題や具体的施策は明確化されており、最終目標達成の可能性は高い。</li> </ul> |                                                                                                                                                                                                                                                                                            |

|         | • | デバイス技術に比べ、それらを有効に活用する周辺回路<br>技術の開発は今後の計画での実施になっているが、十分<br>にデバイス能力を活用できる回路技術の開発を目指して<br>いただきたい。                                                                                                    | 9. H25、H26 年度重点化した。 |
|---------|---|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------|
|         | • | 特許出願件数、特に外国出願件数が少ない。                                                                                                                                                                              | 10. 2に記述した通り。       |
|         | • | 成果を参加企業の内製よりもファウンダリー等の他企業へ<br>ライセンスし、製造委託するものについては、知財戦略が                                                                                                                                          |                     |
|         | • | やや不明確である。<br>我が国の産業競争力をいかに確保するか、知財をいかに<br>囲い込みむか、知財の流出をいかに防ぐか明確なシナリ<br>オを描いてほしい。                                                                                                                  |                     |
|         | • | 実用化・事業化の企業が想定されており、技術移管先との連携も概ね良好である。                                                                                                                                                             |                     |
| 実用      | • | 各テバイスは、300mm ワェハワロスセスに適用可能な製<br>造プロセスを基盤として試作されており、幾つかのデバイ<br>スについては信頼性・歩留り等においても実用レベルの<br>特性が実現されつつある。<br>本プロジェクトが目指す省電力型情報機器は、カーエレク<br>トロニクス、センサネットワーク、高性能サーバ、大容量デ<br>ータセンターなどの様々な応用分野に適用可能である。 |                     |
| 化、事業化の目 | • | 現在の連携は企業の研究開発部門が中心のようであるため、今後は事業部門・製造部門の責任者を含めた連携の<br>努力をして、研究者の移管を含めた前倒しの計画で臨ん<br>でほしい。                                                                                                          | 11. 2. に記述した通り。     |
| 元通しについて | • | 実用化、事業化を担当する各企業の具体的な取組みが<br>提示されていない。そのため、実用化・事業化を視野に入<br>れた後半の計画が具体性に欠ける項目が見受けられるの<br>で、さらなる検討を重ねられたい。                                                                                           |                     |
|         | • | プロジェクト開始前に比べても移管先企業の情勢が急変<br>しており、いくつかの企業において半導体製造は、半導<br>体設計製造企業、あるいはファンダリ企業への委託になる<br>可能性があり、事業化戦略では知財を含め、ライセンスや<br>アライアンス戦略が現状を明確にする必要がある。                                                     |                     |
|         | • | デバイスメーカーの内製および外部委託の戦略も明確にする必要がある。                                                                                                                                                                 |                     |

| 研究開発項目                       | 評価委員指摘事項                                                                                                                                                                                               | 対応                                                                                                                                                 |
|------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| <ol> <li>磁性変化デバイス</li> </ol> | <ul> <li>実用を目指したトップレベルの MRAM 特性を実証しており、中間目標を達成したと認められる。特に、書き換え耐性が10<sup>16</sup>回を実現し、10年間のデータ保持を達成する等、実用性の高いデバイスを実現している。また、トップピン型磁気トンネル接合や歪エンジニアリング等の新技術の積極的導入を図ることで、世界最高レベルの低電圧動作に成功している。</li> </ul> |                                                                                                                                                    |
|                              | <ul> <li>歩留まりおよび信頼性については、300mmウェハを<br/>使用して実験しているが、特性ばらつきや再現性の<br/>データが提示されてない。事業化に向けた300mmウ<br/>ェハ面内での磁性メモリ性能の歩留まり評価が必要<br/>で、後半の目標としている高信頼化・高歩留まり・低<br/>コスト化の課題を早急に洗い出しておく必要がある。</li> </ul>          | TDDB での 10 年保障や無限回書き換<br>え耐性など、信頼性に関して一部は実<br>証済みである。<br>集積化プロセス改善開発の一環として、<br>当初の計画どおり H25 年度から、メガビ<br>ットレベルの TEG を用いて、本格的に<br>ばらつき抑制や歩留まり評価を行った。 |
|                              | <ul> <li>抵抗の変化値が小さい事から、読み出し回路の設計<br/>が従来に比べて難しくなる。読み出し時間をメモリの</li> </ul>                                                                                                                               | 磁性変化デバイス特有の読み出し回路<br>を、共同実施先の大学と開発し、低電                                                                                                             |

|           | 実力を発揮できる程度に短くできるかが課題である。                                                                                                                                                         | 圧での読み出し回路の動作を実証済<br>み。さらに、改良版回路を搭載した TEG<br>を起版した。H25 年度は設計関係の人<br>員を増強した。                                                                                                                                                                                                                     |
|-----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|           | <ul> <li>MRAMは小規模ながら実用化フェーズに入っており、本プロジェクトの包括的開発体制の特色を活かし、並行開発されている低電圧トランジスタとの集積化等により、省電力という機軸での高い競争力を有するメモリシステムへの展開が望まれる。</li> </ul>                                             | 低電圧トランジスタとの集積化は、H25<br>年度に起版した TEGを使って試作し<br>た。この TEG で省電力マクロ(メガビット<br>レベル)動作を実証し、システムメモリへ<br>の展開に向け基礎データを取得した。                                                                                                                                                                                |
|           | <ul> <li>製造工程が複雑化することから、現状の製造コストを<br/>どれくらい改善できるかも長期的な課題であろう。</li> </ul>                                                                                                         | 製造コストの低減を重要な開発項目と<br>捉えて、プロセス工数削減の検討を行<br>った。                                                                                                                                                                                                                                                  |
| 研究開発項目    | 評価委員指摘事項                                                                                                                                                                         | 対応                                                                                                                                                                                                                                                                                             |
| ②相変化デバイス  | <ul> <li>・ 超格子構造により相変化時の原子移動距離をナノメ<br/>ートルオーダーに抑えることで、動作エネルギーが<br/>低く寿命が長い独自技術を開発し、世界最高レベル<br/>の相変化電流値を達成している点は本デバイスのポ<br/>テンシャルを示す成果の一つとして高く評価できる。</li> </ul>                   |                                                                                                                                                                                                                                                                                                |
|           | <ul> <li>今後は、実用化を急ぎ、早くデファクトスタンダードとしての地位を確立していただきたい。</li> </ul>                                                                                                                   |                                                                                                                                                                                                                                                                                                |
|           | <ul> <li>中間目標のクロスポイント型セルが超格子構造で現時点ではまだ実現できていないこと、300mmウェハ上で特性の均一性や再現性確保の見通しを得ていないことは大きな課題である。</li> </ul>                                                                         | H24 年度に、超格子を搭載したクロスポ<br>イント型セルを単体デバイスとして試作<br>評価し、基本特性を確認した。但し、以<br>後は、CMOS 基板上に作製した超格子<br>構造を用いて、特性の均一性や再現性<br>を検討することに重点化した。<br>H26 年度に 300mmCMOS ウェハ上の<br>1T-1R TRAM セルを試作し、特性の均<br>一性や再現性を評価した。                                                                                            |
|           | • 事業化に向けた、300mmウェハ面内の相変化メモリ<br>デバイス性能歩留まり評価が必要である。                                                                                                                               | 300mmウェハ面内評価をH24年度に単体デバイス、H26年度にメガビットレベル TEGを用いて行い、歩留まりに関する初期的なデータを得た。                                                                                                                                                                                                                         |
|           | <ul> <li>チップ外部製造委託する場合は、ファウンドリへの技<br/>術流出と知財権化の収支バランスが懸念される。</li> </ul>                                                                                                          | 参加組合員企業との協議を、技術委員<br>会の場を活用して継続的に行った。                                                                                                                                                                                                                                                          |
|           | <ul> <li>今後、素子の微細化を含め実用デバイスとしての特性向上を図るには、相変化機構等に関する詳細な<br/>理解、メモリ技術だけではなく回路技術など、全体的な技術の俯瞰、および素子形成後の工程で加わる<br/>熱処理、ボンディング、パッケージング、マウンティング、使用環境といった加熱される環境までも考慮する必要がある。</li> </ul> | H24 年度より、相変化機構等に関する<br>詳細な理解のために、量子力学に基づ<br>く第一原理計算を行った。<br>H25 年度に超格子の低電力動作を検<br>討する回路 TEGを設計し、H26 年度に<br>その TEGを用いて素子の熱処理耐性<br>等の評価を行った。その結果、BEOL素<br>子形成後の工程で加わる熱処理、ボン<br>ディング、QFP208 パッケージング、マウ<br>ンティング等の加熱後にも、TRAM が低<br>電圧動作することを確認した。さらに、回<br>路 TEGを用いた検討で、TRAM の 5ns<br>以下の高速動作を実証した。 |
| 研究開発項目    | 評価委員指摘事項                                                                                                                                                                         | 対応                                                                                                                                                                                                                                                                                             |
| ③原子移動スイッチ | <ul> <li>オンチップでの機能再構成を実現する新しいコンセプトのデバイスであり、小規模ながら、クロスバースイッチ、プログラマブルロジックアレイ等、実素子構成での機能動作評価に成功している点は高く評価でき</li> </ul>                                                              |                                                                                                                                                                                                                                                                                                |

|                  | る。<br>• また、プログラム電圧 2V と 10 <sup>5</sup> という高いオンオフ<br>比、10 年以上高温でのオフ状態保持等のデバイス<br>特性を実現している点は非常に有望である。<br>• 実際にプログラマブルデバイスを試作して動作確認<br>がなされている。                               |                                                                                                                                                            |
|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                  | • 300mmウェハ上での特性均一性確保の見通しを早<br>急に得る必要がある。                                                                                                                                     | 集積化プロセスを改善し、1メガビットス<br>イッチアレイで、300mm ウェハ上での素<br>子特性ばらつきを低減し、プログラム電<br>圧ばらつきをσ=0.186V とした。                                                                  |
|                  | <ul> <li>中間目標である10<sup>3</sup>回の書き換えは達成し、125℃における状態保持が確認されているが、10<sup>3</sup>回の書き換え後の素子の信頼性データをとる必要がある。</li> </ul>                                                           | 1回書き込みと多数回書きかえ後の<br>260℃1時間保持試験を実施し、不良<br>は発生しないが、抵抗変化が大きくなる<br>傾向があることを明らかにした。<br>後継プロジェクトでさらに信頼性向上を<br>実現していく計画である。                                      |
|                  | <ul> <li>材料や原理について、明確になっていない点が、事業化局面で信頼性に懸念がある。</li> </ul>                                                                                                                   | 原子スイッチの熱安定性を評価するため、活性化エネルギーを抽出し、<br>Ea=1.5eVと十分高い活性化エネルギー<br>であることを明らかにした。<br>また、実際に150℃にて5000時間の保<br>持試験を実施したところ、オン状態の抵<br>抗変動率は15%以下であった。<br>(東京大学と共同実施) |
|                  | <ul> <li>本開発はFPGA等との競合が予想されるが、すでに<br/>FPGA関連では多数の特許が出願されており、一部<br/>分のデバイス技術関連の特許を握っただけで他社<br/>技術に抵触せずに事業を起こすことが果たして可能<br/>かという不安がある。</li> <li>事業モデルの構築が課題となるであろう。</li> </ul> | 参加組合員企業との協議を継続的に実施し、具体的な事業化モデルを構築した。後継プロジェクトでは事業化に必要な技術開発を実施予定である。                                                                                         |
| 研究開発項目           | 評価委員指摘事項                                                                                                                                                                     | 対応                                                                                                                                                         |
| ④三次元ナノカーボン<br>配線 | <ul> <li>CNTの300mmウェハ全面への堆積、高アスペクト比ビア形成、多層グラフェンの成長などナノカーボン材料によるメタル配線の微細化限界打破や3次元配線に向けた高い水準の成果が得られており、グラフェンを用いた配線の技術レベルとしては世界最先端にある。</li> </ul>                               |                                                                                                                                                            |
|                  | <ul> <li>CVD グラフェンの電気特性データがまだ無いなかで、中間目標は多層剥離膜による最小寸法 25nmまでの測定で性能を示しているが、剥離グラフェンでは集積化の可能性は低いので、最終目標が 20nm 以下の LSI 配線技術としての事業化への見通しは得られてない。</li> </ul>                        | 低温 CVD グラフェンを高品質化し、最<br>小寸法 12nm までの電気特性を示した。<br>その結果、微細幅(≦30nm)で高温剥<br>離グラフェンと同等の抵抗を実証し、低<br>温 CVD グラフェンの見通しを示した。                                         |
|                  | <ul> <li>実際に実用化レベルの低抵抗値を実現するにはド<br/>ーピングによる低抵抗化を必須としているが、その際<br/>の課題がまだ明確にはなっていない事が計画の見<br/>通しを悪くしている。</li> </ul>                                                            | 量子論的検討の追加(実施項目 a)-4)に<br>よりドーピング・エッジ制御の理論的見<br>通しをつけるとともに、共同実施先の増<br>強(東京工芸大)により、ドーピング材料<br>の検討範囲を広げ、グラフェンのフェル<br>ミレベルシフトと低抵抗化を実証するとと<br>もに、腐食等の課題を明確にした。  |
|                  | <ul> <li>配線技術としての生産性については、量産性に向けた具体的な課題抽出とプロセス開発が必要であ</li> </ul>                                                                                                             | 東芝で設計・作製した300mm 配線 TEG<br>基板をSCR に導入し、ナノカーボン成                                                                                                              |

|                     |                                                                                                                                                                                                                                                                                         | CNT ビア構造、最小 HP30nm の CVD<br>グラフェン/Ni 積層配線構造を実証し<br>た。                                                                                      |
|---------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|
| 研究開発項目              | 評価委員指摘事項                                                                                                                                                                                                                                                                                | 対応                                                                                                                                         |
| ⑤ナノトランジスタ<br>構造デバイス | <ul> <li>動作の低電圧・省電力化に有効なトランジタ構造を<br/>汎用プロセスで作製し、世界トップレベルのしきい値<br/>ばらつき低減に成功している。</li> <li>特殊なプロセスに依存することなく、新規構造の導入<br/>により出力電流のばらつきについても顕著な低減効<br/>果を実証している点は、量産性の観点から高く評価<br/>できる。</li> <li>また、非常に実用的であり、十分な成果が出ていると<br/>評価できる。</li> <li>産学連携プログラムとしても一つの成功例となるので<br/>はないか。</li> </ul> | 開発成果創出促進費を投入し事業化の<br>前倒しを図った。                                                                                                              |
|                     | <ul> <li>中間目標の100万個トランジスタのばらつき評価は</li> <li>現時点ではまだ実現されていない。</li> </ul>                                                                                                                                                                                                                  | 計画通り、評価を完了した。                                                                                                                              |
|                     | <ul> <li>SOI (Silicon on Insulator)層は 12nm 程度である<br/>が、このSi 薄膜を300mmウェハに形成する技術が<br/>実用化・事業化に当たっての最大のネックにならな<br/>いか懸念があるが、全く触れられてない。</li> </ul>                                                                                                                                          | SOI 基板の量産技術は、ほぼ確立して<br>おり、量産向け供給見込みもあるため、<br>懸念はないと考える。                                                                                    |
|                     | • SOI ウェーハコスト・プロセスコストの検討も課題である。                                                                                                                                                                                                                                                         | 想定製品に対する、SOI 化による基板<br>等コストの増大分は、パッケージや検査<br>を含めた全コストに対して、数%程度に<br>留まると予想している。低ばらつきを活<br>かした回路設計により、チップ面積低減<br>が期待できることを、具体的な設計事例<br>で示した。 |
|                     | • 1 万個トランジスタの特性ばらつきは評価できるが、<br>量産に向けては 300mm ウェハ全面分布で評価す<br>る必要がある。                                                                                                                                                                                                                     | 300mmウェハ全面での評価を実施し、<br>既存バルクプロセスと比較して、本質的<br>に均一性が劣ることはないと確認した。<br>量産観点での評価と改善を継続的に行った。                                                    |
|                     | <ul> <li>加工技術が65nmより微細化進展したとき、どのよう<br/>にスケーリングされるのか指針も必要である。</li> </ul>                                                                                                                                                                                                                 | 本デバイス構造は、14nm 世代までのス<br>ケーラビリティーがほぼ確立されている<br>と、世界で多くのデバイス技術者に認識<br>されている。将来の微細プロセスへの適<br>用は、事業環境を踏まえて判断してゆ<br>く。                          |
|                     | <ul> <li>事業化については、技術は非常に有望であるが、如何に技術を囲い込んで利益に結びつけるかの事業化モデルの構築が重要。</li> <li>課題は、マルチファウンドリへの生産委託や普及の戦略である。</li> <li>成功にはライセンスなど実用化戦略の強化が必須となる。</li> </ul>                                                                                                                                 | まずは自社ファブを活用した製品展開<br>を図り、将来的にはファブライト戦略に<br>整合するように進めてゆく。早期の自社<br>製造・製品展開を通じて得られる使いこ<br>なし技術の知財化により、継続的に優<br>位化を図ってゆく。                      |
| 研究開発項目              | 評価委員指摘事項                                                                                                                                                                                                                                                                                | 対応                                                                                                                                         |
| ⑥BEOL<br>プラットフォーム   | <ul> <li>SCR300mm ラインで 200nm のグローバル配線と<br/>120nm のローカル配線を実現し、汚染管理や OPC<br/>(Optical Proximity Correction)開発を含めて、BEOL<br/>デバイスの試作に対応できるように短期に立ち上げ<br/>たことは評価できる。</li> <li>実際に LSI 製造と設計に必要なプロセスルールや</li> </ul>                                                                           |                                                                                                                                            |

| PDK (Process Design Kit)が構築されており着々と<br>実用化に進んでいる印象がある。                                                                     |                                                                                                                                                                                          |
|----------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| • PDK としては CAD、DRC、LVS ルールまでは整備さ<br>れる予定はあるが、メモリ等の周辺回路のライブラリ<br>化を誰が担当するのか、あるいは導入各社に任せら<br>れるのかが不明。                        | BEOL プラットフォームは、材料や構造<br>の異なる BEOL デバイスを CMOS 基板<br>上の配線層の一部として作製する設計・<br>製造基盤である。各 BEOL デバイスに<br>強く依存した技術に関しては、各デバイ<br>ス開発の中で、プロジェクト目標達成に<br>必要な範囲で準備し、BEOL プラットフ<br>ォーム PDK として統合・整備した。 |
| <ul> <li>プラットフォームが本プロジェクト内部の使用に限定<br/>するのではなく、参加企業のFEOLと接続してオフラ<br/>インで新材料デバイス量産化開発研究に他国に先<br/>駆けて供用されることを期待する。</li> </ul> | 本研究テーマは、H23年度末で終結し<br>ているが、BEOL新材料・新構造デバイ<br>スの研究基板として活用するため、参加<br>組合員企業のFEOLとの接続を検討<br>し、実施した。ただし、プロジェクト外の<br>使用に関しては別途検討を行った。                                                          |
| <ul> <li>本技術はメモリ技術の実用化であるので、できれば<br/>PDK にメモリの周辺回路ライブラリからメモリ合成ツ<br/>ール等を含めて開発し、設計者が設計しやすい環<br/>境まで整備していただきたい。</li> </ul>   | 上記(本研究開発項目の二項目)に同<br>じ。                                                                                                                                                                  |

# (別紙)

計画への反映

# 計画への反映

| 日付        | 実施方針/計画          | 分類           | 【ナノトラ】                                           | 【原子SW】               | 【磁性変化】           | 【相変化】            | 【カーボン】                                  | その他                                  |
|-----------|------------------|--------------|--------------------------------------------------|----------------------|------------------|------------------|-----------------------------------------|--------------------------------------|
|           |                  |              |                                                  |                      |                  |                  |                                         | H23.11以降、IT機器の省電力                    |
|           |                  |              |                                                  |                      |                  |                  |                                         | サーネット/クラウドコンピュー                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | ティングシステムを通した、電池                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | レス・モバイルコミュニケーショ                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | ンか作る、快適、安全、安心社<br>会への貢献を販求           |
|           |                  | 開発成          | 果創出促進制度の適用により、研                                  | 究開発項目⑤の事業内容追加に       | よる改定:            |                  |                                         | and the second second                |
| FIZ4.11   | П24年及天旭万町支史      | 【ナノト         | ラ】実証アプリチップを試作し、動作                                | 生実証を通して市場に働きかけ潜      | 在ニーズを掘り起こす。      |                  |                                         |                                      |
|           |                  | 予算           | <u>5.77億円増 &lt;加速&gt;</u><br>(a)エビ道入・プロセス開発 (f)実 | 1                    | 1                | 1                | 1                                       | 4                                    |
| H24.11.20 | 実施計画変更申請         | 計画           | 証アプリケーションチップ開発                                   |                      |                  |                  |                                         |                                      |
|           |                  | 体制           | 富山分室設置                                           |                      |                  |                  |                                         | 1                                    |
|           |                  |              |                                                  |                      |                  |                  |                                         |                                      |
| H25.03    | H25年度実施方針        | H25年月        | 度実施方針                                            |                      |                  |                  |                                         | I                                    |
|           |                  | 予算           | H25年度通常予算 17.0億円<br>「ナノトラリニロ立国際会加                | 1                    | 1                | 1                | 1                                       | 4                                    |
| H25.3.1   | 実施計画変更申請         | 1 =          | 研究員 4名増(エピプロセス開                                  |                      |                  |                  | 研究員 2名增(配線基礎技術·                         | +                                    |
|           |                  | 人員           | 発強化)(日立国際参加)                                     |                      | 研究員「名増(回路開発強化)   |                  | 集積化開発強化)                                | 1                                    |
|           |                  |              | 研究員 1名増(エピプロヤス開                                  |                      |                  |                  | 研究員 1名増·3名相当変更                          | T                                    |
| H25.5.16  | 実施計画変更届出         | 人員           | 発強化)                                             |                      |                  |                  | (集積化開発強化)                               |                                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | H25.6.27 拡大技術委員会:各<br>対システノ部門会加 コーザー |
|           |                  |              |                                                  |                      |                  |                  |                                         | 視点から実用化を議論。                          |
|           |                  |              |                                                  |                      |                  |                  |                                         | 以降、IT機器の省電力化のみ                       |
|           |                  |              |                                                  |                      |                  |                  |                                         | ならず、IoTのプラットフォーム技                    |
|           |                  |              |                                                  |                      |                  |                  |                                         | 術として社会課題を解決する                        |
|           |                  |              | 研究員 2名憎(実証アプリケー                                  |                      |                  |                  |                                         | 1X COL R VO JUNCON                   |
| H25.7.15  | 実施計画変更届出         | 人員           | ションチップ評価強化)                                      |                      |                  |                  |                                         |                                      |
| H25.8.23  | 実施計画変更届出         | 人員           |                                                  |                      |                  |                  | 研究員 3名増(配線基礎技術                          |                                      |
|           |                  |              | 研究員 2名増(実証アプリケー                                  |                      |                  |                  | 【里丁硼时研究】强化/                             | -                                    |
| H25.9.17  | 実施計画変更庙出         | 人員           | ションチップ評価強化)                                      |                      |                  |                  |                                         | 1                                    |
|           |                  | 图泰成          | 車創出促進制度の適用により 研                                  | 空間発頂日间の事業内容追加に       | よろ改定             |                  |                                         | T                                    |
| H25.08    | H25年度実施方針変更      | 【カーボ         | シ】SPM導入による局所電導特性                                 | 評価により、グラフェンの微細幅      | 記線への見通しを示す(微細幅グラ | ラフェンの欠陥・粒界等の電導特性 | 生の量子論的研究)                               |                                      |
| H25.9.20  | 実施計画変更申請         | 予算           | 0.12億円増(17.12億円)                                 | 1                    | 1                | T                | ()001(満)にト7日ご売送社                        |                                      |
| H25.9.20  | 実施計画変更申請         | 計画           |                                                  |                      |                  |                  | (a)SPM得入による局所電停付<br>性評価(ドーピング効果・エッジ     |                                      |
|           |                  |              |                                                  |                      |                  |                  | 形状効果)                                   |                                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | H25.10.30 ユーサーフォーフム<br>提案(@技術委員会)    |
| H25 11 25 | 宝施計画変更届出         | 사읍           |                                                  |                      |                  |                  | 研究員 1名増(配線材料・プロ                         |                                      |
|           |                  |              |                                                  |                      |                  |                  | セス技術開発強化                                | 1                                    |
|           |                  | 開発成          | 要創出促進制度(2回月)の適用に                                 | こより、研究開発項目③の事業内      | 容一部追加. 併せて研究     |                  |                                         | 1                                    |
| H2511     | 425年度家族古斜恋面      | 開発項          | 目③、及び④における共同実施先                                  | 追加、それに伴う事業内容の一番      | 部変更・追加による改定      |                  |                                         |                                      |
|           | The Packier Star | 【原子S<br>【カーボ | SW】回路開発強化(配線アーキテク<br>SV】グラフェン低抵抗化にフォーカ           | 7チャ研究+融合技術マクロ開発<br>マ |                  |                  |                                         |                                      |
|           |                  | 予算           | 0.4億円増(17.52億円) <加                               | 7速>                  |                  |                  |                                         | +                                    |
|           |                  |              |                                                  | 共同実施先追加 筑波大・山口       |                  |                  | 共同実施先追加 東京工芸大・                          | I                                    |
|           |                  | 体制           |                                                  | 講師(回路開発[配線アーキテク      |                  |                  | 松本准教授(配線基礎技術強化<br>「ドーピング材料,冬佐探索)法       |                                      |
| H25.11.28 | 実施計画変更申請         |              |                                                  | チャの研究]強化)            |                  |                  | 化                                       |                                      |
|           |                  |              |                                                  | (a)配線アーキテクチャ研究およ     |                  |                  | (a)配線基礎技術(ドーピング材<br>約.条件探告ちがす) 2010 (1) |                                      |
|           |                  | 計画           |                                                  | び融合技術マクロの開発、(c)      |                  |                  | 料·米什抹糸を拡入)強し、(c)<br>配線集積化開発を目標緩和((a)    |                                      |
|           |                  |              |                                                  | 融合技術TEG開発            |                  |                  | 注力)                                     |                                      |
|           |                  |              | 研究員 2名牌(実証アプロケー                                  |                      |                  |                  | 1                                       | T                                    |
| H25.12.27 | 実施計画変更届出         | 人員           | ションチップ評価強化)                                      |                      |                  |                  |                                         |                                      |
|           |                  |              |                                                  |                      |                  |                  |                                         |                                      |
| H26.03    | H26年度実施方針        | H26年/        | 度実施方針                                            |                      |                  |                  |                                         | 1                                    |
| H26.3.7   | 実施計画変更申請         | 予算           | 20.57億円                                          |                      |                  |                  |                                         |                                      |
|           |                  |              |                                                  |                      |                  |                  |                                         | H25.4 ユーザーフォーラム設<br>立 活動開始。          |
|           |                  |              | 研究員 1名増(実証アプリケー                                  |                      |                  |                  | 延安昌 1夕福/9664555556615                   |                                      |
| H26.4.16  | 実施計画変更届出         | 人員           | ションチップ評価強化)、1名減                                  |                      |                  |                  | 助力員「石塔(飯和幅配線低<br>抵抗化実証加速)               |                                      |
|           |                  |              | (エビノロセス開発)                                       | 研究員 3名増(デバイス開発・      |                  |                  |                                         | 4                                    |
| H26.6.6   | 実施計画変更届出         | 人員           |                                                  | TEG開発強化)             |                  |                  |                                         | 1                                    |
|           |                  | 1-1-11       | - Telastrando I at 1988 Selastra                 | •                    |                  | はんて、一般のナムにままで    |                                         | T                                    |

|                    | 1/// | 177ドリス型アンソアジア用売において、1011市場同门彼能マンロ用売、及び原丁3W号BEOL/バイスとの融合アジア用売を加速する |    |  |                            |                      |  |  |
|--------------------|------|-------------------------------------------------------------------|----|--|----------------------------|----------------------|--|--|
|                    | 予算   | 2.74億円増(23.31億円) <加                                               | 速> |  |                            |                      |  |  |
| H26.6.9 実施計画変更申請   | 計画   | 融合技術含む実証アプリケー<br>ションチップ開発・試作・評価を加<br>速                            |    |  |                            |                      |  |  |
|                    |      |                                                                   |    |  | •                          | ·                    |  |  |
| H26.9.30 実施計画変更届出  | 人員   |                                                                   |    |  |                            | 研究員 1名滅(配線集積化開<br>発) |  |  |
| U26 10 20 宇佐計画亦再足出 | 体制   | 那珂分室設置、富山分室廃止<br>(エピ装置移設)                                         |    |  | 「相変化」に東芝が参加                |                      |  |  |
| 120.10.20 天旭計圖及更出出 | 人員   | 研究員 1名減(富山分室閉鎖)                                                   |    |  | 研究員 2名増(集積化開発強<br>化)(東芝参加) |                      |  |  |
| U26 12 11 実体計画亦再足出 | 18   |                                                                   |    |  | 孤空昌 9夕禅(古英会加)              |                      |  |  |

| H27.2    | H27年度実施方針 | H27年度実施方針(相変化、ナノカーボンの2テーマ延長、4社の価社契約)<br>【相変化)新船成建裕テのTRAM試作、素子ばらつき評価ならびに動作機構解明。更なる低電力化(従来の1/20(33mW))の見通しを得る<br>【ナノカーボン]触媒金属の腐食や周辺絶縁膜への汚染を抑制できるドーピング材料・プロセス、低温CVDプロセス開発、及びドーピングするための集積構造・加工・周辺カ<br>/パー絶縁膜プロセス素を提示する |  |  |  |                                         |                                                                                                                                         |
|----------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|-----------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------|
|          |           | 予算                                                                                                                                                                                                                 |  |  |  | 6.00億円                                  |                                                                                                                                         |
|          |           | 体制                                                                                                                                                                                                                 |  |  |  | 東芝、日立                                   | 東芝、東京エレ、荏原                                                                                                                              |
|          |           | 体制                                                                                                                                                                                                                 |  |  |  | 共同実施先追加 東京大、北海<br>道大、(中央大はH26年度で終<br>了) |                                                                                                                                         |
| H26.2.17 | 実施計画変更申請  | 計画                                                                                                                                                                                                                 |  |  |  | a)-2成膜技術<br>b)-2集積化開発<br>b)-3ばらつき低減技術   | a)-2超低抵抗ナノカーボン配線<br>技術<br>a)-3ナノカーボン材料の微細幅<br>配線適用における電導特性の<br>理論的研究上解析<br>b)-1300m低S基板上ナノカー<br>ボン成長プロセス開発<br>c)-1ナノカーボン配線集積化プ<br>ロセス開発 |

# 5. 評価に関する事項

NEDO は、技術的及び政策的観点から、研究開発の意義、目標達成度、成果の技術的意義ならび に将来の産業への波及効果等について、外部有識者による研究開発の中間評価を平成 24 年度に実 施し、事後評価を平成 27 年度に実施する。また、中間評価の結果を踏まえて必要に応じプロジェクトの 加速・縮小・中止等見直しを迅速に行う。なお、評価の時期については、当該研究開発に係わる技術動 向、政策動向や当該研究開発の進捗状況等に応じて、前倒しする等、適宜見直すものとする。

# III. 研究開発成果について

#### 1. 事業全体の成果

本プロジェクトは 2010 年 8 月に開始され、「つくばイノベーションアリーナ-TIA」のナノエレクトロニ クス研究の一環として、エレクトロニクス機器の飛躍的な低電力化に向けた、材料・プロセス・デバイ ス技術の研究開発を掲げ、低電圧化が可能と期待されている抵抗変化型不揮発デバイスと、これと 組み合わせることで更なる低電力化を可能とする集積化基盤技術である、低抵抗微細ナノカーボン 配線技術、および、超低電圧動作を可能にするナノトランジスタ構造デバイスの研究開発を実施して きた。

抵抗変化型不揮発デバイスは、電荷保持を動作メカニズムとする従来のデバイスとは異なり、状態変化(抵抗変化)をメカニズムとする新しいデバイスである。本プロジェクトでは、①磁性変化デバイス、②相変化デバイス、③原子移動型スイッチの3つのデバイスを検討した。低抵抗微細配線を実現するナノカーボン配線技術では、カーボンナノチューブ(CNT)を用いた高アスペクトビア(配線間を縦方向に接続する導体)やグラフェンを用いた超微細幅配線(横方向配線)などを検討し、従来の銅配線では対応できない寸法や構造(例えば、3次元高集積メモリ)への適用を目指している。ナノトランジスタ構造デバイス(SOTBと称する)は、シリコン基板の上に、ともに10nm程度の極薄の絶縁膜とシリコン層が積層されたトランジスタ構造である。極薄シリコン層には不純物が極めてわずかしか含まれないため、トランジスタ特性のばらつきを大幅に減らすことが可能となり、0.4V程度までの低電圧化が可能なデバイス候補である。

磁性変化デバイス(STT-MRAM)は、図 III-1(左)に示したように、磁化固定層(ピン層)を MTJ (Magnetic Tunnel Junction)の最上層に配置するトップピン構造を基本とし、さらに、MTJ への歪印 加、界面垂直磁化膜の適用などを実施した。トンネル酸化膜(MgO)に関しては、十分な MR 比と保 磁力が得られ、さらにリーク電流を抑制する成膜法を開発し、実動作上では無限回と言える1 京回の 書き換えを実証した。

特性ばらつきの増大無しで MRAM の書き込み電流を低減するため、電気的・磁気的寸法をシュ リンクする方法を開発し、書き込み電流を 15  $\mu$  A まで低減できた。マクロ実証に向けて、300mm BEOL プラットフォームへ MTJ を埋め込む集積化プロセスの開発、素子抵抗ばらつきの抑制、回路 シミュレーション用 MTJ モデルの開発、周辺回路開発などを行った。MTJ 加工寸法ばらつきを抑制 するためのプロセス改善を行い、ローカルエリアばらつき 7.7%@50nm  $\Phi$ を実現できた。16k ビットの MRAM アレイでの抵抗ばらつき評価では、目標値(15% (3  $\sigma$ ))と同程度の 16%に抑制することがで きた。

マクロを設計する上で必要となる、回路シミュレーション用の MTJ モデルとして、大規模回路設計 に対応可能なモデルを開発した。MTJ 抵抗が変化する電圧の書込みパルス幅依存性と、抵抗変化 の遅延時間依存性を加えたマクロモデルで、回路シミュレータ(SPICE)でセルの過渡応答を評価し た結果、書き込みパルス幅 10ns まで対応できることを確認した。

マクロ実証については、1Mbit マクロを試作、評価した。マクロの読み出し速度は 10ns で、内訳は プリチャージ時間が 8ns、センス時間が 2ns であった。高速読み出しに向けては、ビット線に接続され るビット数を 128bit に減らすことで、読み出し時間を 3.5ns に低減できると見積もった。マクロの書き込 み速度については、速度と電流のシュムープロットから 10ns で 125uA が得られた。また、低電圧動作 向けセンス方式・回路を設計して起版したマスクに搭載した。試作した結果、シミュレーション通りの 十分なセンス電圧(0.3V)を実現した。

更なる高密度化に向けては、実効的に2倍のメモリ容量を実現できる多値MTJを開発した。MTJの2段積層構造の一括加工方式を提案し、試作により多値動作を確認した。メモリ以外のMTJの展開として、電流センシング用のMTJを開発し、≤10μAのセンシング精度に相当する特性を実現した。

相変化デバイスでは、相変化を低いエネルギーで起こす、革新的な技術であるGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格 子膜を開発した(図 III-1 の中央)。理論的な成果としては、第一原理計算によって、GeTe/Sb<sub>2</sub>Te<sub>3</sub>超 格子におけるGe原子の短範囲移動が、抵抗変化を発生させるモデルを提示した。本開発の超格子 膜を用いた新メモリは、従来の PRAM と異なる動作機構や優れた特性を有することから、 "Topological switching Random Access Memory (TRAM)"と名付けた。

TRAM のプロセス開発における最重要課題は、超格子成膜である。本開発では、300mm ウェハの成膜装置を用いて、GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子構造形成に世界で初めて成功した。超格子膜は、GeSbTe合金の混合による不良を回避することで高品質化し、その結晶構造は、サブnmの原子干渉 縞の TEM 実験等で確認した。

超格子膜の電気特性は、50nm 直径のW 電極を有する抵抗素子を試作して評価したが、100以上の抵抗比を保持しながら書き換え回数1億回以上を実証した。

さらに、本開発では、超格子内での原子移動が起こりやすい GexTe<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x < 0.5, Ge 欠損系) 超格子膜を提唱した。本材料を用いた抵抗素子を試作評価したところ、抵抗変化が化学量論組成 の GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜と比べて、60 %の低電圧で起こることがわかった。書き換え電流値は 55uA で、書き換えエネルギーは最終目標を達成する 1.9pJ であった。以上の結果は、データ転送速度 400MB/s を、従来の 1/10 の電力(66mW)で書き込みができることを示唆し、更なる電力削減効果 (33mW 以下)の見通しを示している。

TRAMのULSIとしてのフィージビリティをチェックするために、CMOS 基板とCu 配線間に超格子 素子を埋め込んだ、1T-1R型メモリセルのプロセスを開発した。超格子をSb<sub>2</sub>Te<sub>3</sub>ボトム層上に積層 することで、ばらつきの少ない安定的な成膜を実現した。ドライエッチング加工では、超格子膜の側 壁不良を抑制する条件を見出した。1T-1R型の単体デバイス、及び、デコーダ回路付き16kbテスト チップを試作評価したところ、TRAMの動作電圧の最終目標を達成する書き換え電圧1.0V以下で の抵抗変化が確認できた。これに加えて、2Mbマクロを開発し、ライト・リード回路を用いたTRAM 動作を確認した。マクロを用いることで、短時間パルス評価が可能となるが、本開発では、電圧パル ス幅 5ns以下でのTRAMの高速書き換えに成功した。

本開発では、高集積化のための要素技術開発として、ポリ Si ダイオードを用いたクロスポイントセル PRAM の技術開発も行なった。相変化材料としては、クロスポイント型セルで書き換え可能な、熱拡散防止機能を有する nano-GST を開発して適用した。1D-1R 型のクロスポイント型セルでセル面積 4F<sup>2</sup> を実現するために、ワード線とダイオードを自己整合的に配置するプロセスを開発した。寸法 100nm の 1D-1R クロスポイント型セルアレイを試作評価したところ、高抵抗状態と低抵抗状態の抵抗比1ケタ以上を保持した読み出し・書き換え動作を確認した。以上をもって、最終目標であるクロスポイント型メモリセルを集積化したメモリアレイ試作と動作実証、及び、メモリセル面積 4F<sup>2</sup>のメモリアレイ による高集積性実証を達成した。

原子移動型スイッチデバイスは、独自の固体電解質膜(PSE; Polymer Solid Electrolyte)とその中

に発生する Cu イオンの架橋を使う(図 III-1 右)。低電圧動作と信頼性の向上を両立させるために、 新たに3端子構造を提案し、デバイス動作を実証した。また、1kビットセルアレイ(スイッチを配列した もの)を、300mm ラインの BEOL プラットフォームを用いて試作し、小規模アレイ―動作を実証した。 さらに、集積化プロセスを改善し、素子不良や素子特性ばらつき増加などの原因を調査し、対策・改 善することで、中規模な回路動作(スイッチ数 1Mb レベル)を検証するために必要な、十分に低いば らつきを実現した。

CuO 層の形成、および Cu 拡散によるプログラミング電圧ばらつきの悪化を抑制し、さらに PE (Pre-Etching)処理条件、バッファ膜厚最適化、及び、合金比率の最適化を実施し、σ=0.186V となる良好なプログラミング電圧ばらつきを得た。

動作検証においては、6x6、及び、48x48プログラマブルロジックを用いてその機能検証を行った。 原子スイッチベースのプログラマブルロジックは、SRAM ベースと比較すると、ロジックセル面積で -75%、電力では最大-61%、信号遅延では最大-65%が達成できた。

平成 26 年度に設計・試作を行ったプログラマブルロジックにより、オフロード処理を実証し、CPU には負荷が大きい処理を短時間にプログラマブルロジックで実行することで、チップの電力を下げることができた。実証に用いた 32x32 ロジックセルアレイ規模のプログラマブルロジックは、原子スイッチ ROM が混載された 32bitCPU と比較すると2 倍程度のアクティブ電力を必要とするが、処理速度が 60 倍と非常に高速である。また、不揮発性のためスタンバイ電力を必要としない。そのため、処理あたりのエネルギー効率を 30 倍とできた。

| 磁性変化                                                                               | 相変化                                                                        | 原子移動                                                 |
|------------------------------------------------------------------------------------|----------------------------------------------------------------------------|------------------------------------------------------|
| 上部電極<br>ピン層<br><sup>ドンオル絶量弾</sup><br>フリー層<br>下部電極                                  | 上部電極<br>超格子相変化膜<br>Sb <sub>2</sub> Te <sub>3</sub> 本体層<br>下部電極             | 上部電極<br>PSE膜<br>下部電極                                 |
| <ul> <li>トップピン構造</li> <li>・界面垂直磁化膜</li> <li>・プロセス歪</li> <li>・高品質トンネル酸化膜</li> </ul> | <ul> <li>・ 超格子相変化膜</li> <li>・ Sb<sub>2</sub>Te<sub>3</sub> ボトム層</li> </ul> | <ul> <li>・固体電解質膜(PSE)</li> <li>・Cu配線酸化防止膜</li> </ul> |

図 III-1 抵抗変化型デバイスの材料と構造の模式図

これらの抵抗変化型デバイスは、図 III-1 に示したように基本的に構造が単純なため、トランジスタ (MOSFET)を接続する配線形成プロセス(BEOL; Back End Of Line, Process)の工程中に作ることが できる。このため、抵抗変化型デバイスをBEOLデバイスと呼んでいる。この特徴を活かし、種類の異 なる3つの抵抗変化材料をCu配線に埋め込むために、共通で使えるプロセス基盤と設計基盤を構 築した。共通化の課題は、材料に起因する汚染の抑制とプロセス温度の低温化である。BEOL プロ セス温度を350℃まで下げ、様々な材料からなる抵抗変化型デバイスをMOSFETが形成された基板 (CMOS 基板)上に作れるようにした(図 III-2)。



図 III-2 原子移動型スイッチを埋め込んだ CMOS 基板の断面電子顕微鏡写真

本プロジェクトでは、抵抗変化型デバイスを、小規模ではあるが集積化した状態で動作検証することを目標のひとつに挙げている。このためには、図III-2に示したように、デバイスを動作させるための回路が刻まれたウェハを手に入れなければならない。しかも、実用化や量産化も想定しているので、可能な限り、現状の量産プロセスに近い状況でのウェハ試作が望まれる。

しかしながら、研究開発用に、先端技術を用いた Si 集積デバイスのウェハ製造ラインを作り、かつ、 維持することは、製造装置の価格が巨額化した現在、不可能と言ってよい。また、国内の半導体メー カーでも、ファイブライト、ファブレスが近年の LSI 製造の傾向であり、研究開発用にラインを保有す るのは、たいへん難しい状況になっている。

このような状況に鑑み、かつ、産業技術総合研究所がスーパークリーンルーム(SCR)に、45nm 相 当までの微細プロセスが可能な BEOL 用の装置を揃えたことから、図 III-3 に示した仕組みを作った。 まず、4 層の Cu 配線を備えた CMOS 基板を量産ラインから入手し、この上に、Cu 配線を1 から4 層 形成する工程で、様々な抵抗変化型材料を埋め込み、集積化したデバイスを完成させる。ウェハの 流れは一方通行であり、つくば SCR から量産ラインにウェハが戻ることはなく、新材料に起因する汚 染を量産ラインに持ち込む心配はない。



図 III-3 外部量産ラインを利用したウェハ試作におけるウェハの流れ

低抵抗微細ナノカーボン配線技術では、以下のような成果を得た。微細幅・超低電気抵抗配線向 け材料として、配線適用に必要な低温(650℃以下)での多層グラフェン(MLG)成長技術開発を行 った(図 III-4)。触媒段差を起点とする低温固有の新たな MLG 成長機構を見出すとともに、触媒組 成や配向性の調整、CVD 条件の最適化により、結晶性の指標であるラマンスペクトルのグラファイト 結晶由来の G ピークと、欠陥由来の D ピークの比(G/D 比)が、高温で合成された高品質結晶から 剥離されたグラフェン(高温 MLG)並みの、最高で 100 を超える高品質成長が可能なことを実証し た。

MLGの抵抗低減施策として、膜品質の改善とともに、グラフェン層間へのドーピング材料探索とプロセス開発を行い、ドーピング材料として、MoClsを用いることによって、高温 MLG と同様のドーピング効果(フェルミレベルシフト)を実証するとともに、低温 MLG においても G/D 比の向上と特定の金属塩化物選択およびパッシベーションプロセスにより、ドーピング効果を実証した。また、触媒ダマシン配線アレイを下地にして、低温 MLG の選択成長を行い、300mm 径 Si 基板上で微細幅(hp30nm)、長距離(0.7mm)の低抵抗(シート抵抗 1.1Ω/□)を実証した。



図 III-4 低温 MLG の選択成長により形成した微細幅長距離配線構造

超高アスペクト比(AR)ビアコンタクトの埋め込み材料としての適用を目指して、最高40を超える超高ARビアホール底からのカーボンナノチューブ(CNT)の低温成長を検討した。このために、最小ビア底径<50nm、ビア深さ最高2µmのビアホール構造を作製し、そのビア底にCNT成長に必要な3-5nm厚の触媒Niを形成する技術を開発した。これらにより、前記のような超高ARビア底からも選択的にCNT成長が可能であることを示した。また、300mm径Si基板上では初めてのCNTビアアレイ集積形成プロセスを開発した。CNT成長用触媒形成とCMPによる選択的触媒除去により、ビア内での選択CNT成長を実現し、300mm径基板上全面で、均一性のよいCNT-CMP、及び、上層電極形成を実現した。これにより最大2万直列の大規模CNTビアチェーン構造を高歩留りで形成した。

CNTの低抵抗化可能性検証のため、単体CNTの抵抗測定技術開発を行い、一定以上の品質の CNT は 300 μ Ω・cm 程度の抵抗率を有し、直径 1.4nm まで微細化しても上昇しないことを明らかに した。これにより、直径 5nm 以下のビアではW等よりも低抵抗となる可能性を示した。これら成果をベ ースとして CNT 抵抗測定に関する経産省の国際標準化活動事業がスタートし、IEC TC-113 におけ る標準化ドラフト提案に結び付いた。

ナノトランジスタ構造デバイスの開発に関しては、薄い埋め込み酸化膜上に極薄シリコンを形成した、SOI構造のSOTBトランジスタとその製造プロセスを開発し、H24年度末中間目標である、100万

個以上のトランジスタで、ばらつき5σ ±0.1V以下、および1Mb以上のSRAMで0.4V動作の実 証を達成した(図III-5)。

平成24年度に導入した選択エピタキシャル成長装置を用いて、量産性の判断が可能な水準でエ ピタキシャル成長工程を確立した。

周辺回路用バルクトランジスタを含んだ大規模での信頼性を評価し、量産可能レベルのデバイス・プロセス技術によって、ナノトランジスタ構造デバイスと既存の CMOS トランジスタの融合集積化技術を確立した。さらに 300mm ウェハ全面での特性の均一性や SRAM の不良ビット低減を実証した。具体的には、ウェハ全面において 95%以上のチップが安定に動作することを実証した。

また、これまでのデバイス試作結果に基づいてキャリブレーションしたデバイスパラメータを用いて、 シミュレーションした回路動作特性と、試作したデバイスの実測回路特性がほぼ一致することも確認 出来、構築した超低電圧 LSI 設計環境の完成度が高いことを実証した。

超低電圧回路の動作安定性に関して、SRAM を代表的題材として実測、及び、シミュレーション 解析を行い、しきい値ばらつきやオン電流ばらつきの低減が動作安定性に大きく寄与していることを 見出した。さらに、超低電圧実用回路の信頼性を阻害する要因として、ランダムテレグラフノイズ (RTN)やバイアス温度不安定性(BTI)などを検討した。ナノトランジスタ構造デバイスの特徴である 低不純物濃度(ドーパントレス構造)が、しきい値やオン電流ばらつきに加えて RTN の低減にも寄与 していることを見出し、さらにはアンテナ効果の緩和構造など、デバイスの配線構造等を検討するこ とで良好な信頼性が得られることを実証し、以上の知見をもとに、超低電圧動作回路の高信頼化の ための設計環境構築指針を提示した。

平成25年度、及び、26年度に設計試作した各種回路特性を評価し、超低電圧回路特性評価、ソフトエラー信頼性評価、アナログ回路特性評価を行った。この評価結果を通じて、実用化回路レベルで、従来デバイスに対して消費電力を1/10に低減する目処を示した。各種評価ボード・モジュールを用いて平成25年度、及び、26年度に設計試作した実証アプリケーションチップや各種超低電圧動作チップを評価し、0.4V以下の超低電圧で動作し、実用化回路レベルで従来デバイスに対して消費電力を1/10に低減(図III-6)する基盤技術を確立した。

原子移動型スイッチとナノトランジスタ構造デバイスの融合技術実証チップとして、原子移動型ス イッチによる ROM を搭載したマイコンチップを設計試作し、最小読出し電力 0.295pJ/bit の低電力 性能の実証を行った。

上記の評価結果により、最終目標であるナノトランジスタ構造デバイスと既存の CMOS トランジス タとの融合集積化技術を確立するとともに、その設計環境構築への指針を提示し、従来デバイスに 比較して消費電力を 1/10 に低減できる基盤技術を確立するとともに、実用化回路レベルでの達成 目処を示した。

60



図 III-5 2Mb SRAM のフェイルビット累積分布 図 III-6

図 III-6 CPU の動作あたりエネルギー

各テーマで得られた成果の詳細は、2.研究開発項目毎の成果に記載した。

表Ⅲ-1 事業全体の成果の表

|                       | 目標                                                                                                                                                                     | 中間評価時の研究開発成果                                                                                                                                                                                              | 達成度 |
|-----------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 研究開発<br>項目①           | 「磁性変化デバイス」(出典:基本計画<br>P10023 p.5)<br>システム LSI に混載されている SRAM 機<br>能を代替できる、低電圧動作の不揮発メ<br>モリを開発する。                                                                        |                                                                                                                                                                                                           |     |
| <b>① -(1)</b><br>【中間】 | <ul> <li>メモリ単体レベルで、下記を達成</li> <li>・読み書き電圧 0.4V 以下、</li> <li>・読み書き電流 100 µ A 以下、</li> <li>・読み書き時間 10ns(電力量 0.4pJ 以下)の実証</li> <li>・1.2V 動作 SRAM の 1/10 の電力の実証</li> </ul> | <ul> <li>・メモリ単体レベルで、読み書き電圧 0.4V<br/>以下を達成</li> <li>・読み書き電流は"0"書き込みで 50 µ A、<br/>"1"書き込みで 100 µ A を達成(10ns パル<br/>ス幅での書き込み、電力量 0.4pJ 以下を<br/>実証)</li> <li>・上記の結果から SRAM の 1/10 の電力の<br/>見通しを得た。</li> </ul> | 達成  |
| <b>① -(2)</b><br>【中間】 | 新材料を用いた新プロセスの 300mm バ<br>ックエンドラインへの統合による、デバイス<br>動作実証                                                                                                                  | 磁性膜などの新材料の裏面洗浄法や汚染<br>防止用保護膜などを開発し、300mm バッ<br>クエンドラインへ、MTJを埋め込むプロセス<br>開発を行い、デバイス動作を実証                                                                                                                   | 達成  |
| ① -(3)<br>【中間】        | 試作・評価によるメモリパラメータ取得と、<br>それを用いた低電圧動作用メモリ周辺回<br>路設計                                                                                                                      | ・MTJの SPICE モデルを提案し、実測値との整合性を確認<br>・低電圧動作向けセンス回路を設計し、起版したマスクに搭載                                                                                                                                           | 達成  |
| <b>① -(4)</b><br>【中間】 | 高集積化を可能とする多値動作の確認                                                                                                                                                      | 多値構造とそれを実現するプロセスとして、MTJの2段積層構造の一括加工方式を提案し、試作により多値動作を確認                                                                                                                                                    | 達成  |
|                       | 目標                                                                                                                                                                     | 事後評価時の研究開発成果                                                                                                                                                                                              | 達成度 |
| ① -(1)<br>【最終】        | 加速試験による 10 年間のリテンションと、<br>書き換え回数 10 <sup>16</sup> 回の達成                                                                                                                 | トンネル絶縁膜質の改善により、電界加速<br>試験で、10 年間のリテンションおよび 10 <sup>16</sup><br>回の書き換え耐性を実証                                                                                                                                | 達成  |
| ① -(2)<br>【最終】        | 実用に耐える信頼性技術確立への指針<br>の提示                                                                                                                                               | 実用に耐える信頼性技術として、素子アレ<br>イの多点評価と電界加速試験による信頼<br>性評価手法を確立                                                                                                                                                     | 達成  |
| ① -(3)<br>【最終】        | 低電圧動作用の周辺回路を備えたメモリ<br>マクロで、読み書き電圧 0.4V、読み書き<br>電流 100 µ A 以下、読み書き時間 10ns、<br>1.2V 動作 SRAM の 1/10 の電力を実証す<br>ると共に、メガバイト級メモリの実現可能性<br>の提示                                | メモリマクロで、MTJ 素子への印加電圧<br>0.4V、書き換え電流 100μA 以下、読み<br>書き時間 10nsを達成。メモリの動作率に依<br>存するが、1.2V 動作SRAM の1/10 以下<br>の電力を実証。更なる低電力化に向け、15<br>μAまで書き換え電流を低減。                                                          | 達成  |
| ① -(4)<br>【最終】        | メモリマクロでの多値動作を実証することによる、従来SRAM比2倍の高集積化の可能性を提示                                                                                                                           | MTJ を縦積みした多値 MTJ を集積し、そのメモリマクロで多値動作を実証。従来<br>SRAM 比 2 倍の高集積化の可能性を提示。                                                                                                                                      | 達成  |

|                                  | 目標                                                                                                         | 中間評価時の研究開発成果                                                                                                                                           | 達成度 |
|----------------------------------|------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 研 究 開 発<br>項目②                   | 「相変化デバイス」(出典:基本計画<br>P10023 p.7)<br>外部記憶の高速低電力データ転送を実<br>現する、高集積・高速低電力書き込み特<br>性などの機能を有する不揮発デバイスを<br>開発する。 |                                                                                                                                                        |     |
| ②-(1)                            | ・単体デバイスとして、クロスポイント型メモ                                                                                      | ・成膜・加工プロセスを構築                                                                                                                                          | 達成  |
| ② -(2)<br>【中間】                   | <ul> <li>・データ転送速度 200MB/sを、従来の 1/3</li> <li>の電力 (200mW) で可能とする単体デバイスの書き込み動作</li> </ul>                     | <ul> <li>・超格子素子で書換エネルギー 3.5pJ 達成(データ転送速度 200MB/s を、従来の<br/>1/3 の電力(200mW)で実現に相当)</li> </ul>                                                            | 達成  |
| <b>②</b> -(3)                    | さらなる高速低電力化の可能性の根拠の<br>提示                                                                                   | <ul> <li>・超格子と熱拡散層防止層の組合わせ構造を提示</li> <li>・熱拡散層防止層の高速低電力化効果を実証</li> </ul>                                                                               | 達成  |
|                                  | 目標                                                                                                         | 事後評価時の研究開発成果                                                                                                                                           | 達成度 |
| ② -(1)<br>【最終】                   | クロスポイント型メモリセルを集積化したメ<br>モリアレイ試作と動作実証                                                                       | W 配線/Si ダイオード/相変化膜/W 配線から成る 1D-1R クロスポイント型メモリアレイを<br>試作し、読み出し・書き換え動作を確認。                                                                               | 達成  |
| <b>②</b> -(2)<br>【最終】            | 書き換え回数 106 回以上の達成                                                                                          | <ul> <li>・GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子素子を開発し、書換<br/>え 10<sup>8</sup>回を実証。</li> <li>・Nano-GST 相変化素子を開発し、書換え<br/>10<sup>7</sup>回を実証。</li> </ul> | 達成  |
| ② -(3)<br>【最終】<br>② -(4)<br>【最終】 | データ転送速度400MB/sの高速動作実証<br>従来の1/10の電力(66mW)の低電力動作<br>実証<br>(書き換えエネルギー5nIに相当)                                 | Nano-GST 相変化素子の書換えエネルギ<br>-3.6pJを実証。<br>(データ転送速度400MB/sを、従来の1/10<br>の電力(66mW)で実現に相当)                                                                   | 達成  |
| <b>②</b> -(5)<br>【最終】            | メモリセル面積 4F <sup>2</sup> のメモリアレイによる高<br>集積性実証                                                               | ワード線と選択スイッチダイオードを自己整合的に配置する、4F <sup>2</sup> セルの加工プロセスを開発し、正常な選択・半選択・非選択動作を確認。                                                                          | 達成  |
| <b>② -(1)</b><br>【H27 最終】        | TRAM <sup>(*)</sup> の1.2V以下の動作実証<br>(*)TRAM:Topological-switching<br>Random Access Memory                  | <ul> <li>・1T-1R 単体デバイスを開発し、書換え電<br/>圧 1V 以下を実証。</li> <li>・1T-1R 16kb テストチップを開発し、書換え<br/>電圧 1V 以下を実証。</li> </ul>                                        | 達成  |
| <b>② -(2)</b><br>【H27 最終】        | 更なる電力削減効果(33mW以下)の見<br>通しを得る<br>(書き換えエネルギー2.5pJ に相当)                                                       | Ge 欠損系 Ge <sub>1-x</sub> Te <sub>x</sub> /Sb <sub>2</sub> Te <sub>3</sub> 超格子素子を<br>開発し、書換えエネルギー1.9pJを実証(更<br>なる電力削減効果(33mW以下)の見通し<br>取得に相当)           | 達成  |

|        | 目標                                    | 中間評価時の研究開発成果                         | 達成度 |
|--------|---------------------------------------|--------------------------------------|-----|
| 研究開発   | 「原子移動型スイッチ」(出典:基本計画<br>P10023 p 9)    |                                      |     |
| -RHW   | プログラマブルロジックの低消費電力化を                   |                                      |     |
|        | 実現できる、不揮発配線切り換えスイッチ                   |                                      |     |
|        | を開発する。                                |                                      |     |
| ③ -(1) | スイッチ素子の材料選定、素子構造の最                    | 下部電極:Cu、固体電解質:PSE(polymer            | 達成  |
| 【中間】   | 適化を行い単体素子の動作を検証                       | solid-electrolyte)、上部電極Ruを基本構成       |     |
|        |                                       | とする3端子原子移動型スイッチを開発し、                 |     |
|        |                                       | 2V のプログラム電圧と10年以上のオフ信                |     |
|        |                                       | 頼性を達成                                |     |
| ③ -(2) | 単体素子性能として書換え電流と書換え                    | ・電流速度積:10 <sup>-10</sup> A・s以下       | 達成  |
| 【中間】   | 速度の積が 10 <sup>-10</sup> A・s 以下、オン・オフ抵 | (0.5k-bit 中 4 ビットフェイル)               |     |
|        | 抗比 105 以上、書き換え回数 103 以上の              | ・オン・オフ抵抗比:105以上(単体素子)                |     |
|        | 実証                                    | ・書換え回数:10 <sup>3</sup> 回以上           |     |
|        | 目標                                    | 事後評価時の研究開発成果                         | 達成度 |
| 3 -(1) | 大規模集積化に必要なスイッチ素子特性                    | ・Cu表面の清浄化技術の開発。                      | 達成  |
| 【最終】   | のばらつきを低減                              | ・バッファ層最適化による、スイッチング速                 |     |
|        |                                       | 度高速化技術、およびリーク電流低減技                   |     |
|        |                                       | 術等の開発。                               |     |
|        |                                       | ・スイッチング電圧バラツキσ=0.186Vを達              |     |
|        |                                       | 成。                                   |     |
|        |                                       | ・上記開発により、スマートセンサ用データ                 |     |
|        |                                       | 圧縮アルゴリズムが検証可能な、大規模                   |     |
|        |                                       | 原子移動型スイッチ集積化技術として完                   |     |
|        |                                       | 成。                                   |     |
| ③ -(2) | 300mm ウエハにロジック集積回路を試作                 | ・原子移動型スイッチを用いたプログラマ                  | 達成  |
| 【最終】   | し下記を達成する【最終】。                         | ブルロジック回路が、0.4V以下の0.3Vま               |     |
|        | a) 本スイッチにより配線切り換えを行った                 | で動作可能であることを実証。                       |     |
|        | ロジック集積回路が0.4Vで動作可能であ                  | ・アクティブ電力が、SRAM スイッチにより               |     |
|        | り、その際の消費電力が SRAM スイッチ                 | 配線切り替えを行った従来型 0.8V 動作                |     |
|        | により配線切り替えを行った従来型 1.2V                 | ロシック集積回路に比べ、約 1/10 である               |     |
|        | 動作ロシック集積回路の 1/10 以下。                  | ことを実証(1.2V動作SRAMスイッチに                |     |
|        | b)スイッチ素子面積が同一世代のSRAM                  | 対しては1/20以下)。                         |     |
|        | スイッチを用いたプログラマブルロジック                   | ・集積化した原子移動型スイッチ素子のス                  |     |
|        | テバイス(PLD)に比べ 1/20 以下。                 | イッチ面積は0.7um <sup>4</sup> であり、スイッチ素子  |     |
|        |                                       | の面積が、同一世代の SRAM スイッチの                |     |
|        |                                       | 約 14um <sup>2</sup> の 1/20 であることを実証。 |     |

|                       | 目標                                                                                               | 中間評価時の研究開発成果                                                                                                                                                                                                         | 達成度                                 |
|-----------------------|--------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------|
| 研 究 開 発<br>項目④        | 「三次元ナノカーボン配線」(出典:基本<br>計画 P10023 p.11)<br>三次元集積を実現するための、微細幅・<br>超低電気抵抗、超高アスペクト比配線・材<br>料技術を開発する。 |                                                                                                                                                                                                                      |                                     |
| <b>④ -(1)</b><br>【中間】 | 微細線幅(100nm)、低抵抗(シート抵抗<br><50Ω/□)の配線実証                                                            | 多層グラフェンで微細線幅(最小線幅<br>25nm)配線を試作し、低抵抗(シート抵抗<br>23Ω/□@線幅92nm)を実証                                                                                                                                                       | 達成                                  |
| <b>④ -(2)</b><br>【中間】 | 微細直径(90nm)、超高アスペクト比(≧<br>16)のコンタクトホールへのナノカーボン<br>材料埋め込み実証                                        | 微細直径(100nm)コンタクトホールで、<br>CNT 成長を実証(アスペクト比~12)。アス<br>ペクト比≧16 のコンタクトホール埋め込み<br>実証実験中                                                                                                                                   | 達成<br>(H24年9月)                      |
|                       | 目標                                                                                               | 事後評価時の研究開発成果                                                                                                                                                                                                         | 達成度                                 |
| ④ -(1)<br>【最終】        | 微細線幅(≦20nm)、長距離(0.7mm)、<br>低抵抗(シート抵抗≦3Ω/□)の配線実証                                                  | <ul> <li>・微細線幅(12nm)、長距離(0.7mm)の多<br/>層グラフェン/Ni 配線を形成し、配線構造<br/>を実証。</li> <li>・多層グラフェンへの層間ドープにより低抵<br/>抗(シート抵抗 1.4Ω /□)を実証。</li> </ul>                                                                               | 達成                                  |
| ④ -(2)<br>【最終】        | 微細直径(90nm)、超高アスペクト比(30)<br>のコンタクトホールへのナノカーボン材料<br>埋め込みと、W以下の抵抗(接触抵抗を<br>含む)の実証                   | <ul> <li>・ビアアスペクト比の進展動向から、当初目標より微細な直径(最小 50nm)でより高い超高アスペクト比(40 以上)のコンタクトホール開発を行い、当該構造のホール底からの CNT 成長を実証し、埋め込み見通しを示した。</li> <li>・CNT 抵抗率を直径 1.4nm まで検証し、抵抗上昇の無い特性を初めて示し、微細径(~5nm 以下)領域では、W等より低抵抗となる可能性を提示。</li> </ul> | 達成                                  |
| ④ -(1)<br>【H27 最終】    | 20nm 以細幅のグラフェンに対し、低抵抗<br>化に有効な、触媒金属等の腐食を制御<br>可能なドーピング材料の決定。                                     | ・MoCl4ドープ+後処理プロセスによる触媒<br>腐食抑制可能性を示し、ドーピング材料・<br>プロセスを提示。                                                                                                                                                            | 達成見込み<br><del>2.</del> (H<br>28年2月) |
| ④ -(2)<br>【H27 最終】    | ビアプラグ材料としての CNT 構造に適し<br>たドーピング手法の見極め。                                                           | ・Ni-B 触媒上 CNT 成長による B の成長時<br>同時ドーピングおよび CNT 表面への酸<br>化物形成による表面ドープにより可能性<br>を検証。                                                                                                                                     | 達成見込み<br><del>3.</del> (H<br>28年2月) |

|                       | 目標                                                                                                                                          | 中間評価時の研究開発成果                                                                                                                                                                  | 達成度                                                     |
|-----------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------|
| 研 究 開 発<br>項目⑤        | 「ナノトランジスタ構造デバイス」<br>ナノトランジスタ構造デバイスと既存の<br>CMOS トランジスタを融合集積化するた<br>めの技術開発、並びに、この技術を用い<br>た高集積機能素子における低電圧動作<br>実証を行う。(出典:基本計画 P10023<br>p.12) |                                                                                                                                                                               |                                                         |
| <b>⑤ -(1)</b><br>【中間】 | 100 万個以上のトランジスタで、平均±<br>0.1V 以下(±5σ)の局所しきい電圧ばら<br>つきの達成                                                                                     | 10,000 個トランジスタのばらつき<br>4σ=40.8mV が実証されており、その分布が<br>ほぼ正規分布と判断されることから、100 万<br>個のトランジスタで 5σ=100mV の目標値は<br>達成可能                                                                 | 達成<br>(H24年10月)                                         |
| <b>⑤ -(2)</b><br>【中間】 | 低い電源電圧に動作を最適化し、基板バ<br>イアス制御技術を適用したナノトランジス<br>タ構造デバイスを集積した 1Mbit 以上の<br>SRAM での、0.4V 動作の実証                                                   | <ul> <li>・2Mb アレイの 0.4V 動作を評価中(一部に<br/>直線状の不良ビットが残るが、原因が判<br/>明し、改善策推進中)</li> <li>・1Mbit 以上の SRAM で 0.4V 動作実証は<br/>達成可能</li> </ul>                                            | 達成<br>(H24年12月)                                         |
|                       |                                                                                                                                             |                                                                                                                                                                               |                                                         |
|                       | 目標                                                                                                                                          | 事後評価時の研究開発成果                                                                                                                                                                  | 達成度                                                     |
| <b>⑤ -(1)</b><br>【最終】 | 目 標<br>ナノトランジスタ構造デバイスと既存の<br>CMOS トランジスタとの融合集積化技術<br>を確立するとともに、その設計環境構築<br>への指針を提示                                                          | 事後評価時の研究開発成果<br>100 万個トランジスタのばらつきとして、<br>5σ=0.09Vを実証し、中間目標を達成。<br>ナノトランジスタ構造トランジスタおよびハイ<br>ブリッドバルクトランジスタ用の標準セル、<br>自動配置配線環境、設計フローなどの設<br>計環境を開発し、各種回路やチップの設<br>計試作を通じて有効性を検証。 | 達成度<br>達成(中間:<br>平成 25 年<br>1 月 、最<br>終:平成 27<br>年 2 月) |

|                 | 目標                                                                                                                               | 中間評価時の研究開発成果                                                                                                                                                                             | 達成度 |
|-----------------|----------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| 研 究 開 発<br>項目⑥  | 「BEOL 設計・製造基盤(プラットフォーム)開発」(平成 23 年度で終了したテーマ)<br>個別デバイス(研究開発項目①~③)の<br>研究開発を推進するための共通設計基<br>盤として、BEOL 設計・製造基盤(プラット<br>フォーム)を開発する。 |                                                                                                                                                                                          |     |
| <b>(6)</b> -(1) | 新材料や新構造デバイスに共通で使え、<br>かつ、新材料の相互汚染や熱耐性、さら<br>には、プロセス雰囲気の影響などの観点<br>から、それぞれのデバイスの特性を損なう<br>ことのない、BEOL プロセスレシピの作成                   | <ul> <li>・SCR300mm ラインにおいて、半導体製造</li> <li>ラインで形成した多層配線を有する</li> <li>CMOS 基板上に、ローカル配線およびセ</li> <li>ミグローバル配線を形成する配線製造基</li> <li>盤技術を開発</li> <li>・配線が所望の特性を実現していることを</li> <li>確認</li> </ul> | 達成  |
| <b>(6)</b> -(2) | 相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成                                                                                                 | 新材料の汚染管理として、1. エッジカットリ<br>ングによる新材料付着防止、2. 薬液による<br>新材料除去、3. 新材料上 HDP 膜による汚<br>染拡散防止、4. FOUP によるハンドリング<br>管理手法、を開発し効果確認                                                                   | 達成  |
| <b>(6)</b> -(2) | PDK として、設計ルール、配線特性パラ<br>メータ、OPC ルールの策定。                                                                                          | 半導体製造ライン PDK と SCR (Super Clean<br>Room) - PDK を統合した、設計ルール、配<br>線特性パラメータ、OPC ルール等からなる<br>連携ファブ PDK を策定                                                                                   | 達成  |

### 2. 研究開発項目毎の成果

- 2.1 研究開発項目① 磁性変化デバイス 「ロジック集積回路内 1 次メモリを対象とした、高集積・高速特性・高書き換え耐性などの機能を 有する超低電圧・不揮発デバイスの開発」
- (1) 背景と目的

エレクトロニクス機器に使用されるプロセッサやシステム LSI では、論理演算部とデータを直接 やり取りする1次メモリとして、SRAMが同一チップ上に混載されている。国際半導体技術ロードマ ップ(ITRS)によれば、現状、モバイルプロセッサ等の LSI においても混載されるメモリ部がチップ 面積の半分以上を占めており、今後その比率は更に増大すると予測されている。その理由は、情 報処理能力を上げるためには、1 次メモリの容量増大が非常に有効なためである。そこで、チップ 面積を増大することなく混載メモリ容量を増大できれば、プロセッサやシステム LSI の高性能化を 加速できる。

サーバー用プロセッサにおいて、1 次メモリ\*1を大容量化したときの情報処理性能(SPECint\*2) の向上を見積もった結果が図 2.1-1である。マイクロアーキテクチャの改良では 1%程度の性能改 善であるが、キャッシュ容量の増大で 10%以上の処理能力向上が可能となる。図 2.1-2 は今後の 高性能サーバー用プロセッサのキャッシュ容量予測である。現状の SRAM ベースのキャッシュを、 セル面積が小さい磁性変化デバイスのキャッシュに置き換えることで、高性能化を5年程度も先取 り可能となる。

- \*1:キャシュメモリ。ここに使用頻度の高いデータを蓄積しておくことにより、低速な 2 次メモリへのアクセスを減らすことができ、処理を高速化することができる。
- \*2:Standard Performance Evaluation Corporation (SPEC)が策定した、システムの性能評価を 行うベンチマークのひとつ。整数演算を実行するプログラムにより、性能を評価する。



図 2.1-1 キャッシュ増大による性能改善効果



図 2.1-2 高性能サーバー用プロセッサのキャッシュ容量予測

また、高性能化だけでなく、混載されるSRAMの容量が大きいため、そこで消費される動作時と 待機時の電力はチップ消費電力の半分を占めており、それを抑制することができれば、プロセッ サやシステム LSI の低消費電力化を通して、低炭素社会実現に貢献できる。

1 次メモリの動作時の消費電力を低減するには、メモリのリーク電流の低減と、読み書きに必要 な電圧の低減が必要である。また待機時の消費電力を低減するには、電源を切ってもメモリ内の 情報を保持できる不揮発性を持たせることが必要である。更なる低電力化に向けては、高集積が 可能なメモリセルの多値化と、配線に流れる消費電流のセンシング技術が有望である。これらを踏 まえ、低電力化要件(低電圧読み書き、不揮発)と、混載 SRAM を置き換えるための要件(高集積、 高速、高書き換え耐性)を満たすメモリとして、また更にその先に続く技術として、スピン注入型 MRAM(Spin Transfer Torque MRAM、STT-MRAM)(図 2.1-3)の開発を行った。



図 2.1-3 スピン注入型 MRAM

# (2) 目標

【中間目標】(平成24年度末)

・メモリ単体レベルで、読み書き電圧 0.4V 以下、読み書き電流 100 µ A 以下、読み書き時間

10ns(電力量 0.4pJ 以下)の実証。1.2V 動作 SRAM の 1/10 の電力の実証。

- ・新材料を用いた新プロセスの、300mm バックエンドラインへの統合による、デバイス動作実証。
- ・試作・評価によるパラメータ取得と、それを用いた低電圧動作用メモリ周辺回路設計。
- ・高集積化を可能とする多値動作の確認。

【最終目標】(平成26年度末)

- ・加速試験による10年間のリテンションと、書き換え回数1016回の達成。
- ・実用に耐える信頼性技術確立への指針の提示。
- ・低電圧動作用の周辺回路を備えたメモリマクロで、読み書き電圧 0.4V、読み書き電流 100 µ A 以下、読み書き時間 10ns、1.2V 動作 SRAM の 1/10 の電力を実証すると共に、メガバイト級メ モリの実現可能性の提示。
- ・メモリマクロでの多値動作を実証することによる、従来 SRAM 比 2 倍の高集積化の可能性を 提示。
- (3) 研究開発成果
- (3)-1 要素プロセス開発
  - (a) Magnetic Tunnel Junction (MTJ)の高品質化

混載 SRAM を置き換える 1 次メモリの要件の一つが、無限回書き換えである。しかし、 STT-MRAMでは、一般に無限回と言われている 10<sup>15</sup>-10<sup>16</sup>回の書き換えの報告はこれまでにな い。また、データの書き込み時にトンネル絶縁膜に 10<sup>6</sup> A/cm<sup>2</sup>程度の電流を流すため、1nm 程 度の非常に薄い膜厚でも十分な絶縁破壊耐性を示すことが必要である。

ここでは無限回書き換えや十分な絶縁破壊耐性の確保など、実用に耐える STT-MRAM の 信頼性技術確立に向けて、トンネル絶縁膜を含む MTJ の成膜プロセス開発を行った結果を述 べる。

MTJの基本構造として、大きな MR 比(高抵抗状態と低抵抗状態の比)が報告[1]されている MgO/CoFeB の系を用いた。スパッタで成膜した Mg を酸化することにより形成する自然酸化 MgO 成膜プロセスは、300mm 径ウェハでの膜厚均一性とスループットの点で優れており、量産 プロセスとして期待されている。しかし、その結晶性と MgO の上下界面の平坦性に問題があった[2]。

我々は MgO トンネル絶縁膜の形成方法として、MgO の下に CoFe シード層を挿入するプロ セスを提案した(図 2.1-4)[3]。非晶質の CoFeB 層上に堆積した CoFe 層は、堆積直後でも結晶 性を有している特徴がある。このため、その上に形成した Mgの酸化時に、MgO は CoFe 層を下 地として結晶化が促進される。更に、その後の磁場中アニールで、MgO 層上の非晶質 CoFeB 層は MgO を、また、下の非晶質 CoFeB 層は CoFe シード層を下地として結晶化が促進される。 従来法と、今回提案した CoFe シード層を挿入した場合の MTJ の断面電子顕微鏡像を図 2.1-5 に示す[3-4]。 MgO とその上下の磁性層の結晶性が向上していることがわかる。また、MgO の上 下界面が非常に明瞭になっていることから、界面が平坦で急峻になっていることもわかる。



図 2.1-4 CoFe シード層挿入 MgOトンネル絶縁膜の形成方法



図 2.1-5 CoFe シード層の挿入有り、無しの場合の MTJ 断面電子顕微鏡像

上記自然酸化 MgO の MR 比はダイレクト MgO に比べて向上するが、課題として保磁力が減 少することがわかった。また、両者ともにショート素子が多く発生するという問題があり、このまま の MgO では実用に耐える信頼性を有していない。そこで、我々は、ダイレクト MgO 成膜プロセ ス後に酸化するプロセスを提案、評価を行った。その結果、自然酸化 MgO と同等の MR 比と、 ダイレクト MgO 以上の保磁力が得られ、さらにリーク素子数が減少することを見出した(図 2.1-6)。TEM-EELS による深さ方向分析(図 2.1-7)により、MgO 界面の Fe が酸化され、その結 果 MgO 中に拡散するのを防いだことにより、リークが低減したものと思われる。



図 2.1-6 MgO 形成法とMR 比、保磁力の結果



図 2.1-7 EELS 深さ方向組成分析

(b) 歪エンジニアリングの導入

MTJ へのデータ書き換えの低電流化、すなわち、低消費電力化のために、MTJ の面積を小 さくする一方で、それに伴うデータ保持特性(Δ)の低下を、逆磁歪効果を用いた歪みエンジニ アリング手法により、抑制あるいは向上させる手法を開発した[5]。

Δ、書き換え電流、逆磁歪効果には次式の関係がある。

△ ∝ 書き換え電流 x (逆磁歪係数 x フリー層に印加したストレス)

逆磁歪効果の項(逆磁歪係数 x フリー層に印加したストレス)を増大することで、 書き換え 電流を増やさず、データ保持特性を向上できる。逆に言えば、データ保持特性を変えずに、磁 歪効果で書き換え電流の低減が可能になる。

MTJ 素子を取り巻く様々な膜の成膜条件を変えてプロセス歪設計を行い, MTJ にかかるストレスを制御し, 書き換え電流を 50%低減することに初めて成功した。図 2.1-8 にプロセス歪を導入して試作した MTJ の断面写真と、書き換え電流とデータ保持特性の測定結果を示す。この歪による MTJ の高性能化は、MOS トランジスタで既に広く実用化されている、歪によるピエゾ抵抗効果を利用した高性能化と、利用する物理は異なるが、プロセス工程数の増大無しでのデバイスの高性能化という点で類似している。



図 2.1-8 MTJの断面写真と、書き換え電流と保持特性の測定結果

# (c) 界面垂直磁化膜開発

MTJ の基本構造として、東北大学から報告された CoFeB 界面垂直材料[6] を MgO の上下 に配置した。更に、データ保持特性が高く、漏れ磁場の影響も小さくできることを期待して、高 磁気異方性エネルギー、K<sub>u</sub> ( $\equiv \Delta k_B T/V$ 、 $k_B$ :ボルツマン定数、T:温度、V:体積)を持つ SAF (Synthetic Antiferromagnetic) 構造を開発した。

また、プロセス的工夫による更なる Ku の増大を狙って、スパッタ成膜中のガス種の検討を行った。重い粒子でスパッタすると界面における元素の拡散や、高エネルギー反跳粒子による成長中の膜へのダメージを抑えることができる。そこで、成膜ガス種を Ar、Kr、Xe と変えて固定層(ピン層)の CoPt を成膜し、その結晶粒径を平面 TEM で評価した(図 2.1-9)。従来の Arに比べて、Kr と Xe で作製した固定層の粒径は小さく、Xe で作製した CoPt の粒径分散が最も良いことがわかった。振動型磁力計(VSM)を用いて、固定層の磁気特性を評価した結果、、Xe を用いて成膜した CoPt において、最も大きな Ku(4.4x10<sup>6</sup> (erg/cm<sup>3</sup>))が得られた(表 2.1-1)。



図 2.1-9 結晶粒径の成膜ガス種依存

表 2.1-1 磁気異方性エネルギーKuの成膜ガス種依存

| スパッタ | Ku                     |
|------|------------------------|
| ガス   | (erg/cm <sup>3</sup> ) |
| Ar   | 3.8E+06                |
| Kr   | 4.1E+06                |
| Xe   | 4.4E+06                |

(3)-2 磁性変化デバイス開発

(a) トップピン型 MTJ 素子の高性能化

MTJと読み書き用トランジスタが直列接続された 1T-1MTJ 型の STT-MRAM(図 2.1-3)において、ピン層が MgO トンネルバリアの上部に設けられたトップピン型(図 2.1-10)は、MTJ の持つ反転電流の非対称性と、トランジスタの電流駆動能力の非対称性とのマッチングがよく、低電圧動作に有利である。そこで、セル面積増大に繋がる配線引き回しによるトップピン接続ではなく、我々は MTJ の層構造を上下反転するトップピン構造を初めて実現した[7]。このトップピン型の MTJ に、前述した要素プロセスを入れ込み、スイッチング電流を増加させることなく良好なデータ保持特性を持った MTJ を開発した。我々の開発した MTJ の構造を図 2.1-11[8]に示す。CoFeB 界面垂直材料を含み、データ保持特性が高く、漏れ磁場の影響が小さくできることを期待して、高磁気異方性エネルギーKuを持つ SAF 多層構造を開発した。



図 2.1-10 従来構造とトップピン構造



図 2.1-11 開発した MTJ 構造

図 2.1-12 に直径 50nm の MTJ で、10ns のパルス電流を印加した時の書き込み電流とその 頻度を示す。書き換え電流は 50-100 µ A (平均書き込み電流 75 µ A) で、MTJ に特有の非対称 性が見られるが、単体素子目標である書き込み電流 100 µ A 以下を実現していることがわかる。



図 2.1-12 書き込み電流とその頻度

図 2.1-13 に、10ns のパルス電圧による MTJ の書き換え特性を示す。約 0.4V の低電圧での 書き換えが実現できている。また、上部電極に正の電圧を印加した場合に、MTJ の抵抗が低抵 抗から高抵抗にスイッチし、負の電圧を印加した場合がその逆になっているため、MTJ がトップ ピン構造であることがわかる。これらの数値から、平均の書き換えエネルギー(P=I・V・t)で 0.3pJ を実証した。



図 2.1-13 10nsのパルス電圧による MTJ の書き換え特性

データ保持特性の指標であるムに関しては、下記の書き換え確率の分散の理論式[9]に、書き込み電流の実測分布をフィッティングすることにより算出した。



データ保持特性の指標: $\Delta = K_{\mu} V k_{B} T$ 

p: スイッチング確率、H(t):外部磁場、K<sub>u</sub>:磁気異方性エネルギー、H<sub>k</sub>:異方性磁界、t<sub>p</sub>:パルス電流幅、V:体積、k<sub>B</sub>:ボルツマン定数

上記の手法と図 2.1-12の実測分布からΔは59となり、垂直磁化トップピン構造のMTJでは 最も大きな値を実現できた。この値は、10年間のデータ保持に必要なΔ(>50)を大幅に上回っ ている。

(b) 書き込み電流の低減

MRAM の書き込み電流を更に低減するためには、MTJ 寸法の微細化が有効である。しかし、 リソグラフィーに頼った更なる微細化は、素子寸法のばらつきを増加させてしまう。我々は MTJ 加工後に素子を覆う SiO<sub>2</sub>カバープロセスによって、MTJ の物理サイズを小さくすることなく(リソ グラフイーに頼る微細化ではなく)、電気的・磁気的寸法(MTJ のスピンの動作が有効に働く領 域の寸法)をシュリンクする方法を開発した[10]。

図 2.1-14 に、従来プロセスと、シュリンクプロセスの比較を示す。MTJ 加工後、通常、MTJ への吸湿を防止するための CVD-SiN 膜を成膜した後、層間絶縁膜(CVD-SiO<sub>2</sub>)を成膜する。シュリンクプロセスでは、SiO<sub>2</sub>薄膜(20nm)を成膜した後、SiN 膜、層間絶縁膜を成膜する。SiO<sub>2</sub>薄膜 形成のステップは、O<sub>2</sub>プラズマに暴露される酸化工程と、その後、CVD チャンバー内に SiH<sub>4</sub> ガ スが導入される SiO<sub>2</sub> 成膜工程からなる。このプロセスフローで、MTJ 側壁が酸化されることによ り、電気的・磁気的接合サイズがシュリンクされることを期待した。



図 2.1-14 従来プロセスとシュリンクプロセス比較

図 2.1-15 は、16kbit の MTJ アレイの抵抗値の累積分布について、従来プロセスとシュリンク プロセスの結果を示す。MTJ の物理サイズは 50nm  $\Phi$ 。横軸は、 $1/\sqrt{Rp}$  (Rp は平行時の読み 出し抵抗)をとっており、寸法の次元を持っている。この結果から、シュリンクプロセスにより、一 律 15nm だけ電気的・磁気的接合サイズがシュリンクしたと見なすことができる。累積度数の傾き が、シュリンププロセスの有無で変化が無いことから、このシュリンクプロセスによる微細化を行 っても、書き込み電流ばらつきの増大は無いことがわかる。図 2.1-16 は、同一物理サイズ (35nm  $\Phi$ )の MTJ の書き込み電流比較を示す。シュリンクプロセスでは、15nm シュリンクして、20nm  $\Phi$ 程度のサイズと予想され、スイッチング電流値は、40  $\mu$  A から 15  $\mu$  A に低下し、60%低減でき た。



図 2.1-15 シュリンクプロセスによるサイズシフト



図 2.1-16 同一物理サイズ(35nm Φ)の MTJ のスイッチング電流比較

(c) 絶縁破壞特性

MOSトランジスタのゲート絶縁膜の信頼性評価として、MTJ に種々な電圧を印加して、MgOトンネル絶縁膜が絶縁破壊に至るまでの時間を評価する絶縁破壊試験を行った。まず、図2.1-4 で示した、CoFeシード層を挿入し、Mgの自然酸化で形成したトンネル絶縁膜の信頼性を評価した。その結果を図2.1-17 に示す[11]。これより、MgOトンネル絶縁膜の絶縁性を10年間保証可能な最大印加電圧は、0.53V であることがわかった。我々が開発した MTJ の読み書きに必要な電圧は、図2.1-13 より0.5V 以下の低電圧であるため、これらの結果から、10 年動作に問題ないことを初めて実証できた。

次に、自然酸化 MgO と同等の MR 比で、ダイレクト MgO 以上の保磁力が得られ、さらにリー ク素子数が減少することを見出した、ダイレクト MgO 成膜後に酸化するプロセスで作製した MgO トンネル絶縁膜(図 2.1-6)の絶縁破壊特性を評価した。その結果、従来絶縁膜の MTJ と 同様に、絶縁破壊寿命に問題の無いことを確認した。



### (d) 書き換え耐性

MTJ に書き換え用パルス電圧を印加して、書き換え耐性を評価した。まず、図 2.1-4 で示した、CoFe シード層を挿入し、Mg の自然酸化で形成したトンネル絶縁膜の書き換え耐性を評価した。その MTJ の書き換え回数と MTJ に印加する電圧の関係を図 2.1-18 に示す。これから、無限回書き換えと言える 10<sup>16</sup>回を実現できる印加電圧は、0.65V 以下であることが分かった。絶縁破壊耐性の場合と同様、MTJ の読み書きに必要な電圧は 0.5V 以下であるため、これらの結果から、一次メモリとしての必要条件である無限回書き換えを初めて実証できた[12]。

次に、リークする素子の数が減少した、ダイレクトMgO 成膜後に酸化するプロセスで書き換え 耐性を評価した結果を、図 2.1-19 に示す。この改良した MTJ の 10<sup>16</sup>回の繰り返し反転が可能 な電圧は+ 0.96/-1.06 V で、MTJ のスイッチング電圧に対してマージンがあることが分かった。

以上の結果から、リーク電流抑制、無限回書き換え、十分な絶縁破壊耐性の確保など、実用 に耐える STT-MRAM の高信頼性技術を確立できた。



図 2.1-19 10<sup>16</sup>回の書換え耐性

(e) 多値デバイス開発

大容量化のために、メモリ素子の多値化を検討した。MTJ は磁化の平行状態と反平行状態 において、その抵抗値が異なることを利用しており、平行と反平行以外の状態を作り出すのは 困難である。そこで、MTJ を 2 個積層することにより、4 つの抵抗状態を実現する多値化を検討 した[13]。

積層した MTJ で多値動作させるためには、2つの MTJ の磁化反転を独立に行う必要があり、 そのためには、書き込み電流に差をつけることがキーポイントとなる。方法としては、

- i) 各 MTJ の反転電流密度を同じくし、面積に差をつける
- ii) 各 MTJ の反転電流密度に差をつける
- iii) i)とii)の組み合わせ

などがあるが、我々は MR 比等の磁化特性への影響を出来る限り抑えるために i )を採用した。 面積差は MTJ 一括加工のテーパー角にて実現させた。

多値 MTJ 素子の構造を図 2.1-20(a)に示す。ベースとなる MTJ 素子は、CoFeB/MgO 界面垂 直磁気異方性を利用した、2 値の磁気トンネル接合である。この 2 値の MTJ 素子を積層するこ とで多値 MTJ 素子を構成するが、全体の磁化量、及び、漏れ磁場を調整する必要がある。上 側の MTJ 素子の磁化固定層は、[Co/Pt]4/Ru/[Co/Pt]14 の合成反強磁性体 (SAF)構造を用い ている。これにより、上側の MTJ 素子の磁化自由層は、磁化固定層からの漏れ磁場の影響を 最小化している。一方、下側の MTJ 素子の磁化自由層は、近接する上側の MTJ 素子の [Co/Pt]14 からの漏れ磁場の影響を受ける。そこで、下側の MTJ 素子の磁化固定層は、磁化量 のバランスを考慮して[Co/Pt]4 の単層として、かつスペーサの厚さをパラメータとして調整するこ とで、下側の MTJ 素子の磁化自由層の受ける漏れ磁場が最小になるようにする。



図 2.1-20 (a)多値 MTJ 素子構造 (b)4 値の抵抗状態に対応する各磁性層の磁化の向き

4値の抵抗状態("00"、"01"、"10"、"11")に対応する各磁性層の磁化の向きを、図 2.1-20(b) に示す。上側の MTJ 素子の[Co/Pt]4 と[Co/Pt]14 は反平行結合の SAF 構造に、下側の MTJ 素子の[Co/Pt]4と、上側の MTJ 素子の[Co/Pt]14は、磁化の向きが反対になるように、素子作成 後に外部磁場を印加して磁化の向きを設定する。

図 2.1-21 に、試作した、直径 50nm の多値 MTJ 素子の断面 TEM 写真を示す。試作には 300mm の Si 基板と 65nm 世代の CMOS プロセスを用い、特に MTJ 素子の部分については、 液浸 ArF リソグラフィーによる露光プロセスと、CH<sub>3</sub>OH/Ar ガスによる RIE プロセスを適用した。 微細な MTJ 素子と上部配線とのコンタクトには、ボーダーレスコンタクトプロセスを用いた。



図 2.1-21 試作した多値 MTJ 素子の断面 TEM 像

図 2.1-22 に、試作した多値 MTJ 素子の R-H Minor ループを示す。各磁化固定層の磁化の 向きの設定のために、初期磁場+10,000 Oe を印加後、次に-7,000 Oe まで磁場印加して、 MTJ2 の[Co/Pt]4 と MTJ1 の[Co/Pt]4 の磁化を反転させて、各磁化固定層の磁化の向きを図 2.1-20 (b)に示す構成にしている。多値 MTJ 素子の磁化自由層は、外部磁場の印加により、多 段の R-H Minor ループを示している。R-H Minor ループ上で、抵抗の値は4つの平らな部分を 持ち、それらが4値の抵抗状態("00"、"01"、"10"、"11")に対応する。



図 2.1-22 多値 MTJ 素子の R-H Minor ループ

図 2.1-23 に、パルス電圧印加 (Pulse I-V 測定)でのスピン注入測定の結果を示す。Pulse I-V 測定時には、外部磁場の印加はしていない。パルス電圧は図 2.1-23 (a)に示す電圧シーケン スで、各パルス電圧印加後に、100mV の読み出し電圧で抵抗値を読み出している。Pulse 幅は 1ms である。多段のヒステリシス特性を示し、4 値の抵抗値が得られた(図 2.1-23(b))。


図 2.1-23 多値 MTJ 素子のパルス電圧印加でのスピン注入特性

回路 TEG に搭載されている多値マクロについて、その動作評価を行った。図2.1-24に、デー タ"10"の Write、Read の動作結果を示す。Write 動作は、RAS(Row Address Strobe)信号でアド レスを取り込む。書込みデータは、DIN(Data In)信号で入力するが、最初の書込みサイクル(1st ステップ)では、下位ビット(LSB)のデータを入力して、次の書込みサイクル(2nd ステップ)で、 上位ビット(MSB)のデータを入力する。ACT(Active)信号が、High の期間、WD(Write Driver)か ら書込み電圧パルスが所定のメモリ素子に印加される。以上の 2 ステップで多値の 2 ビット (LSB,MSB)のデータが書き込まれる。STT-MRAM の多値化は、メモリセルの回路としては、2 つの MTJ 素子の直列接続であり、書込みには、必然的に 2 ステップが必要である。Read 動作 は、RAS(Row Address Strobe)信号でアドレスを取り込み、ACT(Active)信号が、High の期間、 センスアンプが活性化される。本多値マクロでは、混載一次メモリとしての高速性を維持するた めに、1 ステップで読み出せる方式を採った。センスアンプでの一括(1 ステップ)の読み出しシ ーケンスで、出力 2bit(MSB,LSB)のデータが同時に読み出されており、多値マクロの動作が実 証できた。



図 2.1-24 多値マクロ動作の実証(データ"10"の場合)

(f) 電流センシング用の磁性変化デバイス開発

STT-MRAM 以外に、低電力化に繋がる応用技術として、電流センシング用の MTJ がある。 MTJ のフリー層における磁気異方性を制御し、ヒステリシスを抑制することで、MTJ による高感 度な磁場強度のセンシングが可能である。配線を流れる電流によって発生する磁場強度は電 流に比例するため、この磁場をセンシングすることで電流のセンシングが可能となる。この応用 により、例えば環境温度等の周辺環境や負荷状況に応じた配線電流のセンシングが可能となり、 その結果をフィードバックすることも可能となる。この技術により LSI の更なる低消費電力化が期 待される。

電流センシングに適用する MTJ では、磁場に依存して抵抗が連続的(線形的)に変化し、ヒ ステリシスを示さない特性が必要である。MTJ におけるヒステリシスの抑制については、外部か らMTJ へバイアス磁場を印加することが有効である。しかしながら本開発では、BEOL への集積 化の容易性を考慮し、MTJ 単体でのヒステリシスの抑制を目指した。センスする磁場の方向と MTJ の磁場に対する感度を考慮し、面内磁化型の MTJ 構造としている。MTJ 付近で電流によ り発生する磁場の強度は、M4 配線の電流センシングを想定した磁界解析から、100  $\mu$  A に対し て約 1 Oe であると見積られた。この場合、 $\leq 10 \mu$  A の精度(最大電流は約 1 mA)の電流センシ ングの実現が見込まれる。

本開発では、新たに MgO 膜との界面において垂直磁気異方性を有する CoFeB 膜 [6]を MTJ のフリー層へと適用し、磁気異方性の制御によるヒステリシスの抑制を試みた。CoFeB 膜を 適用した MTJ と未適用の MTJ で得られた MR 曲線を、図 2.1-25 に示す。この結果、新規のフ リー層を適用した MTJ において、MR 比の減少はあるが、抵抗変化における線形性の大幅な向 上とヒステリシスの大幅な減少(中心抵抗で 0.1 Oe 以下)を確認した[14,15]。これにより、<10µA の精度での電流センシング(M4を想定)に適用可能と判断される MTJ の特性を実現した。



図 2.1-25 電流センシング用 MTJ における MR 曲線

- (3)-3 集積化開発
  - (a) Cu 多層配線間への埋め込み開発

新規導入した磁性膜スパッタ装置や汚染防止用の保護膜 CVD 装置などを使用して、シリコン基板に作成されている CMOS デバイスに影響を及ぼすことなく、磁性変化デバイスを 300mm BEOL 設計・製造基盤 (プラットフォーム)に埋め込むプロセスフローを作成した。微細な MTJ の上部とCu 配線をボーダレスコンタクトさせるため、MTJを埋め込んだ層間絶縁膜のエッチバック技術と、その上に形成する Cu のダマシンプロセスを開発した。図 2.1-26 にそのプロセスフローを示す。このフローをベースに、外部ファブを利用して作製した CMOS と4 層 Cu まで形成されている基板を用いて、MTJ の形成と上層 Cu 配線、Al 配線の形成をつくばの産総研クリーンルームにて行った[16]。図 2.1-27 に Cu 配線間に埋め込んだ MTJ の断面写真を示す。





図 2.1-26 Cu 配線間へ MTJ を埋め込むプロセスフロー



図 2.1-27 CMOS 基板上の多層 Cu 配線間に埋め込まれた MTJ の断面写真

(b) ばらつき抑制、歩留まり向上開発

MRAM 形成プロセスの中でも、MTJ 加工プロセスは、MRAM の歩留りを大きく左右する。ここでは、その MTJ 加工プロセス改善結果について述べる。

図2.1-28に、MTJの加工プロセスフローを示す。MTJの加工では、特に、上部電極も兼ねる メタルハードマスクの残膜量と、MTJの寸法制御(CD値のばらつき低減)が重要である。ハード マスク加工においては、多層ハードマスクの積層設計(SiO2絶縁膜ハードマスク膜厚、Taハー ドマスク膜厚)の最適化と、各々の積層膜の加工条件のチューニングを行って、ハードマスクパ ターンサイズの微細化と面内分布改善を行った。特にローカルエリアでの寸法ばらつき低減に 関しては、ArF レジストがプラズマダメージを受けることによって生じるレジスト改質により、パタ ーンエッジラフネスが大きくなることを回避するために、SOG エッチング時に、CF<sub>3</sub>I ガスを用いた 低ダメージェッチングを行うことで、寸法ばらつきを低減した。



図 2.1-28 MTJ 加工プロセスフロー

MTJ 加工では、エンドポイントディテクター(EPD)により、エッチング量を再現性よくコントロールできるようにした。さらに、エッチングガスとして、CH<sub>3</sub>OH を使用し、磁性体膜と Ta (メタルハードマスク)とのエッチング選択比を向上(10:1)させ、Ta ハードマスクの膜減り量を低減させることで、微細パターンでも上部電極部厚を十分確保することに成功した。これら一連の加工フローの最適化を行うことによって、ローカルエリアばらつき 7.7%@50nmΦ(図 2.1-29)を実現できた。



図 2.1-29 MTJ 寸法ばらつきの改善

16k ビットの MRAM アレイで抵抗ばらつき評価した結果、目標値(15% (3 σ))と同程度の 16%に抑制することができた(図 2.1-30)。



図 2.1-30 16k ビットの MRAM アレイで抵抗ばらつき評価結果

(c) マクロ実証

マクロ実証を目的に、1Mbit マクロを試作、評価した。マクロの顕微鏡写真、断面 TEM 写真、 及び、回路図を図 2.1-31 に示す。65nm CMOS の M4-M5 Cu 配線中に MTJ を混載しており、 セル構成は 1T-1MTJ、選択トランジスタ幅は 0.355um=5.5F、セル面積は 48F<sup>2</sup> である。 STT-MRAM ではバイポーラ動作をさせるため、アレイ構成はビット線とソース線が平行であり、 ワード線がこれらに直行している。ビット線は M5、ワード線の裏打ちは M3、ソース線は M1 にて 作製した。



図 2.1-31 1Mbit マクロの顕微鏡写真、断面 TEM 写真、および回路図

MRAM は抵抗変化量が小さいため、低電圧・高速動作に適した電流駆動型センスアンプを 採用し、参照セルの自動生成と読み出し時のディスターブ改善にも取り組んだ。電流駆動型セ ンスアンプは低電圧高速動作が可能だが、参照セル電流の生成が課題である。我々は低抵抗 セルと高抵抗セルを並列接続した参照セルに流れる電流をビット間で共有することで、参照セ ル電流を自動生成した。また低抵抗の参照セルを逆接続にすることで、原理的にディスターブ が生じない参照セルを開発した。

メモリブロックを256kbit=512bit×512bitに設定することで、動作速度に対するビット線遅延の 影響を評価した。マクロの読み出し速度は10nsで、内訳はプリチャージ時間が8ns、センス時間 が2nsであった(図2.1-32)。高速読み出しに向けては、ビット線に接続されるビット数を128bit に減らすことで、読み出し時間を3.5nsに低減できると見積もっている。マクロの書き込み速度に ついては、速度と電流のシュムープロットから10nsで125uAが得られた(図2.1-33)。単体素子 では10nsで77uAであったことから、読み出しと同様に、ビット線容量を減らすことでさらなる低 電流化・高速化が可能である。ビットセル面積は48F<sup>2</sup>で、SRAMに比べて1/4-1/5である。一方、 スイッチングに要する電力は0.46pJで、SRAMの1次メモリに比べて2倍と大きい。メモリへの アクセス頻度が低い用途ではSRAMに比べて十分低い消費電力(読み書きに必要な電力+リ ークによる電力)が可能であるが、アクセス頻度が高い用途では、素子のスイッチング電流を更 に減らすことが必要である。



図 2.1-32 読み出し速度評価、(a)プリチャージ時間依存性、(b)センス時間依存性





- (3)-4 周辺回路開発(共同実施 立命館大学、神戸大学)
  - (a) MTJの SPICE モデル作成

STT-MRAM マクロを設計する上で必要となる、回路シミュレーション用の MTJ モデルとして、 大規模回路設計に対応可能なマクロモデルを開発した(図 2.1-34)。本モデルは大規模回路 設計でデファクトスタンダードである回路シミュレータ(SPICE)上で、シミュレータの収束性を劣 化させないよう、既存のアナログ/デジタル回路をベースにモデル化した。具体的には、メモリ セルの非線形抵抗をデプレッション型の nMOS Tr.で構成したダイオード接続回路を用いて、ま た、セルの抵抗値のヒステリシス特性をセルの動作状況に応じてスイッチ Tr.で切り替える抵抗 切り替え回路を用いて実現した。スイッチの切り替え制御には、コンパレータとラッチ回路で構 成することにより、回路シミュレータの収束性が劣化しないようにした。



図 2.1-34 回路シミュレーション用の MTJ モデル

更に、上記静特性マクロモデルを、MTJ 抵抗が変化する電圧の書込みパルス幅依存性と、 抵抗変化の遅延時間依存性を加えたマクロモデルへと発展させた。本モデルをメモリセル回路 に適用し、回路シミュレータ(SPICE)でセルの過渡応答を評価した結果を、図 2.1-35 に示す。本 モデルは書き込みパルス幅 10ns まで対応できることを確認した。



図 2.1-35 書き換えの過渡解析結果

(b) センス回路開発

低電圧での動作を実現するために提案した読み出し回路を、図 2.1-36 示す。この回路は、 次の特徴を備えている。

・磁性変化型メモリセルの読み出しノードを介して、並列に接続される負性抵抗回路

- ・負性抵抗回路を構成する一対の pMOS トランジスタの基板バイアス電圧を制御
- ・負性抵抗回路と並列に接続され、電源電圧を共通とする昇圧負荷回路
- ・読み出しノードに接続される電圧センスアンプ

図 2.1-36 に提案した読み出し回路の負荷線と、従来 pMOS 回路の負荷線のシミュレーション比較を示す。提案読み出し回路の負荷線の場合、メモリセルが低抵抗状態にある場合の読み出し安定電位と、高抵抗状態にある場合の読み出し安定電位との電位差を約 0.3 V (=0.38-0.08)と大きくすることができた(図 2.1-36 の Δ Vprop.を参照)。これは、従来 pMOS 回路の負荷線の場合の電位差と比べて、約 1.7 倍大きいことがわかる。



図 2.1-36 低電圧動作に向けて提案した読み出し回路とシミュレーション結果

65nm テクノロジで提案回路を試作し、評価を行った[17]。図 2.1-37 は実測とシミュレーション において、提案回路の負荷線を比較したものである。両者はよく一致しており、設計通りの回路 動作を実現できた。また、実測においても、シミュレーションと同様に基板バイアスを制御するこ とにより、複数の負荷線を描くことが可能なことを確認した。



図 2.1-37 実測とシミュレーションでの、提案回路の負荷線の比較

- (4) 達成度
  - ・MTJ の微細エッチングプロセスを開発し、目標 MTJ 寸法での書き換え電流と書き換え電圧の目 標値を達成した。単体レベルで、10ns のパルスでの読み書き電圧 0.4V 、読み書き電流 50-100 μA 以下(平均の書き換え電力量 0.3pJ)を実証した。
  - ・加速試験により、10年間の絶縁破壊耐性、10年間のデータ保持(リテンション)、書き換え回数 10<sup>16</sup>回を達成した。更に、MgO絶縁膜のリーク電流を抑制するプロセス改良を行い。実用に耐え る高信頼絶縁膜プロセスの指針を示した。
  - ・300mm BEOL プラットフォームへ MTJ を埋め込む集積化プロセスを開発し、1Mbit マクロの動作 実証をした。
  - ・メモリパラメータ取得と、それを用いた低電圧動作用センス回路を設計した。
  - ・試作したセンス回路を評価し、十分なセンス電圧である 0.3V を得た。
  - ・高集積化を可能とする多値動作を回路 TEG で確認した。
- (5) まとめ

磁性変化デバイス(STT-MRAM)の基本構造、プロセスとして、トップピン構造、歪エンジニアリング、界面垂直磁化、SAF構造などを開発し、目標スペックを達成した。

高品質 MgO 成膜プロセスを開発し、加速試験で 10<sup>16</sup>回の書き換えと 10 年間の絶縁耐性を実証した。

多値構造とそれを実現するプロセスとして、MTJの2段積層構造の一括加工方式を提案し、試作により多値動作を確認した。

電流センシング用の MTJ を開発し、≤10 μ A のセンシング精度に相当する特性を実現した。

300mm 径ウェハを用いて、磁性変化デバイスを2層 Cu 配線間に埋め込む、BEOL プラットフォームプロセスフロー案を作成し、試作、評価を行い、マクロ動作を実証した。

MTJの SPICE モデルを提案し、実測値との整合性を確認した。低電圧動作向けセンス方式・回路を設計し、起版したマスクに搭載し、試作した結果、シミュレーション通りの十分なセンス電圧

参考文献

- D. Djayaprawira, K. Tsunekawa, M. Nagai, H. Maehara, S. Yamagata, N. Watanabe, S. Yuasa, Y. Suzuki, and K. Ando: Appl. Phys. Lett. 86 (2005) 092502.
- [2] Young-suk Choi, Hiroshi Tsunematsu, Shinji Yamagata, Hiroki Okuyama, Yoshinori Nagamine, and Koji Tsunekawa, Jpn. J. Appl. Phys., 48, 120214 (2009)
- [3] C. Yoshida, T. Ochiai, and T. Sugii, 56th Annual Conference on Magnetism & Magnetic Materials 2011, AF-13
- [4] Chikako Yoshida, Takao Ochiai, and Toshihiro Sugii, J. Appl. Phys. 111, 07C716 (2012)
- Y. Iba, K. Tsunoda, Y. M. Lee, H. Noshiro, A. Takahashi, Y. Yamazaki,
  M. Nakabayashi, A. Hatada, M. Aoki, and T. Sugii, 2011 Symp. on VLSI Technol. pp.212-213
- [6] S. Ikeda, K. Miura, H. Yamamoto, K. Mizunuma, H. D. Gan, M. Endo, S. Kanai, J. Hayakawa, F. Matsukura, and H. Ohno, Nature Mater. 9, 721 (2010)
- [7] Y. M. Lee, C. Yoshida, K. Tsunoda, S. Umehara, M. Aoki, and T. Sugii, 2010 Symp. on VLSI Technol. pp.49-50
- [8] Y. Iba, C. Yoshida, A. Hatada, M. Nakabayashi, A. Takahashi, Y. Yamazaki, H. Noshiro, K. Tsunoda, T. Takenaga, M. Aoki and T. Sugii, 2013 Symposium on VLSI Technology, pp.T136-137.
- [9] M. Pakala et. al., J. Appl. Phys. 98, 056107 (2005)
- [10] Y. Iba, A. Takahashi, A. Hatada, M. Nakabayashi, C. Yoshida, Y. Yamazaki, K. Tsunoda, and T. Sugii, 2014 Symposium on VLST Technology, pp.58-59.
- [11] Chikako Yoshida and Toshihiro Sugii, 2012 Int'l Reliability Phys. Symp., pp.2A.3.1-5
- [12] C. Yoshida, T. Ochiai, Y. Iba, Y. Yamazaki, K. Tsunoda, A. Takahashi, and T. Sugii, 2012 Symp. on VLSI Technol. pp.59-60
- [13] M. Aoki, H. Noshiro, K. Tsunoda, Y. Iba, A. Hatada, M. Nakabayashi, A. Takahashi, C. Yoshida, Y. Yamazaki, T. Takenaga, and T. Sugii, 2013 Symposium on VLSI Technology, pp.T134-135.
- [14] T. Takenaga, Y. Tsuzaki, T. Furukawa, C. Yoshida, Y. Yamazaki, A. Hatada, M. Nakabayashi, A. Takahashi, H. Noshiro, K. Tsunoda, M. Aoki, H. Fukumoto, and T. Sugii, 2013 International Electron Devices Meeting, pp.479-482.
- [15] T. Takenaga, et al., Journal of Applied Physics, Vol.115, Issue17, 17E524 (2014)
- [16] T. Sugii, et al., Vol.95, pp.146-149 (2014)
- [17] Y. Umeki, et al., IEICE TRANSACTIONS on Fundamentals of Electronics, Vol.E97-A, No.12, pp.2411-2417 (2014)

2.2 研究開発項目② 相変化デバイス

「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの 機能を有する超低電圧・不揮発デバイスの開発」

(1) 背景と目的

インターネットサービスを提供する施設である大規模データセンターの消費電力は、100MW時に迫る勢いで増大している。背景には、これまで経験したことがない爆発的な"ビッグデータ"の発生がある。 国内ディスクストレージシステム容量は、2020年には40000ペタバイトと2011年の45倍に増大すると予想されており、次世代データセンターにはさらなる高速・低電力処理能力が求められている。(図2.2-1)



図 2.2-1 データセンターの消費電力とデータ容量のトレンド

データセンターの低電力化には、ストレージ階層における上位ストレージ(Tier0)が本質的に重要 である。Tier0はデータ量全体の5%を保存する階層であるが、アクセスが80%と頻発するため、その電 力削減効果はきわめて大きい。(図 2.2-2)



図 2.2-2 ストレージ階層

システムの観点では、CPU/キャッシュと従来のストレージの速度ギャップを解消し、ストレージの並 列動作台数を減らすことで、桁違いの低電力化が可能となる [1]。HDD (Hard Disk Drive)はメカニカ ル動作するため低速であるが、最近では、半導体を用いた固体ストレージSSD(Solid State Drive)で 代替して高速化することで、このシナリオが実現した。図 2.2-3 に、検索エンジンを想定した、HDDシ ステムとSSDシステムの比較を示す。HDDよりも高速なSSDを用いることで、ストレージ装置台数が 1/25に低減し、システムの消費電力量が1/50に削減される算出結果が得られる。



<sup>4</sup>kBデータを, 28M I/O rateで処理する検索エンジンのシステムシステムを想定 装置台数=(要求性能 28M I/O rate ) ÷ (装置のI/O rate), 消費電力量=(装置台数) x (装置の消費電力)x 24hours として算出

しかしながら、フラシュメモリを搭載した現世代の SSD にも、ブロック単位でのデータ消去に起因する 実効的な書き込み時間の増大や、複雑な使いこなしが避けられない、等の課題がある。これらの課題が、 性能向上のボトルネックとなり、性能優先の Tier0 の要求トレンドを継続的に満たすことが困難になりつつ ある。爆発的な"ビッグデータ"の発生に対応すべく、Tier0 の要求トレンドを満たすためには、現世代 SSD では実現困難な、さらなる高速化が必要となる。具体的には、現状の 10 倍以上の単位電力あたりのデー タ転送速度が、次世代 SSD に求められる。(図 2.2-4)



図 2.2-4 ストレージデバイスのトレンド

図 2.2-3 HDD システムとSSD システムの比較

Tier0においてストレージデバイスの代替が起こる条件としては、SSDがHDDを代替した実績が参考 になる。SSDはアクセス時間やデータ転送速度を10倍以上に向上することで、性能優先のTier0におい てHDDを代替した。次世代SSDも、フラッシュメモリを搭載した現世代SSDの性能の10倍以上を実現 することが必要である [2] [3]。また、ストレージのデータ転送速度の要求が年率40%で増大すると想定し た場合、次世代SSDの実用化が求められる時期は、2018年頃になると予想される。

相変化デバイスは、次世代ストレージデバイスの最有力候補である(図 2.2-5) [4]。相変化デバイスは 原子状態の違いを利用する抵抗変化型の不揮発メモリであり、電荷蓄積型のフラッシュメモリよりも高速・ 低電力である。また、他の抵抗変化型メモリである MRAM や ReRAM に対して、一方向の電流で動作で きるメリットがあり、それを活かして、物理的最少寸法のクロスポイント型セルによる低コスト化が原理的に 可能である。現状、相変化デバイスは、モバイル機器向けに実用化された段階にある。しかし、次世代 Tier0ストレージとして用いるためには、モバイル機器仕様の1/10以下の、さらなる低動作電力が求められ る。本研究は、新しい相変化材料である超格子等を優位化技術として、相変化デバイスを発展させ、従来 のフラッシュメモリにはできない、低電力・高速な相変化デバイスストレージの実現を目指す(図 2.2-6)。



図 2.2-5 相変化デバイスの概要



図 2.2-6 超格子相変化デバイスの次世代 SSD への適用

(2) 目標

【中間目標】(平成24年度末)

・単体デバイスとして、クロスポイント型メモリセル試作と動作実証。

・データ転送速度200MB/s を、従来の1/3 の電力(200mW)で可能とする単体デバイスの書き込み 動作、およびさらなる高速低電力化の可能性の根拠を示すこと。

【最終目標】(平成26年度末)

クロスポイント型メモリセルを集積化したメモリアレイ試作と動作実証。

- ・書き換え回数106回以上の達成
- ・データ転送速度400MB/s の高速動作実証
- ・従来の1/10 の電力(66mW)の低電力動作実証
- ・メモリセル面積4F<sup>2</sup>(F;最小加工寸法)のメモリアレイによる高集積性実証 上記のデータ転送速度や電力は、SSD モジュールを想定した目標である。上記を達成する単体デ バイスの書き換えエネルギーを以下のように算出し、開発目標とした(図 2.2-7)。

【中間目標】 30pJ 【最終目標(平成26年度末)】 5pJ

(平成27年度末)

- ・TRAM<sup>(\*)</sup>の1.2V以下の動作実証
- ・更なる電力削減効果(33mW以下)の見通しを得る
- (\*)TRAM:Topological-switching Random Access Memory

更なる電力削減効果(33mW以下)の見通しを得る単体デバイスの書き換えエネルギーを以下のように算出し、開発目標とした。

【最終目標(平成27年度末)】 2.5pJ



図 2.2-7 単体デバイスの書換エネルギー目標値の算出

参考1: 単体デバイスの書き換えエネルギーの目標値の算出方法

1ビット当たりの単体デバイスの書き換エネルギー E は、以下に式で算出される。

標】は(式 2)に W=66mW, D=400MB/s を代入することで、E=5pJ と算出した。

 $E = I \times V \times t$ (式 1)

ここで、 I: 電流, V: 電圧, t: 書き換え時間である。E は、SSD 電力 W とデータ転送速度 D より、  $E = W \div D \times R$ (式 2) のように算出される。ここで、R: メモリ消費電力配分、である。メモリ消費電力配分とは、SSD 電力に占め るメモリセルが消費する電力である。本研究では、R= 1/4 とした。単体デバイスの書き換えエネルギーの 【中間目標】は、(式 2)に W=200mW, D=200MB/s を代入することで、E ≒30pJ と算出した。【最終目

メモリ消費電力配分 R とは、SSD 電力 W に占めるメモリセルが消費する電力 M である。

$$R = M \div W$$
 (式 3)  
ここで、SSD 電力 W は、メモリチップ電力 MC とコントローラー電力 C の和である。

(式 5)

(式 6)

$$W = MC + C$$
 (式 4)  
本研究では、メモリチップ電力 MC とコントローラー電力 C は等しいと仮定する。

$$MC = C$$

 $W - MC \pm C$ 

メモリチップ電力 MC は、メモリセル電力 M と周辺回路電力 Pe の和である。

$$C = M + Pe$$

本研究では、メモリセル電力 M と周辺回路電力 Pe は等しいと仮定する。

M = Pe

(式 3)に(式 4), (式 5), (式 6)を代入することで、R=1/4 となる。

- (3) 研究開発成果
- (3)-1 超格子相変化デバイス材料技術開発 (共同実施 国立研究開発法人 産業総合技術研究 所、国立大学法人 名古屋大学、 国立大学法人 北海道大学、 国立大学法人 東京大 学、学校法人 中央大学)
- (a) Topological switching Random Access Memory (TRAM)の原理 相変化に要するエネルギーを低減するブレークスルー技術である、超格子材料技術を開発し、低

電力化を達成した成果を報告する。

相変化デバイスの超格子技術とは、本研究の共同実施先である産総研の富永淳二博士の提唱 する、新しい相変化現象を用いたものである [5]。超格子はゲルマテルル GeTe とアンチモンテルル Sb<sub>2</sub>Te<sub>3</sub>の積層から成るメタマテリアルである。超格子では、従来材料の結晶一非晶質間の相変化に 比べて、1/20以下のエネルギーでの結晶-結晶間の相変化が理論上可能である。

本プロジェクトでは、日本の独自技術である超格子デバイスを"Topological switching Random Access Memory (TRAM)"と名付けた [6]。TRAMの抵抗値は、GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子の原子構造とともに変化する。量子力学に基づく第一原理計算によると、超格子内の Ge 原子が接近した状態が高抵抗に、Ge 原子が離れた状態が低抵抗となる(図 2.2-8) [7]。高抵抗状態から低抵抗状態への変化は、超格子内で異なる高さに位置する Ge と Te が、同じ高さになる遷移状態を経由し、次いで Ge と Te の上下関係が逆転した位置に移動することで起こる。低抵抗から高抵抗への変化は、逆の動きをたどる。原子移動の最小エネルギー経路も求められ、超格子の抵抗変化に要するエネルギー障壁(活性化エネルギー)は、およそ 2.5 eV と算出された。



図 2.2-8 超格子の原子構造、抵抗状態、及び原子移動の最少エネルギー経路

超格子の安定状態は、電荷量に依存して変化する(図 2.2-9)。電子を注入した場合、Ge-Ge 間の電子密度の増大とともに化学結合が強化されるため、高抵抗状態の超格子が安定となる. 逆に, 電子を引き出すと Ge-Ge 間の電子密度が減少して, 化学結合が弱まるために低抵抗状態が安定と なる。TRAMの抵抗変化は、電圧パルスによる電荷変動をきっかけとして起こる。



図 2.2-9 超格子中の電荷密度とエネルギー障壁

#### (b) 超格子成膜技術

GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子は、300 mm ULSI プロセス用のマルチカソードスパッタ装置を用いて作製した(図 2.2-10)[8]。GeTeとSb<sub>2</sub>Te<sub>3</sub>の薄膜を平坦に成膜するためには、基板に六方晶系であるSb<sub>2</sub>Te<sub>3</sub>のC 軸を垂直成長させ、その上に立方晶系のGeTeの[111]軸を積層する。この際、GeTeの結晶化温度230℃以上に成膜温度を設定すると、Sb<sub>2</sub>Te<sub>3</sub>がテンプレートとなりGeTeが六方晶化する。ただし、Sb<sub>2</sub>Te<sub>3</sub>の結晶化温度がGeTeよりも約20℃低いため、GeTe成膜時にSb<sub>2</sub>Te<sub>3</sub>が劣化しない程度に成膜温度を抑えた。超格子膜の品質は、透過型電子顕微鏡(TEM)で観測した。開発初期の超格子はGeSbTeが混合する低品質膜であった。この不良は、GeTe/Sb<sub>2</sub>Te<sub>3</sub>を高温成膜すると発生しやすい。そこで、成膜温度を低減して不良を除去し、サブ nm の原子の干渉縞が観測される高品質な超格子成膜を実現した。



Sb<sub>2</sub>Te<sub>3</sub> 膜の原子構造は、HAADEF-STEM (High-Angle Annular Dark-Field Scanning Transmission Electron Microscopy) とEDX (Energy Dispersive X-ray fluorescence) の組み合わせ 分析で確認した(図 2.2-11)。Sb<sub>2</sub>Te<sub>3</sub>は基本的な原子5層構造(quintuple layer, QL)を構成し、予想 通り、Te-Sb-Te-Sb-Te の順に配列していることがわかった。QL 間には、Te 原子間のファンデルワー ルス結合による Te-Te ギャップが予想通り存在し、Sb<sub>2</sub>Te<sub>3</sub> が良好に積層されていることがわかった。 一方、GeTe 層はQL が乱れた領域(7 layers)に存在する。超格子中のGeTe 層は、Ge-Te-Te-Ge(低 抵抗状態)、Te-Ge-Ge-Te(高抵抗状態)、Ge-Te-Ge-Te(混合状態)の3 種類の配列をとる可能性が ある。しかしながら、EDX の検出感度不足のため、本手法によって GeTe 層を分析することができな かった。



図 2.2-11 超格子の HAADEF-STEM 像と超格子中の Sb<sub>2</sub>Te<sub>3</sub> 層の EDX 像

GeTe 膜の原子配列は、低入射角度シンクロトロン放射光 X 線回折実験を用いて確認した[9]。具体的には、実験データと計算結果を比較し、超格子中の GeTe 原子配列に特徴的なピークの存在を確認する手法を用いた(図 2.2-12)。まず、比較的低温の 200℃で成膜した超格子は混合状態化することがわかった。第一原理計算上、混合状態はエネルギー最小となり、超格子の特性が発現しにくいと考えられている。GeTe 層の混合状態化は、比較的高温の 240℃成膜を用い、GeTe 層の原子配列を Ge-Te-Te-Ge 低抵抗状態にすることで解消した。



図 2.2-12 低入射角度放射光 X線回折データと計算結果、及び超格子のエネルギー

開発初期の超格子の組成は、化学量論組成(GeTe)<sub>2</sub>(Sb<sub>2</sub>Te<sub>3</sub>)<sub>4</sub>を基本とした。しかしながら、超格 子内での原子移動の起こりやすさは超格子の組成に依存すると考えられる(図 2.2-13)。Ge 原子が 少なく原子空孔が多い超格子,すなわち Ge 欠損系超格子(GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub> (x < 0.5))では、Ge 原 子が移動しやすく、超格子特性がより発現しやすくなると想定される。逆に、Ge 原子が過剰な系 (GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x > 0.5))では、Ge 原子の移動が起こりにくいと考えられる。このモデルを検証す るため、本研究では、Ge 組成を変えた GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub> 超格子膜を作製した。GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子 膜と同様に、GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub> 超格子膜は、Sb<sub>2</sub>Te<sub>3</sub> と GexTe<sub>1-X</sub> をマルチカソードスパッタで積層して 作製した。



図 2.2-13 GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub>超格子のモデル

(c) 超格子成膜技術

超格子膜の電気特性は1Resistor (1R) TEG で試作評価した(図 2.2-14)。1R TEG は、超格子膜 をタングステン下部電極(bottom contact electrode, BCE)プラグ上に成膜し、タングステン上部電極 (top electrode, TE)を成膜・加工して作製した [10]。メモリセルの BCE は、タングステンを成膜後、柱 状に加工して作製した。BCEの最少加工寸法はおよそ 50nm であった。1R 型メモリセル試作においては、多少のラフネスを有する BCE パターン付きウェハ基板上への、安定的な超格子成膜が求められる。そこで、膜厚 5 nm 以上の Sb<sub>2</sub>Te<sub>3</sub>超格子膜を、基板直上に配置するボトム層として成膜し、その結晶構造をテンプレートとして、超格子の周期構造を積層した [11]。次いで、超格子の周期層数の仕様を分流して定めた。その結果、膜厚ばらつきや均一性に優れ、かつ、ドライエッチング加工が容易となる超格子膜として、比較的薄い構造である【GexTe<sub>1-x</sub>=1nm/Sb<sub>2</sub>Te<sub>3</sub>=1nm】周期数=5 を超格子の基本周期構造とした。



図 2.2-14 超格子を搭載した 1R TEG の試作

TRAM の ULSI としてのフィージビリティチェックは、1Transistor-1Resistor (1T-1R)型メモリセルを 試作評価して行った(図 2.2-15)。用いた基板は、4 層 Cu 配線付きの 65nm ノード 300 mm CMOS 基板であり、ルネサスエレクトロニクスで作製・調達した。本基板を産総研スーパークリンルーム(SCR) へ導入し、Cu 配線間に超格子膜を埋め込んだ BEOL(Back-End-Of-Line)デバイスとして 1T-1R TRAM デバイスを試作した [12]。

SCR 工程は、CMOS 基板 M4 配線への接続ビア開孔から始まる。メモリセル BCE は、タングステ ンを成膜し、柱状に加工して作製する。BCE の最少加工寸法はおよそ 50nm であった。その後に層 間膜(interlayer dielectrics, ILD)を埋め込み、CMP により BCE 上面を露出させる。次いで、Sb<sub>2</sub>Te<sub>3</sub>を ボトム層とする超格子膜とタングステン上部電極を、基板上にスパッタ成膜した。メモリセル抵抗素子 は、上部電極と超格子膜を、下部電極上面を覆う形状にドライエッチング加工して作製した。次いで、 層間膜を埋め込み、CMP により上部電極(TE)上面を露出させた。TE と配線を接続するビアを開孔 し、ビット線となる M5 配線、及び Al パッドを作製することで、CMOS 基板と Cu 配線間に抵抗素子を 埋め込んだ 1Transistor-1Resistor (1T-1R)型メモリセルのサンプルを試作した。

サンプル完成後の超格子メモリセルの品質は、XRD、及び TEM 観察で確認した。超格子膜には、 メモリセル形成後に Cu 配線(M5)形成時等の 350℃熱負荷がかかる。この熱負荷を経たサンプルに おいても、超格子に特徴的な回折データや原子の干渉縞が確認された。すなわち、超格子膜の構 造が配線工程後も保持されていることがわかった。



図 2.2-15 1T1R 型メモリセル試作のプロセスフローとアレイ断面図

1T-1R TRAM デバイスの統計データ取得のため、16kb テストチップ、及び 2Mb メモリマクロアレ イを試作した(図 2.2-16)。16kb テストチップは、ロウデコーダ、カラムデコーダ、及びデコーダ選択 回路を搭載し、抵抗値の累積度数分布や抵抗電圧特性を取得するために用いた。2Mb メモリアレイ マクロは、リード動作のためのセンスアンプやデータバッファ、ライド動作のためのライトドライバー(リ セットバッファ、セットバッファ)等から構成され、QFP208 パッケージ実装まで行った。2Mb メモリアレ イは、主に抵抗電圧特性や FBM(Fail-Bit-Map)を取得するために用いた。



図 2.2-16 16kbit テストチップと2Mbit メモリマクロアレイ

# (d) 1R型 TEG 電気特性評価

材料開発の成果の確認を目的として、超格子膜の電気特性を1Resistor (1R) TEGを用いて評価 した。評価した超格子膜は、①開発初期のGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜、②高品質化したGeTe/Sb<sub>2</sub>Te<sub>3</sub>超 格子膜、③組成を適正化したGexTe<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub>超格子膜、の3種類である。1R素子は、タングステン 下部電極プラグ上に形成した超格子膜とタングステン上部電極の積層構造とし、電気測定によって 起こる抵抗変化を観測した。

開発初期の GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子膜を用いた 1R 素子の電気測定においては、およそ1 MΩの高 抵抗状態と2kΩの低抵抗状態の間で変化する、抵抗比2桁以上での書き換え動作を確認した(図 2.2-17)。超格子素子の動作電圧は1Vであり、従来材料の1.3Vより低電圧で動作した。また、低抵 抗化に要した書き換え電流は60 uA であり、従来相変化材料のセット電流2 mAの1/30以下となる ことを確認した。一方、超格子の高抵抗化に要した書き換え電流は1 mA と、従来材料の2 mAの 1/2 であった。書き換え回数は、抵抗比100倍以上を確保して、100万回以上を達成した。



図 2.2-17 開発初期の超格子デバイスの動作特性

次いで、成膜条件を適正化して GeSbTe が混在する不良を除き、高品質化した超格子膜を搭載した 1R 素子を電気測定した(図 2.2-18)。その結果、1 MΩの高抵抗状態と1 kΩの低抵抗状態間の 抵抗変化が起こった。低抵抗化電流は、従来の GeSbTe 合金材料を用いた PRAMの低抵抗化電流の 1/5 である 100uA、高抵抗化電流は 1/15 である 400uA に低減した。高品質超格子膜の書き換え サイクルを行ったところ、抵抗ばらつきが低減した上で、書き換え回数が、低品質膜の百万回から1 億回以上に向上した。



図 2.2-18 高品質化した超格子デバイスの動作特性

本サンプルを用いて、100 万回書き換え動作後のデバイス断面を TEM 観察した。その結果、 GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子の結晶構造が保持されおり、従来の結晶一非晶質転移と異なる"溶融しない" 抵抗変化が起こっていることを確認した(図 2.2-19)。

また、温度 200℃で成膜した、Ge-Te-Ge-Te 混合状態の超格子膜を評価したところ、抵抗変化が 起こらなかった。これに対して、240℃成膜した Ge-Te-Te-Ge 低抵抗状態の超格子膜では、抵抗が変 化した(図 2.2-19)。この結果は、成膜条件によっては、動作しない超格子膜ができることがわかった。 そして、本研究における成膜条件は、超格子が動作する仕様である、GeTe 配列を Ge-Te-Te-Ge 低 抵抗状態とする仕様とすることに決定した。





図 2.2-19 100 万回書き換え後の超格子構造と超格子動作の成膜温度依存性

続いて、超格子動作の更なる低電力化を目的として、超格子膜中の GeTe 組成比を分流した 1R 素子の電気特性を評価した(図 2.2-20) [13]。GeTeGexTe<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x = 0.5)の Ge 化学量論系超 格子膜を用いたサンプルでは、約2 k $\Omega$ の低抵抗状態と1 M $\Omega$ の高抵抗状態間で、抵抗比2ケタ 以上の変化が電圧1 V で生じた。これに対して、GexTe<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x < 0.5)の Ge 欠損系超格子で は、およそ10 k $\Omega$ の低抵抗状態と1 M $\Omega$ の高抵抗状態間で、抵抗比2ケタ以上の抵抗変化が電圧 0.7 V で生じた。逆に、GexTe<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x > 0.5)Ge 過剰系超格子では抵抗変化が起こらなかった。

さらに、Ge 欠損系超格子においては、セット抵抗100k  $\Omega$ の場合に、書き換え電流55 uA で高抵抗 化動作させることに成功した。低抵抗動作に要する書き換え電流も55uA であった。得られた抵抗比 は2 桁以上であり、読み出し動作上、問題のない十分に大きな値である。本実験ではパルス幅50 ns による書き換えを行っており、単体デバイスの書き換えエネルギーは 1.9 pJ であった(1.9 pJ =55uA×0.7V×50nsec)。この値をもって、NEDO 最終目標(平成 27 年度)の更なる電力削減効果 (33mW 以下)の見通しを得る、に相当する 2.5 pJ 以下での書き換え動作を達成した。





(e) 1T-1R型 TEG 電気特性評価

TRAM の ULSI 動作を実証するために、IT-IR TEG の電気特性を評価した。用いた超格子膜は Ge 欠損系 Ge<sub>x</sub>Te<sub>1-x</sub>/Sb<sub>2</sub>Te<sub>3</sub> である。比較対象として、従来材料 Ge<sub>2</sub>Sb<sub>2</sub>Te<sub>5</sub> 合金を用いた PRAM デ バイスも試作評価した。評価サンプルの BCE 寸法は 50 ~60 nm である。評価した TEG サンプルは ①IT-IR 単体デバイス、②16kb テストチップ、③2Mb メモリアレイマクロ、の 3 種類である。

まず、1T-1R 単体デバイスの抵抗電圧特性を取得した(図 2.2-21)。デバイス特性は、ビット線電  $E V_{BL}$ の変化とともに高抵抗状態が低抵抗状態に、次いで低抵抗状態が高抵抗状態に変化する条 件を測定して確認した。得られた抵抗変化は、TRAM と PRAM ともに、二桁以上であった。TRAM セルの低抵抗化に要する電圧は 0.5 V であり、PRAM セルの 0.8 V のおよそ 60%に低減した。これ に加えて、TRAM セルの高抵抗化に要する電圧は 1 V であり、PRAM セルの 1.5V の 2/3 以下に低 減した。本結果により、NEDO 最終目標(平成 27 年度)の TRAM の 1.2V 動作を達成した。



図 2.2-21 1T-1R 単体デバイスの電気特性

電気特性の統計データは、16kb テストチップを評価して取得した(図 2.2-22)。まず、as-fab. 初期 抵抗値のチップ毎の累積度数分布中央値を求め、そのウェハ面内分布を表示した。ウェハ端を除け ば、概ね良好な面内分布を取得できており、TRAM と PRAM の主分布は同等に見えた。一方、ウェ ハ中央のチップより取得した累積度数分布においては、PRAM は良好だが、TRAM では高抵抗側 には、20~30 %の不良ビットが確認された。SEM 観察により、高抵抗化不良の主たる原因は、超格 子膜の剥離であることが判明しており、TRAMの超格子膜は、PRAMのGeSbTe 膜より剥離しやすい ことが示された。しかしながら、良品 bit の主分布があきらかに存在しており、集積化実証ができるレ ベルの TRAM が試作できたことも確認できた。



図 2.2-22 As-fab. 初期抵抗分布

次いで、16kbit テストチップを用いて、高抵抗化動作の統計データを取得した(図 2.2-23)。高抵 抗化動作は、抵抗電圧特性を測定し、電圧パルス印加後の抵抗値と、高抵抗化に要した電圧値を 取得して評価した。現状の TRAM には、剥離起因で、抵抗変化が起こらない不良ビットが約 20%存 在する。その一方で,残り 80%の良品ビットにおいて、累積度数分布を取得した結果,ビット線電圧 1.0V において、抵抗比 100 倍以上の変化を確認した。これに対して、従来の PRAM では剥離は生 じていないが, TRAM と同一の動作条件下(1.0 V)での抵抗変化は、ほとんど起こらなかった。 PRAM の場合は、1.3V 以上の電圧で良品 bit の大半が高抵抗化した。16kb テストチップの統計デ ータにおいても、TRAM の低電力性を確認できた。



TRAMの回路動作の確認は、ライト・リード回路を内蔵した 2Mb メモリアレイマクロを用いて評価した(図 2.2-24)。本メモリアレイマクロのチップは、QFP208 パッケージングに実装して評価した. 超格子膜の剥離の影響で、評価したマクロの as-fab 良品ビット率はおよそ 50%であった。本検討では、不良ビットを除く、良品ビットの主分布に注目し、1.5V から 2.5V の動作電圧下で取得した FBM(fail bit map)解析を行ったところ、Ge 欠損系超格子 TRAM マクロが、電圧 2.3V で不揮発記録動作することを確認した。PRAM も同様に評価したが、動作に要する電力が TRAM よりも大きいために、マクロの不揮発記録動作は起こらなかった。

上記測定において、ライト動作に用いたパルス幅は、従来の PRAM 動作条件を参考に、100ns と 設定した。しかし、メモリマクロでは、パルスを内部生成するため、TRAM のさらなる短パルス応答を 検証可能である。そこで、10 nsec 以下の短い幅のパルスを用いた TRAMの書き換え実験を行ったと ころ、10 ns 及び 5 ns の幅のパルスによる、抵抗比1ケタ以上を確保した TRAM の不揮発動作に成 功した。この結果は、従来の PRAM を凌駕する TRAM の高速動作が可能であることを示している。





### (3)-2 集積化のための要素技術開発

物理的最少サイズの 4F<sup>2</sup>クロスポイントメモリセル(F: 最小加工寸法)は、次世代 Tier0 ストレージ デバイスの集積化に必須の要素技術である。本研究では、新しい GeSbTe 合金系相変化新材料とポ リSiダイオードを用いたクロスポイントセルの技術開発を行った [14]。

(a) 材料開発

クロスポイント型セルの低電力動作を可能とする、新しい相変化材料を開発した成果を報告する。 相変化デバイスは、ジュール発熱による結晶一非晶質間の構造変化に伴う抵抗変化を用いて不 揮発記憶するメモリである。よって、効率的なジュール発熱、及び放熱抑制が動作エネルギー低減 のカギとなる。ジュール発熱は、メモリセル材料の抵抗率増大によって効率化する。放熱抑制には、 低熱伝導率の材料を用いるのが良い。

低電力効果を具体化するため、高抵抗・低熱伝導の熱拡散防止材料を用いたメモリセルの熱閉 じ込め効果を、デバイスシミュレーションを用いて計算した(図 2.2-25)。熱拡散防止層の抵抗率は、 従来の相変化材料を6.5 x 10-5 Ω・mの10倍、熱伝導率を従来の相変化材料の1.77 W/m・kの1/4 以下とした。熱拡散防止層 5nm + Ge2Sb2Te5 50 nm の積層構造に電圧印加した時のメモリセルの 到達温度は、熱拡散防止層無しの構造と比較して、飛躍的に上昇した。温度分布を求めたところ、 熱拡散防止層内に、熱が上手く閉じ込められることを確認できた。電極金属近傍に熱拡散防止層を 配置することで、従来比 1/10以下の低電力で相変化デバイスが動作する見込みを得た。



(a)デバイスシミュレーション(二次元)

図 2.2-25 熱拡散防止層の熱閉じ込め効果の計算

しかし、既存の材料には、所望の抵抗率と熱伝導率を満たすものが無い。そこで、本研究では、 GeSbTe の結晶をナノメートルオーダーに微小化し、結晶粒界効果による高抵抗率化と低熱伝導率 化を目指すこととした。具体的には、GeSbTe 相変化材料の中へ、濡れ性が GeSbTe に近くて密着性 に優れた材料を添加して、結晶化の物性を変化させた。材料の濡れ性は水滴の接触角測定法で評 価し、YSZ(イットリア安定化ジルコニア)が好適であることを発見した。

YSZ 添加には、マルチカソードスパッタで二つの材料を混合するコンビナトリアル手法を用いた。 YSZ 添加により、結晶サイズはおよそ 50 nm から 5 nm に低減した(図 2.2-26)。抵抗率は YSZ 添加 量により制御した。金属電極付き TEG に加工して、サンプルの抵抗率を測定することで、所望の抵 抗率 5.0 x 10-4 Ω・m 以上を得る条件を定めた。熱伝導率はサーモリフレクタンス法で測定した。ナ

ノスケール結晶化の効果で、YSZ 添加 GeSbTe の熱伝導率が 0.35 W/m・k、すなわち、従来材料 GeSbTe の 1/5 以下となることを確認した。本開発では、GeSbTe への YSZ 添加によりナノ結晶化した 新材料を nano-GST と名付けた [15]。



図 2.2-26 Nano-GST の TEM 像と抵抗率及び熱伝導率

Nano-GST はそれ自体が相変化材料である。よって、メモリセルをnano-GST+Ge2Sb2Tes積層構造 とせず、nano-GST 単層構造としてもよい。デバイスシミュレーションにより、nano-GST 単層構造セル の低電力性は、積層セルと同等であることを確認した。そこで、本開発では、成膜工程が比較簡単 にできる nano-GST 単層構造を用いて、メモリセル試作した。

電気特性を評価したメモリセルは、nano-GST を電極で挟んだ 1 Resistor (1R)型である(図 2.2-27)。Nano-GST サンプル評価において、4 k  $\Omega$ の低抵抗状態と40 M  $\Omega$ の高抵抗状態の間で 相変化する、抵抗比 4 桁以上での書き換え動作を確認した。高抵抗化電流は 0.33 mA で、熱拡散 防止層の無い Ge<sub>2</sub>Sb<sub>2</sub>Te<sub>5</sub> セルの高抵抗化電流 1 mA の 1/3 となることを確認した。Nano-GST 単体デ バイスの書き換えエネルギーは 3.6 pJ (3.6pJ=0.33mA×1.2V×10nsec)であった。本成果により、 NEDO 最終目標(平成 26 年度)5 pJ 以下を達成した。書き換え回数は抵抗比 100 以上を確保した 状態で、1000 万回以上を達成し、NEDO 最終目標(平成 26 年度)100 万回を達成した。



図 2.2-27 Nano-GST 1R TEG と高抵抗化電流、書き換えサイクル

#### (b) 集積化実証

ストレージデバイスには、DRAM やフラッシュメモリに匹敵する低コスト性・高集積性が求められる。 次世代抵抗変化型メモリの中では、安定的にユニポーラ動作する相変化デバイスのみが、最小加工 寸法 4F<sup>2</sup>のダイオードを用いた不揮発記憶が可能である(F:最小加工寸法)。

本研究では、クロスポイントセルの選択スイッチとして、ポリ Si pin ダイオードを試作評価した(図

2.2-28)。ダイオードを構成する金属/p型層ポリSi/i型真性層ポリSi/n型層ポリSi/金属の積層膜は、 ポリSi成膜装置を300mm つくばスーパークリーンルームに立ち上げて作製した。Ti/W 電極金属上 のポリSi積層の平坦性は、アモルファスSiの成膜及びそのアニール制御で実現した。pn 接合の電 界を緩和するために挿入した i型真性層ポリSi 中へのドーパント、及び金属原子の拡散は、アニー ル温度の低減で、目標の濃度 5×10<sup>18</sup> cm<sup>-3</sup>以下まで抑制しすることに成功した。



図 2.2-28 クロスポイントセルの模式図と pin ポリ Si の断面観察

ポリ Si ダイオードの整流特性は、寸法 150 nm のサンプルの IV 特性を取得して評価した(図 2.2-29)。本サンプルは良好な整流特性を示し、オン電流密度 13 MA/cm<sup>2</sup> @ 1.5 V、及びオフ電流 密度 1 A/cm<sup>2</sup> @ -2 V が得られた。オン電流オフ電流比は 10<sup>5</sup> 以上であり、クロスポイントアレイの選 択動作要件を満たした。ポリ Si ダイオードを用いるにあたり注意すべき点は、ライト動作の電圧印可 による pin 接合の劣化である。本研究では、ダイオードの破壊耐性を、電圧パルス入力による電流変 化を実測して確認した。上記の寸法 150 nm のポリ Si ダイオードにを評価した結果、目標のライト動 作 100 万回を行っても、ダイオードに印加される電圧パルスが 1.5 V-100 nsec 以下あれば、オンオフ 電流比が 10<sup>5</sup> 以上となることがわかった。



図 2.2-29 ポリSiダイオードの IV 特性と信頼性

メモリセル面積 4F<sup>2</sup> クロスポイントアレイは、ポリ Si ダイオード上に抵抗変化材料を配置して 1Diode-1Resistor(1D-1R)型とした。集積化のカギとなるメモリセル面積の 4F<sup>2</sup> 化は、ダイオードの自 己整合加工で実現した(図 2.2-30)。ダイオードの自己整合プロセスは、下部 W 膜/ダイオードポリ Si 膜/上部 W 膜の積層膜成膜からスタートする。X 方向のエッチングでは、加工を下部 W 膜上で止 め、次いで層間を絶縁膜で埋め込み平坦化する。X 方向に垂直な Y 方向でのエッチングでは、下 部 W 膜を分離するまで加工して、層間埋め込みと平坦化をリピートする。金属/p 型層ポリSi/i 型真性 層ポリ Si/n 型層ポリ Si/金属の積層膜の加工においては、ポリ Si と金属との界面へのダメージを防ぐ 必要がある。本研究では、界面にサイドエッチが入らない条件を見出し、垂直な加工形状のダイオ ードを作製した。以上のプロセスにより、下部 W 膜加工で形成されるワード線上(WL)上に、自己整 合的にダイオードを配置した。



図 2.2-30 4F<sup>2</sup>クロスポイント型セルのプロセスフロー

クロスポイントアレイに用いた抵抗変化材料は、nano-GST 相変化材料である。自己整合ダイオー ド上に nano-GST と上部電極金属 W を成膜し、ワード線の X 方向に垂直な Y 方向に加工してビット 線(BL)を作製した(図 2.2-31)。寸法 F = 100nm の nano-GST 膜はおおむね垂直な形状に加工さ れた。試作したクロスポイントセルの電気特性を評価したところ、2.5 V 以下の電圧パルスでのライト 動作を確認した。リード電圧 1V におけるオンオフ抵抗比は 1 桁以上であった。ちなみに、 Nano-GST 1R 素子の抵抗変化には 1V 以上の電圧を要することから、ポリ Si 1D 素子には、1.5V 以 下の電圧がライト動作時に印可されることになる。先に述べたように、電圧 1.5 V 以下でダイオード整 流特性が維持されることから、目標とするクロスポイントセルの 100 万回動作が可能であることがわか った。



図 2.2-31 4F<sup>2</sup>クロスポイント型セルの断面写真とライト動作

## (3)-3 その他の技術開発

最終目標達成に向けた重点取組事項として挙げていた(a)GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子と nano-GST の組み合わせ構造、及び(b)超格子 CVD 成膜技術、を報告する。

(a) GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子とnano-GSTの組み合わせ構造

本研究では、GeTe/Sb<sub>2</sub>Te<sub>3</sub>系超格子材料と、熱拡散防止機能を有する nano-GST 相変化材料の2 種類の新材料を開発し、それぞれの低電力性を確認した。これらの成果に加えて、超格子膜と nano-GST 相変化膜を組み合わせることにより、さらなる低電力化が起こる可能性もある。ジュール発 熱で抵抗変化が促進されるならば、nano-GST との組み合わせにより、超格子の高抵抗化に要する 電圧の低減が起こるであろう。

この仮説を検証するために、nano-GSTとGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜を積層した構造の抵抗素子を試 作評価した(図 2.2-32)。Nano-GSTとGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子の積層成膜には、小口径 PVD 装置を用 いた。この積層膜は、下部電極タングステンプラグを有するシリコン基板を、1~3cm 角に割ったチップ 上に成膜した。熱拡散防止機能を活用するため、nano-GST 膜は、放熱が起こりやすい下部電極直 上に配置した。電気特性を評価する抵抗素子は、nano-GST とGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子を連続成膜し、 その上に上部電極タングステンを成膜し、その後にメモリセル形状に加工して作製した。

超格子膜の周期層は、【GeTe(1nm)/Sb<sub>2</sub>Te<sub>3</sub>(4nm)】n=8 で一定とした。これに対して、比較対象とし て、nano-GST に加えて、熱伝導率が異なる複数の相変化材料を組み合わせ層として、それを下部 電極コンタクトと GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子膜の間に配置したサンプルを作製した。GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子膜 のみの標準サンプルも試作した。試作した nano-GST と GeTe/Sb<sub>2</sub>Te<sub>3</sub> 超格子を組み合わせた構造の 抵抗素子を評価したところ、抵抗比1桁以上の抵抗変化が起こった。しかしながら、高抵抗化電圧は、 標準サンプルと同じであった。Nano-GST 以外の相変化材料を用いたサンプルにおいても、高抵抗 化電圧は、ほぼ同様であった。すなわち、シュール発熱特性の異なる材料と組み合わせても、超格 子膜の高抵抗化電圧は変化せず、さらなる低電力化は起こらなかった。

GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子とnano-GSTの組み合わせ構造による、さらなる低電力化は実現しなかった。 しかし、この結果は、超格子の抵抗変化の主要因がジュール発熱ではないことを証明している。すな わち、本研究で提唱した電荷注入機構による抵抗変化モデルを間接的に証明している。



(a) 超格子とnano-GSTの組み合わせ構造

(b) 種々の組み合わせ構造の高抵抗化電圧

図 2.2-32 GeTe/Sb<sub>2</sub>Te3 超格子とnano-GST の組み合わせ構造の特性

# (b) 超格子 CVD 成膜技術

CVD(Chemical Vapor Deposition)技術には、PVD(Physical Vapor Deposition)技術を凌駕する、 超格子膜の高品質化を実現する可能性がある。第一に、化学反応による超格子膜の原子層レベル の膜厚制御、および界面制御の高度化である。GeTeとSb2Te3が所望の状態に制御された超格子膜 により、理論的に予想されるレベルまで動作エネルギーが低減される可能性がある。第二に、微細な ホール構造への埋め込みである。エッチング加工による側壁ダメージが生じないため、ホール構造 に埋め込まれた超格子膜には、書き換え回数の増大に代表されるデバイス性能の向上が期待でき る。

そこで、本研究では、超格子膜の CVD 成膜技術開発に世界で初めて着手した。まず、Sb<sub>2</sub>Te<sub>3</sub>、 GeTe、Ge<sub>2</sub>Sb<sub>2</sub>Te<sub>5</sub>の三種類の薄膜を300mmウェハ上に CVD 成膜した。Sb<sub>2</sub>Te<sub>3</sub>成膜には、平坦膜を 成膜しやすい、平面構造を持つ原料を用いた。SbTe の組成比は、Te 原料の供給量を変化させるこ とで制御し、Sb:Te=2:3 である所望の組成比を得た。GeTe 膜とGe<sub>2</sub>Sb<sub>2</sub>Te<sub>5</sub> 膜についても、原料の供 給を制御することで、Sb<sub>2</sub>Te<sub>3</sub> 膜と同じ温度(250°C)での成膜を可能とした(図 2.2-33)。超格子成膜 は Sb<sub>2</sub>Te<sub>3</sub> CVD 膜上に GeTe CVD 膜を積層して形成した。

CVD 超格子膜の電気特性は、ホール構造の抵抗素子を試作評価して行った。Sb<sub>2</sub>Te<sub>3</sub>(4nm)と GeTe(1nm)を繰り返し積層成膜したが、下部電極タングステン上への選択成長によって、直径 100nm のホールはボイドレスに埋め込まれた。この CVD 膜を TEM 観察した結果、格子整合した良 好な GeTe/Sb<sub>2</sub>Te<sub>3</sub> 積層構造が確認された。さらに、CVD 超格子膜を搭載したホール構造素子の電 気特性を評価したところ、不揮発動作を確認できた。高抵抗化に要する電流は、比較対象である PVD GeSbTe 膜をプレーナー構造に加工した抵抗素子よりも約 70%低減した。さらに、2 桁以上の抵 抗比を保持し、1 億回の繰り返し書き換えが達成された [16]。

CVD 超格子技術の課題は、GeSbTeがGeTe/Sb<sub>2</sub>Te<sub>3</sub>中に混合しやすことである。これは、CVD成 膜温度が250℃と高いために起こる不良である。低温成膜化による不良除去が不可欠である。



図 2.2-33 CVD 超格子膜の成膜技術と電気特性

(4) 達成度

中間目標および最終目標はすべて達成した。各目標に対する達成度は下記の通りである。 データ転送速度400MB/s を、従来の1/10 の電力(66mW)で可能とする単体デバイスの書き込み動作、 および更なる電力削減効果(33mW以下)の見通しを得る、を達成した。

・単体デバイスの書き換えエネルギーの目標を【中間】30pJ、【最終(平成26年度)】5pJ以下、 【最終(平成27年度)】2.5pJ以下と算出

・熱拡散防止機能を有するnano-GST 材料を開発し、単体デバイス書き換えエネルギー3.6pJを実証

・Ge欠損系GexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub>超格子素子を開発し、単体デバイス書き換えエネルギー1.9pJを実証

書き換え回数106回以上を達成した

・Nano-GST相変化素子の書換え回数107回を実証

・GeTe/Sb2Te3超格子素子の書換え回数108回を実証

TRAM (Topological-switching Random Access Memory)の1.2V以下動作を達成した

・1T1R 単体デバイスを試作評価し、書き換え電圧1V以下を実証

・1T1R 16kbテストチップを試作評価し、書き換え電圧1V以下を実証

クロスポイント型メモリセルを集積化したメモリアレイの試作と動作実証、及びメモリセル面積4F<sup>2</sup>のメモリ アレイによる高集積性実証を達成した。

・金属/p型層ポリSi/i型真性層ポリSi/n型層ポリSi/金属の積層膜の成膜・加工プロセス構築

- ・Nano-GST相変化材料を搭載した1D-1R メモリアレイを試作し、読み出し・書き換え動作を確認
- ・ワード線と選択スイッチダイオードを自己整合的に配置する4F<sup>2</sup>セルの加工プロセスを開発し、正常な選択・半選択・非選択動作を確認

最終目標達成に向けた重点取組事項

単体デバイスで実証した書き換えエネルギーの低減、及び書き換え回数を、メモリアレイ試作を通して 動作実証する。アレイ動作実証では、ビット歩留まりを考慮した、安定的な低電力化が求められる。そのた めには、超格子の抵抗値ばらつきの制御が必要となる。安定的な、さらなる低電力化手法としては、超格 子と熱拡散防止層の積層構造を、今後のメモリアレイ試作評価において重点的に取り組む。さらに、超格 子の高速・低電力性を活かした回路方式のフィージビリティチェックを通じて、デバイス・回路連携による 性能向上を狙う。

(5) まとめ

相変化を低いエネルギーで起こす、革新的な技術であるGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜を開発した。理論的な 成果としては、第一原理計算によって、GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子におけるGe原子の短範囲移動が抵抗変化を 発生させるモデルを提示した。本開発の超格子膜を用いた新メモリは、従来のPRAMと異なる動作機構 や優れた特性を有することから、"Topplogical switching Random Access Memory (TRAM)"と名付けた。 TRAMのプロセス開発における最重要課題は、超格子成膜である。本開発では、300mmウェハの成膜装 置を用いて、GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子構造形成に世界で初めて成功した。超格子膜は、GeSbTe合金の混合 等の不良を除いて高品質化し、その結晶構造は、サブnmの原子干渉縞のTEM実験等で確認した。超格子膜の電気特性は、50nm直径のW電極を有する抵抗素子を試作して評価したが、100以上の抵抗比を 保持しながら書き換え回数1億回以上を実証した。さらに、本開発では、超格子内での原子移動が起こり やすいGexTe<sub>1-X</sub>/Sb<sub>2</sub>Te<sub>3</sub>(x < 0.5, Ge欠損系)超格子膜を提唱した。本材料を用いた抵抗素子を試作評価 したところ、抵抗変化が化学量論組成のGeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子膜と比べて、60%の低電圧で起こることがわ かった。書き換え電流値は55uAで、書き換えエネルギーは最終目標を達成する1.9pJであった。以上の 結果は、データ転送速度400MB/s を、従来の1/10の電力(66mW)での書き込み動作、及び更なる電 力削減効果(33mW以下)の見通しを示している。続いて、TRAMのULSIとしてのフィージビリティをチェッ クするために、CMOS基板とCu配線間に超格子素子を埋め込んだ、1T-1R型メモリセルのプロセスを開 発した。超格子をSb<sub>2</sub>Te<sub>3</sub>ボトム層上に積層することで、ばらつきの少ない安定的な成膜を実現した。ドライ エッチング加工では、超格子膜の側壁不良を抑制する条件を見出した。1T-1R型の単体デバイス、及び デコーダ回路付き16kbテストチップを試作評価したところ、TRAMの動作電圧の最終目標を達成する書 き換え電圧1.0V以下での抵抗変化が起こった。これに加えて、2Mb マクロを開発し、ライト・リード回路を 用いたTRAM動作を確認した。マクロを用いることで、短時間パルス評価が可能となるが、本開発では、 **電圧パルス幅5ns以下でのTRAMの高速書き換えに成功した。** 

本開発では、高集積化のための要素技術開発として、ポリSiダイオードを用いたクロスポイントセル PRAMの技術開発も行なった。相変化材料としては、クロスポイント型セルで書き換え可能な、熱拡散防 止機能を有するnano-GSTを開発して適用した。1D-1R型のクロスポイント型セルのセル面積4F2化は、ワ ード線とダイオードを自己整合的に配置するプロセスを開発して実現した。寸法100nmの1D-1Rクロスポイ ント型セルアレイを試作評価したところ、高抵抗状態と低抵抗状態の抵抗比1ケタ以上を保持した読み出 し・書き換え動作を確認した。以上をもって、最終目標であるクロスポイント型メモリセルを集積化したメモ リアレイ試作と動作実証、及びメモリセル面積4F2のメモリアレイによる高集積性実証を達成した。

### 参考文献

- [1] R.F.Freitas and W.W.Wicke, IBM J. RES.&DEV, vol. 52, p. 439, 2008.
- [2] 竹内 健, 日経 BP 社 半導体ストレージ 2012, p. 81, 2012.
- [3] M.Fukuda, K.Higuchi and K.Takeuchi, Jpn. J. Appl. Phys, 50, 04DE09-2, 2011.
- [4] 高浦 則克, 日経 BP 社 半導体ストレージ 2012, p. 174, 2012.
- [5] R.E.Simpson, A.V.Kolobov, T.Fukaya, M.Krbal, T.Yagi, P.Fons and J.Tominaga, Nature Nanotechnology, vol. 6, p. 501, 2011.
- [6] N.Takaura, MRS Proceedings, 1697, mrss14-1697-hh09-01 doi:10.1557/opl.2014.549.
- [7] S.Kato, M.Araidai, K.Kamiya, T.Yamamoto, T.Ohyanagi, N.Takaura and K.Shiraishi, Extended Abstracts of the 2013 International Conference on Solid State Devices and Materials, pp. 544-545, 2013.
- [8] T.Ohyanagi, N.Takaura, M.Kitamura, M.Tai, M.Kinoshita, K.Akita, T.Morikawa and J.Tominaga, Jpn. J. Appl. Phys, 52, 05FF01, 2013.
- [9] T.Ohyanagi, M.Kitamura, M.Araidai, S.Kato, N.Takaura and K. Shiraishi, Appl. Phys. Lett, 104, 252106, 2014.
- [10] N.Takaura, T.Ohyanagi, M.Kitamura, M.Tai, M.Kinoshita, K.Akita, T.Morikawa, S.Kato, M.Araidai, K.Kamiya, T.Yamamoto and K.Shiraishi, 2013 symposium on VLSI technology, pp. T130-T131, 2014.

- [11] M.Tai, T.Ohyanagi, M.Kitamura, M.Kinoshita, T.Morikawa, K.Akita, S.Kato, H.Shirakawa, M.Araidai, K.Shiraishi and N.Takaura, 2014 symposium on VLSI technology, T22.4, 2014.
- [12] M.Tai, M.Kinoshita, T.Ohyanagi, T.Morikawa, K.Akita , N.Takaura, Advanced Metallization Conference 2014, 6-4, 2014.
- [13] T.Ohyanagi, N.Takaura, M.Kitamura, M.Tai, M.Kinoshita, K.Akita, T.Morikawa, S.Kato, M.Araidai, K.Kamiya, T.Yamamoto and K.Shiraishi, Technical digest of international electron devices meeting 2013, session 30.5, 2013.
- [14] N.Takaura, M.Kinoshita, M.Tai, T.Ohyanagi, K.Akita and T.Morikawa, Jpn. J. Appl. Phys, 54, D4DD01, 2015.
- [15] T.Morikawa, K.Akita, T.Ohyanagi, M.Kitamura, M.Kinoshita, M.Tai and N.Takaura, Technical digest of international electron devices meeting 2012, session 31.4, 2012.
- [16] T.Morikawa, M.Kitamura, T.Ohyanagi, M.Tai, M.Kinoshita, K.Akita and N.Takaura, Advanced Metallization Conference 2013, 7-6, 2013.

2.3 研究開発項目③ 原子移動型スイッチ

「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・オフ抵抗比、 小面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発」

(1) 背景と目的

高度情報化社会の発展には、IT ネットワーク機器・車載電子機器・情報家電機器・モバイル機器など、様々な用途で用いられるロジック集積回路の性能向上が不可欠である。近年、電子機器の製品サイクルが短縮し、短 TAT、少量多品種生産、頻繁な仕様変更等が必要となってきたため、ロジック集積回路の一部または全部の回路を再構成可能にした、プログラマブルロジックへのニーズが高まっている。プログラマブルロジックは、電子機器に組み込まれた後もその回路構成を変えられるため、ユーザーのニーズに沿った機能変更・追加、バグ修正、さらに不具合や劣化した回路の切り離し等をユーザーの手元で行えるようになる。このような柔軟なプログラマブルロジック集積回路を電子機器に組み込むことにより、ユーザーの意図した機能・動作が実現できるようになり、自然な形で人のニーズを満たし、行動を支援する"ヒューマンセントリック"な電子機器が提供できる。しかしながら、従来のプログラマブルロジックは、その大きな消費電力のためにコンシューマ市場へ浸透していなかった。したがって、プログラマブルロジックデバイスの動作時、および待機時の電力を削減することは、低炭素社会の実現に大きく貢献する。

現在のプログラマブルロジックデバイスでは、回路を再構成するスイッチに、パストランジスタと SRAM を組み合わせた SRAM スイッチが用いられている。しかしながら、上述のとおり、動作時 および待機時の電力が大きく、低消費電力化が強く求められている。そこで、本研究では、配線 切り換えを可能とするスイッチを対象に、ロジック集積回路の低消費電力化・低電圧化に対応可 能で、スイッチの書き換え時、および保持時の低消費電力化を実現する、超低電圧・不揮発スイッ チデバイスの開発を行う。具体的には、オン・オフ抵抗比が大きく低電圧に対応可能であり、スイッ チ素子の面積が小さく、配線容量およびスイッチ容量が小さく、さらに、書き換えに必要な電流と 書換え速度の積(電荷量)が小さいために、低電力書き換えが可能であるスイッチデバイスを開発 する。

(2) 目標

上記の目的を達成するために、次の目標を設定した。

【中間目標】(平成24年度末)

スイッチ素子の材料選定、素子構造の最適化を行い、単体素子での下記の動作検証を行う。

- ・単体素子性能として書換え電流と書換え速度の積が10-10A・s以下
- ・オン・オフ抵抗比105以上

・書き換え回数 10<sup>3</sup> 以上

【最終目標】(平成26年度末)

以上の成果に基づき、大規模集積化に必要なスイッチ素子特性のばらつきを低減し、300mm 径 Si 基板を用いてロジック集積回路を試作し下記を達成する。

・本スイッチにより配線切り換えを行ったロジック集積回路が 0.4V で動作可能であり、その際の消

費電力が、SRAM スイッチにより配線切り替えを行った従来型 1.2V 動作ロジック集積回路の 1/10 以下。

- ・スイッチ素子面積が、同一世代の SRAM スイッチを用いたプログラマブルロジックデバイス (PLD)に比べ1/20以下。
- (3) 研究開発成果
- (3)-1 原子移動型スイッチデバイス開発
- (a) デバイス開発(3端子原子移動型スイッチ開発)

超低電圧・不揮発スイッチデバイスとして、Cu イオンのイオン伝導・電気化学反応を利用した抵抗変化スイッチである原子移動型スイッチ(図 2.3-1)は有力な候補である [1-4]。しかしながら、原子移動型スイッチ素子のプログラミング電圧の低減に伴って発生する、オフディスターブ信頼性劣化(論理回路の動作電圧がスイッチに印加された時、経時変化に伴ってオフ状態のスイッチがオン状態に反転してしまう不良)が問題となり、低電圧化が困難であった。本開発では、図 2.3-2 に示す二つのスイッチ素子を相補的に配置した3端子構造 [5]を提案し、低電圧化と高信頼性の両立ができることを実証した。

提案した3端子構造を産総研 SCR で300mm 径ウェハを用いて試作し、その基本 I-V 特性を 検証した結果を図 2.3-3 に示す。試作および評価を行った3 端子原子移動型スイッチの基本構 成は、下部電極:Cu、固体電解質:PSE(polymer solid-electrolyte)、上部電極 Ru である。図中下 の TEM 写真には測定時の電流方向を示す。まず、素子を ON 状態へ遷移させるためには、双方 の原子移動型スイッチを OFF 状態から ON 状態にプログラミングするため、銅電極側に正電圧を 印加する。(図 2.3-3 (a))。このときの閾値電圧は約 2V であり、2V を超えたところで ON 状態へ遷 移することがわかる。続いてスイッチを OFF 状態へ遷移させるためには、双方のスイッチを OFF 状 態へプログラミングする。Ru 電極側に正電圧を印加することで高抵抗に遷移することがわかる(図 (b))。このようにしてプログラムされた、ON 状態と OFF 状態の双方のスイッチに、0.1V を印加して 電流値を計測したところ、約5 桁のオン・オフ比が得られることが確認された(図 2.3-3 (c))。





図 2.3-2 提案した相補型3端子原子移動型スイッチ



図 2.3-3 相補型 3 端子原子移動型スイッチプログラミング特性

続いて、相補型3端子デバイスについて、バイアス印加状態でのオフ信頼性の評価を行った。 相補型構造は2端子構造と異なり、一方の素子が相補的に動作して印加される電圧を軽減する ため、ロジック電圧(再構成回路の動作電圧でプログラム電圧より低い)が印加されている場合で も、オフ状態の長寿命化が期待される。図2.3-4に125℃で測定したON状態への遷移時間の電 圧依存性を示す。リファレンスとして、3.5Vでプログラミング可能な従来型の2端子素子のデータも 示した。2端子素子の場合には、3.5V動作の場合には、ロジック動作電圧(V<sub>DD</sub>)では10年以上の 寿命が予測されているが、さらに低電圧化した場合には10年の寿命確保が難しくなることが示唆 される。それに対して、相補型素子の場合には、2V動作であるにも関わらず、2端子素子に比べ ると約7桁長寿命化されることがわかる[5]。これは、2つの原子移動型スイッチによって、①印加 電圧が分割される、②必ず一方の素子が相補的に動作して印加電圧を軽減する、ことが原因とし て考えられる。以上から、相補型構造を用いることで、原子移動型スイッチの低電圧化時にも十分 なオフ信頼性が得られることが確認された。


図 2.3-4 オフ状態の信頼性の比較

さらに、保持信頼性改善のため、架橋を形成するための金属イオン供給源である Cu 電極の最 表面に、Al と Ti を添加した3元系銅合金を開発した。原子移動型スイッチの歩留り改善のため、 銅電極表面に形成するバッファプロセスが、スイッチオフ時のリーク電流に及ぼす影響について 検討を行った。16kb アレイのウェハ面内(66チップ)マップを取得したところ、AlTi バッファの酸化 不足によって残留した金属層が、オフ時のリーク電流経路を形成していることを突き止めた。この ようなリーク電流経路を抑制するようバッファプロセスを改良することで、ウェハ面内全域において 良好な歩留を得た。図 2.3-5 に改良バッファプロセスによるオフ電流低減結果を示す。



図 2.3-5 改良バッファプロセスによる 16kb 原子移動型スイッチアレイのオフ電流低減

次に、原子スイッチのスイッチング速度を改善するため、バッファ組成の検討を行った。AlTi バッファについて、スイッチング速度の組成比依存性を調査したところ、Al:Ti=1:1 の組成において、スイッチングスロープ(スイッチング時間の電圧依存性)が最少となる 56mV/dec が得られることがわかった。Al組成比が増加するとアルミナの不動態層が、Ti組成比が増加するチタニアの不動態層が表面に形成されることがわかった。表面に不動態層が形成されると、バッファの下層がメタル

層として残留するため、プログラミング時の銅のイオン化が抑制されたと考えられる。これにより、原 子スイッチのプログラム時間が高速化されるため、テスト時間を短縮することができるようになる。図 2.3-6 に原子スイッチの断面 TEM 像と対応する EDX イメージ、およびオン状態への遷移時間の 電圧依存性を示す[6]。



図 2.3-6 原子スイッチ (CAS) の(a)断面 TEM 像と(b,c,d)EDX イメージ(左) およびオン状態への遷移時間の電圧依存性(右)

(b) 回路技術開発

超低電圧・不揮発スイッチデバイス開発に用いる回路、および TEG(Test Element Group)設計を 行った。作成した TEG は、原子移動型スイッチの機能を検証する TEG、特性を評価する TEG の 2 種類に大別される。機能検証 TEG は 32x32 クロスバースイッチ、プログラマブルロジックセル等 である。特性評価 TEG は、図 2.3-7 に示すデコーダを用いたスイッチアレイ(容量は 16k-bit から 1M-bit)をはじめとして、シフトレジスタを用いたスイッチアレイ(容量は 1k-bit)、原子移動型スイッチ の静電容量評価 TEG、スイッチング時の寄生容量評価 TEG、信頼性評価 TEG 等である。16k-bit スイッチアレイはパラメトリックテスタにより、1M-bit スイッチアレイはメモリテスタにより、スイッチング 時の諸特性を評価する。



図 2.3-7 スイッチアレイ TEG。(a)16k-bit スイッチアレイの模式図、

(b)1M-bit スイッチアレイの模式図、(c)16k-bit スイッチアレイの光学顕微鏡写真、(d)1M-bit スイッチアレイの光学顕微鏡写真、(e)回路の概要。

さらに、上記基本 TEG および小規模回路の評価結果をフィードバックし、48x48 プログラマブル ロジックへマッピングする回路の検討を行った。まず、16 ビットマイクロプロセッサコアである OpenMSP430を、商用 FPGA ボード上で動作するようにし、簡単なプログラムの動作の確認を行な った。また、プロセッサ回路を商用 FPGA にマップした際の統計情報を分析し、要素回路毎の回 路規模などの情報を獲得し、原子移動型スイッチを用いた FPGA 試作チップの評価へとフィード バックした。

プログラマブルロジックに原子スイッチを用いる際の、最適なロジックセルアーキテクチャについ て検討した。典型的なテスト回路をマッピングして、そのエネルギー効率と面積効率を評価するこ とによって、1個のロジックセルあたり、4個のLUTを備え、ロジックセル4個分の長さ(セグメント長) の配線で接続される場合が最適であることが分かった。SRAM とパストランジスタの組み合わせた 場合に比べて、ロジックセル数が少なく(細粒度ロジックセル)、マッピング効率の高いアーキテク チャとできる。これは、原子スイッチの寄生容量がパストランジスタに比べて 1/10 程度であるため、 ロジックセル内の遅延とロジックセル間の遅延の差が小さく、ロジックセル間の配線を多用できるメ リットがあるためである[7]。

さらに、原子スイッチの強みである、低消費電力を特徴とした高性能計算を引き出す専用アー キテクチャの検討を行い、低消費電力動作と拡張可能性を考慮した階層構造を持つアーキテク チャとした(図 2.3-8)。ロジックセルを 4 行 4 列配置したものを TISSUE block とし、これを 6 行 6 列~8 行×8 列配置したものを演算素子アレイ(ORGAN block)と定義する。1デバイスは 16 式以 上の ORGAN block より構成され、900 式程度(Cell 数で 518、400 個~921、600 個)までの拡張 性を備える。市場・アプリケーションを考慮して ORGAN block 1 式に対し 1kb 以上の内部メモリを 配置する。LUT は、(a)機能、(b)面積、(c)遅延時間の観点から入力数 4~9 の範囲で検討し、7 入 力1 出力とした。



図 2.3-8 高性能計算を引き出す原子移動型スイッチ再構成回路アーキテクチャ

- (c) 原子移動型スイッチ信頼性研究(固体電解質材料とオフ信頼性)
  - 原子移動型スイッチのオンからオフ状態へ至るまでの各抵抗の温度依存性を観測し、各抵抗 の起源について考察を行い、図 2.3-9 の結果を得た [8]。まず、オン状態では、金属的伝導を示 す抵抗の正の温度係数が観測され、銅の架橋が形成されているものと推察される。オフ状態では、 絶縁体で見られるプールフレンケル伝導が確認され、PSE 中の銅が完全に回収でき、電圧印加 前の絶縁体の状態に戻っていると考えられる。TaO 等の金属酸化物(MOx)を固体電解質として用 いた場合には、オフ時の抵抗の温度依存性は弱く、トンネルリングやホッピングが支配的であるの と対照的である。オフ状態の伝導モードは初期状態と等しいことは、1 サイクル目のセット電圧(=フ オーミング電圧)が 2 サイクル以降のセット電圧に等しい実験事実を説明できる。TaO を固体電解 質に用いた原子移動型スイッチでは、金属酸化物を抵抗変化層に使う ReRAM 同様、フォーミン グ電圧はセット電圧の倍程度となっている。これは、図 2.3-9 にあるように完全に Cu を回収できな いか、フォーミング時に膜の劣化があるものと考えられる。PSE を用いた原子移動型スイッチにお いてオフ状態は初期状態のものと等しく高信頼であるといえる。



図 2.3-9 原子移動型スイッチのオンからオフ状態へ至るまでの架橋の生成・消滅過程。 PSE または金属酸化物(MOx)を固体電解質に用いた場合、それぞれ Cu の回収に 違いが生じると考えられる。

保持特性改善に関し、活性電極としては3元系銅合金[9]を、不活性電極としては Ru 合金を開発している。それらに加えて、微細化したエッジ構造を適用することと、後述する銅表面のプレクリ ーニング技術を開発することで、さらに保持信頼性を改善した。具体的には260℃の加速加熱試験において、図 2.3-10 に示す通り、不良率1ppmを達成した。



図 2.3-10 原子移動型スイッチの保持特性改善

原子スイッチのプログラム後の熱安定を評価するため、オン状態の保持試験を行った。意図的 に低いプログラム電流で原子スイッチの書き込みを行い、240℃~260℃の高温保持試験を実施 し、加速試験により不良率を算出した。得られた不良率の温度依存性から活性化エネルギーを抽 出したところ、Ea=1.5eVを得た。これは十分に高い活性化エネルギーであり、民生用 85℃程度の 温度では十分は保持信頼性が得られることが分かった。実際に 150℃にて 5000 時間の保持試験 を実施したところ、オン状態の抵抗変動率は 15%以下であり、優れた安定性を確認した(図 2.3-11)。



図 2.3-11 温度加速試験結果(左)および 150℃ 5000h高温保持試験後のオン抵抗変動率(右)

(d) 原子移動型スイッチ信頼性研究のための架橋形成機構の解明(共同実施 東京大学) ・架橋形成機構解明のための実験的検討

- 実験手法

原子移動型スイッチにおける架橋形成機構は、Cu 電極からの Cu の酸化溶解、固体電解質中 の Cu イオンの電気化学的輸送、不活性電極上での Cu イオンの還元反応によって構成される電 気化学反応と見なすことができる。ここで、Cu の酸化溶解・析出には、Cu+を電荷補償するプロト ン(H+)などの陽イオンが必要となるため、固体電解質の電界による分極(すなわち酸化・還元)が 重要であると考えられる。固体電解質中での電界による分極を実証するために、電圧を印加しな がら軟 X 線の電子分光が行える手法を開発し、電圧印加で電気化学分極が生じると考えられる Gdドープ CeO2を用いて本手法の妥当性を検証した。

- 熱力学的・電気化学的モデルの構築

原子移動型スイッチでは、Cu 電極と固体電解質の間にバッファー層(ここでは TiO2)が挿入されている。バッファー層は固体電解質成膜時の Cu 表面の酸化を防止し、また、Cu の熱拡散を防ぐ働きがある。このバッファー層の材料や膜厚によって、セット電圧やオフ状態の保持特性が大きく変化することが実験的に分かった。そのため、架橋形成初期における、Cuとバッファー層界面でのイオン化がオフ信頼性に大きな影響を与えていると考えられる。

・シミュレーションによる検討

- 計算環境の整備・評価

架橋形成機構解明のために整備した計算環境は、(i)様々な組成・材料に対応でき、かつ固体 電解質部分についてはアモルファス構造を扱えること、(ii)架橋形成時のバイアス電圧印加が扱え ることを必要条件とした。特に、電圧印加を高精度に再現できるツールの改良・開発を行った。

- Cu/TaOx/Cu での界面付近のポテンシャル

Cu/アモルファス TaO<sub>X</sub>(Ta<sub>12</sub>O<sub>34</sub>)/Cu 接合系について、印加電圧前後でのポテンシャル差を非 平衡グリーン関数法により計算した。Cu およびアモルファス TaO<sub>x</sub> 層を別々に構造最適化して接 合した場合と、接合後に非平衡グリーン関数法によって構造緩和を行った場合についてそれぞれ 計算を行った。その結果、構造緩和前においては、Cuとの界面近傍のTaOx内のポテンシャル差 は構造緩和後よりも小さく、Cu原子の駆動力が小さいことが分かった。構造緩和により界面状態 が変化することから、界面近傍のCu原子の動きやすさは界面状態(電子状態や結合状態)に依存 することを示唆している。

- Cu 電極の結晶配向性が与える影響

Cu 電極として、メッキにより形成された Cu 配線を利用している。Cu 配線は様々な配向を持っ た微結晶から構成されており、配向によってCuの酸化速度の相違が懸念される。原子移動型スイ ッチのスイッチング特性に与える影響について、配向性の違いを計算と実験の両面から明らかに する必要があった。第一原理計算により、表面エネルギー、および仕事関数が配向に依存性があ ることが分かった。仕事関数は、中性の銅から電子を真空中に引き抜くのに必要なエネルギーに 相当することから、銅がイオン化するエネルギーと相関があると考えられる。計算結果から、均一な 配向性が望ましいということが分かった。

- (3)-2 集積化開発
- (a) 集積化技術

図 2.3-12 に 3 端子原子移動型スイッチの集積化プロセスフローを示す。製造ラインにて形成した CMOS 基板上に SiCN/SiO2 のハードマスクを形成し、M4 配線間にホールを形成した。続いて バッファー層(TiO2)、PSE(ポリマー固体電解質)、Ru(不活性電極)、Ta(Ru 保護電極)を堆積し、加工用ハードマスク SiCN/SiO2を成長した。ドライエッチングによってスタックを加工し、全面を SiN 膜で封止した。続いて埋め込み性に優れる HDP-SiO2 膜をビア層間絶縁膜として成長し、層間膜 CMP によってビア層間膜の平坦化を行った。上層配線層間絶縁膜として ULK(k=2.7)/SiO2 を成 長し、ビアファースト法によってデュアルダマシン溝加工を行った。開口部にバリアメタル(Ta/TaN) と銅を埋め込んで Cu-CMP を実施して上層配線を形成した。さらに上層の配線には BEOL プラットフォームで開発したセミグローバル配線を用いた。



図 2.3-13 には、CMOS 基板上に作製した3端子原子移動型スイッチの断面 TEM 写真を示す。

M4 配線上に原子移動型スイッチが搭載されていることがわかる。素子の上は平坦化されており、 上層配線の短絡なく形成できていることがわかる。右図のTEM写真は原子移動型スイッチ部の拡 大写真である。二つの原子移動型スイッチの上部電極が一体化され、コンパクトに3端子素子が 形成できていることがわかる。



図 2.3-13 CMOS 基板上に作製した 3 端子型原子移動型スイッチの断面 TEM 写真

上記集積化プロセスをさらに改善し、素子不良や素子特性ばらつき増加などの原因を調査、対策・改善を行い、中規模な回路動作(スイッチ数 1Mbレベル)を検証するために必要な、十分に低いばらつきを実現した。前述のオフ時リーク電流歩留り、および優れた保持特性を維持しながらプログラミング電圧ばらつきの改善を検討した。具体的には、下部銅電極の開口工程後、デガス→プレエッチング(PE)→バッファーの成長工程を真空一貫で行うことができるよう、スパッタ装置の改造を実施した。これにより、CuO層の形成、およびCu拡散によるプログラミング電圧ばらつきの悪化を抑制、さらに PE処理条件、バッファー膜厚最適化、および合金比率の最適化を実施し、その結果、図 2.3-14 に示す通り $\sigma$ =0.186V となる良好な結果を得た。



図 2.3-14 PE 条件最適化、バッファー膜厚最適化、合金比率最適化による プログラム電圧ばらつき低減

(b) 汚染除去技術

原子移動型スイッチの製造工程において、一般的なロジック LSI の製造プロセスと異なる工程 は、Ru、Ta のドライエッチング工程が挙げられる。そこで、Ru/Ta のドライエッチング工程後に枚葉 式のドライクリーニング処理を導入し、次に投入されるウェハの裏面汚染レベルを評価した。図 2.3-15 に、ウエハ作業後の次のウエハへの金属汚染転写を TREX により評価した結果を示す。評 価した全ての金属元素において、下地 CMOS に悪影響を与えるレベルではないことがわかる。さ らに、ドライクリーニング運用 6 カ月後においても、裏面金属レベルの増加がないことから、安定し たクリーニング処理が行われていることがわかる。

| 元素 | ドライエッチャー<br>(運用開始直後) | ドライエッチャー<br>(運用6カ月後) |  |
|----|----------------------|----------------------|--|
| K  | 0.0E+00              | -00 1.1E+09          |  |
| Ca | 5.4E+09              | 9.9E+09              |  |
| Ti | 1.7E+10              | 8.9E+09              |  |
| Cr | 1.2E+10              | 1.0E+10              |  |
| Fe | 1.6E+09              | 1.6E+09              |  |
| Ni | 1.5E+09              | 5.7E+08              |  |
| Cu | 8.9E+08              | 2.6E+08              |  |
| Zn | 8.8E+07              | 4.3E+09              |  |
| Ru | 0.0E+00              | 0.0E+00              |  |
| Та | 3.7E+08              | 1.1E+10              |  |
| Zr | 8.3E+09              | 6.7E+09              |  |
|    |                      | 単位:atom/cm2          |  |
|    |                      | 汚染規格:5E+10以下         |  |

図 2.3-15 TREX により測定した次作業ウエハ裏面の金属汚染評価結果

(c) 3 端子原子移動型スイッチアレイ動作特性

図 2.3-16 にデコーダ付き 1k-bit スイッチアレイによって評価した、相補型 3 端子素子の、(a)閾 値電圧の分布と、(b)オン・オフ時の電流値の分布を示す [10]。閾値電圧は中央値 1.8V にて σ =0.2V が得られた。小規模な回路動作を検証するためには、十分に低いばらつきであると判断で きる。一方、オン・オフ比に関しては中央値で約 4.5 桁が得られており、こちらも小規模回路の実証 には十分な値が得られていると判断できる。図 2.3-17 に初期的に評価を行った、3 端子原子移動 型スイッチの書換え回数評価結果を示す。まだ、書換え回数の増加に伴い抵抗(電流)ばらつき が大きくなる傾向がみられるが、10<sup>3</sup> 回以上の書き換え耐性が得られた。

図 2.3-18 は、原子移動型スイッチのプログラム電流やスイッチング速度などの、スイッチング特性を明らかにするために計測した 0.5k-bit スイッチアレイのスイッチ抵抗分布である。4 ビットの素子がフェイルしているものの、ほとんどの素子は 200nsec、500uA(電流速度積:10<sup>-10</sup>A・sec)のプログラムパルスでプログラム可能であり、小規模回路の実証には問題ないレベルである。



図 2.3-16 1k-bit スイッチアレイでのばらつき評価結果



図 2.3-17 3 端子原子移動型スイッチの書換え回数評価結果



図 2.3-18 0.5k-bit 原子移動型スイッチアレイの抵抗分布

(d) 小規模 TEG によるプログラマブル機能検証

開発した集積化プロセス技術を用いて3端子原子移動型スイッチを集積化し、クロスバースイッ チとプログラマブルロジックの機能検証を行った。

図 2.3-19(a)は CMOS 基板上に集積化した 32x32 のクロスバースイッチとクロスバースイッチを 介した信号の伝達を示す。図 2.3-19(b)のように対角線にクロスバースイッチをプログラムし、図 2.3-19(c)に示す通りクロスバースイッチの入力 X5 の信号が、クロスバースイッチを介して Y5 に正 常に伝達されていることを確認した。

次に、プログラマブルロジックの機能検証結果を示す。評価したプログラマブルロジックは 3x3 のプログラマブルセルと、書込み用周辺回路より構成されている(図 2.3-20 (a))。各プログラマブ ルロジックセルは、2 つの4入力ルックアップテーブル(LUT)、およびフリップフロップ、配線ルーデ ィングのための16x19クロスバースイッチ等から構成され(図 2.3-20 (b))、368 個の3端子原子移 動型スイッチにより、各 LUT およびクロスバースイッチのプログラミングを行う。さらに今回、RTL (Register Transfer Level)記述から回路をプログラムできるように、環境ツールも整備した。図 2.3-20 (c)において、RTL 記述から回路構成データを生成するためのフローが示されている。論理 合成、論理検証、配置配線を行い、回路構成データまで自動的に生成される。2bit 加算器(図 2.3-20 (d))や4bitカウンターなどの機能をプログラムし、回路の正常動作が確認できた。TEG 全体 で 3kb 個の3端子型原子移動スイッチが誤動作していないことが確かめられた[11]。



図 2.3-19 クロスバースイッチの機能検証。(a)32x32 クロスバースイッチ。 (b)クロスバースイッチのプログラム。(c)クロスバースイッチを介した信号の伝達。



図 2.3-20 原子移動型スイッチプログラマブルロジックの機能検証。 (a) チップの光学顕微鏡写真。(b) ロジックセルのブロック図。(c) RTL から 書込みデータ生成の流れ。(d) プログラムされた 2bit 加算器の動作。

(e) プログラマブル機能検証と動作特性比較

6x6 および 48x48 プログラマブルロジックを用いて、その機能検証を行った。6x6 プログラマブル ロジックでは、比較のために同規模の SRAM ベースプログラマブルロジックも作製した。原子スイ ッチベースのプログラマブルロジックは、SRAM ベースと比較すると、図 2.3-21 に示す通り、ロジッ クセル面積で-75%、電力で最大-61%、信号遅延で最大-65%が達成できた。電力と遅延において は 16bit カウンター(CNT16)、24bit 線形帰還シフトレジスタ(LFSR24)、4bit 乗算器(MPY4)などの 回路を、各プログラマブルロジックにマッピングして評価した。4bit 乗算器は信号の伝達経路が長 いことから、電力および遅延の改善が顕著であった。原子移動型スイッチを用いることによって、 経路長が短くなること、スイッチの段数が減らせること、スイッチの静電容量が小さくなることなどが 改善に寄与していると考えられる[12]。また、24bit線形帰還シフトレジスタにおいては、動作電圧0. 3V での動作が実証できている。さらに、デモボードを作製し、原子移動型スイッチを用いたプログ ラマブルロジックのデモを行った。用いたのは 6x6 セルで、グレイスケール化やカラー反転などの アルゴリズムを実行し、リアルタイムに画像処理が行えることを示した。

48x48 プログラマブルロジックでの機能検証においては、その 1/4 のセル(24x24)を用いて 16bitALUをマッピングし、その動作に成功した。本回路を実現するために 1Mbit の原子移動型ス イッチの内、80kbit が ON 状態にプログラミングされている。内部で発生させた命令セットに対して 正しい出力が得られていることを、ツールによって生成されたベリファイ波形との比較によって確認

できた。



図 2.3-21 (a)原子移動型スイッチを用いたプログラマブルロジック、および(b)SRAM ベースロジックセルとの信号遅延、(c)動作時電力の比較。比較では 16bit カウンター(CNT16)、
24bit 線形帰還シフトレジスタ(LFSR24)、4bit 乗算機(MPY4)を用いた。

さらに、64x64 プログラマブルロジックを用いて、市販の低電力 FPGA と比較を行った。図 2.3-22 に示すように SRAM とパストランジスタを原子スイッチに置き換えることによって、信号遅延が大幅 に改善し、比較対象である 40nm プロセスで製造された市販 FPGA と比較すると、電源電圧 0.8V において 2.5 倍高速であった。SRAMとパストランジスタを組みあわせたスイッチでは、信号のルー ティングのために N本の入力信号から1 つの信号を選択する際、多数段のスイッチを信号が通過 する必要があるのに対して、原子スイッチを N 個用いると、1 つの原子スイッチを通過するだけで 信号の選択ができるため、信号遅延を短くできる。さらに、遅延時間の短縮は、動作電圧を低くす ることに寄与し、64x64 プログラマブルロジックのアクティブ電力はリファレンスよりも 13%程度削減 することができた[13]。



図 2.3-22 (a) 64x64 プログラマブルロジックセルアレイ。(b) 算術演算回路(ALU)を原子スイッチ版(左)および SRAM 版プログラマブルロジック(市販 FPGA、右)へマッピングした場合の各クロック 周期に対する最低動作電圧。

(f) プログラマブルオフローダ機能検証

プログラマブルロジックによるオフロード処理を実証し、CPU には負荷が大きい処理を短時間に プログラマブルロジックで実行することで、チップの電力を下げることができた。実証に用いた 32x32 ロジックセルアレイ規模のプログラマブルロジックは、原子スイッチ ROM が混載された 32bitCPUと比較すると2倍程度のアクティブ電力を必要とするが、処理速度が60倍と非常に高速 である。また、不揮発性のためスタンバイ電力を必要としない。そのため、処理あたりのエネルギー 効率を30倍とできた。

(4) 達成度

中間目標および最終目標はすべて達成した。各目標に対する達成度は下記の通りである。

・スイッチ素子の材料選定、素子構造の最適化

下部電極:Cu、固体電解質:PSE(polymer solid-electrolyte)、上部電極 Ru を基本構成とする 3 端子原子移動型スイッチを開発し、2V のプログラム電圧と10 年以上のオフ信頼性を達成した。

・単体素子性能として書き換え電流と書き換え速度の積が10<sup>-10</sup>A・s以下

0.5k-bit スイッチアレイのスイッチ抵抗分布の計測により、4 ビットの素子がフェイルしているものの、ほとんどの素子は 200ns、500uA(電流速度積:10<sup>-10</sup>A・sec)のプログラムパルスでプログラム可能であることを確認し、単体素子動作としての目標を達成した。

・オン・オフ抵抗比 10<sup>5</sup> 以上

単体の3端子原子移動型スイッチの、ON状態とOFF状態の双方の抵抗値を0.1V印加時の 電流値から求めたところ、約5桁のオン・オフ比が得られることが確認された。

さらに、集積化した 1k-bit の 3 端子原子移動型スイッチアレイのオン・オフ比に関しては、中央 値で約 4.5 桁が得られた。

·書き換え回数 10<sup>3</sup> 以上

3端子原子移動型スイッチの書換え回数評価結果より、10<sup>3</sup>回以上の書き換え耐性が得られた。 ただし、書き換え回数の増加とともにスイッチ抵抗ばらつきが増大する傾向がある。

・大規模集積化に必要なスイッチ素子特性のばらつきを低減

スマートセンサ用データ圧縮アルゴリズムが検証可能な、大規模プログラマブルロジック回路に 適用可能なレベルまで、原子スイッチ素子特性のばらつきを低減できる集積化技術の検討を行っ た。Cu表面の清浄化技術の開発、さらにはバッファー層最適化によるスイッチング速度高速化技 術、およびリーク電流低減技術等の開発を行い、スイッチング電圧バラつきσ=0.186Vを達成し、 大規模原子移動型集積化技術として完成させた。

・300mm ウェハ上にロジック集積回路を試作し、以下を達成する。(a)本スイッチにより配線切り換えを行ったロジック集積回路が 0.4V で動作可能であり、その際の消費電力が、SRAM スイッチにより配線切り替えを行った従来型 1.2V 動作ロジック集積回路の 1/10 以下。(b)スイッチ素子 面積が、同一世代の SRAM スイッチを用いたプログラマブルロジックデバイス(PLD)に比べ 1/20 以下。

原子移動型スイッチを用いたプログラマブルロジック回路が、0.4V以下の0.3Vまで動作可能で あり、その際のアクティブ電力が、SRAM スイッチにより配線切り替えを行った従来型 0.8V 動作ロ ジック集積回路に比べ、約 1/10 であることを実証した。また、1.2V 動作 SRAM スイッチに対しては 1/20 以下であった。さらに、同一動作電圧でのアクティブ電力比較では、SRAM スイッチに対し、 60%減であることを実証した。

集積化した原子移動型スイッチ素子のスイッチ面積は 0.7um<sup>2</sup> であり、スイッチ素子の面積が同 一世代の SRAM スイッチの約 14um<sup>2</sup>の 1/20 であることを実証した。

(5) まとめ

低電圧プログラムと高いスイッチ素子信頼性を両立できる素子として、3 端子原子移動型スイッ チを開発し、2V のプログラム電圧と10 年以上の信頼性を達成した。また、3 端子原子移動型スイ ッチに用いている固体電解質である PSE は、TaO 等と異なり、銅の架橋を完全に回収できるため オフ状態は初期と同様に高信頼であることが分かった。

3 端子原子移動型スイッチの特性評価 TEG・機能評価 TEG の設計、および集積化プロセスの 構築を行い、3 端子原子移動型スイッチアレイの動作特性評価、および小規模 TEG によるプログ ラマブル機能検証を行った。その結果、書き換え電流・速度積、オン・オフ抵抗比、書き換え回数 ともに目標値を達成した。

集積化プロセスを改善し、素子不良や素子特性ばらつき増加などの原因を調査、対策・改善を 行い、中規模な回路動作(スイッチ数 1Mb レベル)を検証するために十分に低いばらつきである、 プログラミング電圧ばらつき σ =0.186V を実現した。動作検証においては、6x6 および 48x48 プロ グラマブルロジックを用いた。原子スイッチベースのプログラマブルロジックは、SRAM ベースと比 較すると、ロジックセル面積で-75%、電力で最大-61%、信号遅延で最大-65%が達成できた。平 成 26 年度に設計・試作を行った、プログラマブルロジックによるオフロード処理を実証し、CPU に は負荷が大きい処理を短時間にプログラマブルロジックで実行することで、チップの電力を下げる ことができた。実証に用いた32x32ロジックセルアレイ規模のプログラマブルロジックは、原子スイッ チ ROM が混載された 32bitCPU と比較すると 2 倍程度のアクティブ電力を必要とするが、処理速 度が 60 倍と非常に高速である。また、不揮発性のためスタンバイ電力を必要としない。そのため、 処理あたりのエネルギー効率を 30 倍とできた。

## 参考文献

- [1] N. Banno et al., Symposium on VLSI Technology, pp. 115-116, (2010).
- [2] M. Tada et al., IEEE Transactions on Electron Devices, vol. 57, no.8, pp.1987-1995, (2010).
- [3] M. Tada et al., IEEE International Electron Devices Meeting, pp.403-406, (2010).
- [4] M. Miyamura et al., IEEE ISSCC, pp.228-229, (2011).
- [5] M. Tada et al., IEEE International Electron Devices Meeting, pp.689-692, (2011).
- [6] N. Banno et al., "A Fast and Low-Voltage Cu Complementary-Atom Switch 1Mb Array with High-Temperature Retention", International Symposium on VLSI Technology 2014.
- [7] X. Bai et al., "Architecture of Reconfigurable-Logic Cell Array with Atom Switch: Cluster

Size & Routing Fabrics ", 23rd ACM/SIGDA International Symposium on Field-Programmable Gate Arrays.

- [8] K. Okamoto et al., IEEE International Electron Devices Meeting, pp.279-282, (2011).
- [9] M. Tada et al., IEEE International Electron Devices Meeting, pp.693-696, (2012).
- [10] N. Banno et al., Symposium on VLSI Technology, pp. 39-40, (2012).
- [11] M. Miyamura et al., IEEE International Electron Devices Meeting, pp.247-250, (2012).
- [12] M. Miyamura et al., "Low-power programmable-logic cell arrays using nonvolatile complementary atom switches", isQED2014.
- [13] M. Miyamura et al., "Low-active power of 17uW/MHz, zero-sleep power programmable logic BEOL nonvolatile configuration switch", 23rd ACM/SIGDA International Symposium on Field-Programmable Gate Arrays.

2.4 研究開発項目④ 三次元ナノカーボン配線

「集積回路チップ内において、機能ブロックの三次元集積を実現するための、 微細幅・超低電 気抵抗、超高アスペクト比配線・材料技術の開発」

(1) 背景と目的

集積回路チップの三次元高集積化には、個々の機能ブロック同士を接続するための多層配線の微細化・長距離対応、さらに縦方向の配線の超高アスペクト比化が不可欠である。現在、集積回路チップ内配線には、Cu、W 等の金属材料が主に用いられているが、配線寸法の微細化に伴って、結晶粒界や界面での、電子の非弾性散乱効果による配線抵抗の増大が顕著になりつつある [1] [2] [3]。既に配線幅 100nm を下回る領域で、この増大が現実のものとなりつつあるが、2020 年以降に予想される配線幅 10nm 前後の領域では、散乱の影響が著しく増大し、大幅な抵抗上昇が生じ、従来の金属材料では所要の性能を実現できない。加えて、三次元集積のためには、隣接のブロック間だけでなくチップ内の長距離(~0.7mm)の接続が求められている。また、急速に進みつつある不揮発素子等の機能ブロックの三次元積層集積のためには、微細でかつこれまでにない超高アスペクト比(コンタクトホールの深さと直径の比)のコンタクト開発が求められているが、将来的にはアスペクト比 30 の埋め込みが必要になると予想されている。

(2) 目標

以上のような必要性に基づいて、ナノカーボン材料を用いて、機能ブロックの三次元集積を実 現させる微細線幅(≦20nm)・長距離(≦0.7mm)に対応した横方向配線技術と、超高アスペクト比 (30)に対応したコンタクトプラグ技術を300mm 基板上で実証することを目標に開発を行う。具体的 には、集積回路チップ適用に求められる低温プロセスで、300mm径 Si 基板全面でのナノカーボ ン材料成長・加工・配線集積化に関する技術開発とともに、ナノカーボン材料の配線適用に関す る理論検討、先行的材料合成・評価等の配線基礎技術開発を行い、300mm 径 Si 基板上での配 線技術の有効性を実証する。以下に中間及び最終年度の目標を示す。

【中間目標】(平成24年度末)

- ・微細線幅(100nm)、低抵抗(シート抵抗<50Ω/□)の配線実証
- ・微細直径(90nm)、超高アスペクト比(≧16)のコンタクトホールへのナノカーボン材料埋め込み実証

【最終目標】(平成26年度末)

- ・微細線幅(≦20nm)、長距離(0.7mm)、低抵抗(シート抵抗≦3Ω/□)の配線実証
- ・微細直径(90nm)、超高アスペクト比(30)のコンタクトホールへのナノカーボン材料埋め込みと、 W以下の抵抗(接触抵抗を含む)の実証
- (平成27年度末)
- ・20nm以細幅のグラフェンに対し、低抵抗化に有効な、触媒金属等の腐食を制御可能なドーピング材料の決定。
- ・ビアプラグ材料としてのCNT構造に適したドーピング手法の見極め。

- (3) 研究開発成果
- (3)-1 ナノカーボン配線基礎技術
  - 本項では、微細幅ナノカーボン配線の低抵抗化に関する基礎技術の開発成果について述 べる。図 2.4-1 に低温多層グラフェン(MLG:Multi-Layer Graphene)を用いた微細幅低抵抗ナ ノカーボン配線実現のための開発課題をまとめて示す。プロジェクト目標である 3Ω/□@線幅 20nm は、配線断面アスペクト比を4とした場合、抵抗率で 30μΩ・cm 以下に相当する。900℃ 以上の高温成長グラフェンにおいては、最近になってこの抵抗率を下回る実測値が報告され [4] [5]、予想されていた低抵抗が実データとして確かめられた。しかし、本プロジェクトでターゲ ットとしている集積回路チップへの適用を想定すると、これら先行研究のような高温を必要とする 成長方法は用いることができない。一方で、低温で合成した MLG の抵抗は、高温で合成され た Kish グラファイトから剥離転写した MLG に比べ著しく高い。また、高温 MLG であっても、実 際に作製した配線では、微細化に伴ってエッジ散乱による抵抗率上昇があり、プロジェクト目標 抵抗に対しては大きな乖離がある(図中赤点が実測データ、赤線が近似結果) [6]。そこで、本 プロジェクトでは、まず配線集積プロセスへの適合性上もっとも重要な、低温での高品質 MLG 成長技術開発に取り組んだ。並行して、高温成長による理想的な結晶性を持つ MLG 配線であ っても生じる、微細化に伴う抵抗上昇を以下の 2 つの施策により低減することを目指した。施策 その 1 は、インターカレーション(層間ドープ)によるフェルミレベルシフトであり、抵抗線幅依存 性の実測結果から目標達成に必要と見積もられた 0.7eV 程度のフェルミレベルシフトの実証を 目指した。施策その2は、エッジ制御の理論検討で、将来想定されるより微細な世代への適用 可能性を示すための、原子レベルでのエッジ構造制御による低抵抗化可能性の検討を行っ た。



図 2.4-1 低温成長 MLG 微細幅低抵抗配線の開発課題

(a) ナノカーボン配線材料技術

一般に高結晶性のグラファイトは 1000℃以上の高温環境で形成され、CVD (Chemical Vapour Deposition)によるグラフェン合成もこの温度領域で行われている。しかし、本プロジェク

トがターゲットとしている BEOL 配線プロセスへの適用を想定した場合、デバイスや周辺材料への影響等からこのような高温を用いることはできない。本プロジェクトでは、この BEOL 配線プロ セスへの適用性を念頭に、触媒性のある金属を用いた低温(600℃台以下)での MLG 合成と、 その高品質化に取り組んだ。この取組みの基本成果として、図 2.4-2(a)に、触媒金属にコバル ト(Co)、炭素源にメタンを用い、600℃でプラズマ CVD 合成した膜の断面 TEM 像を示す [7] [8]。明瞭な積層構造とその層間隔(0.34nm)から、多層グラフェン(MLG)が成長していることが わかる。同図(b)は、これら触媒金属上で低温成長させた MLG に特徴的な MLG/触媒の界面 構造を示したもので、多数の成長例を観察した結果、低温での MLG 成長に図中のような触媒 の段差構造が深くかかわっていることを見出した [9]。多くの場合、成長した MLG は近傍の触 媒段差と同程度の高さを有しており、基板面の触媒の粒界を超えて、連続した MLG 層が伸び ている様子も観察される。これらは、MLG が基板面の個々の触媒結晶粒子から成長しているの ではなく、触媒段差を起点にして触媒面方向に成長していることを示唆している。



(a) 低温(600℃) CVDにより成長させたMLGの断面TEM像

図 2.4-2 低温 CVD 成長 MLG の断面 TEM 像と触媒段差での成長モデル

一般に、高温での MLG 成長は、図 2.4-3(左)に示すように、気相から高温で金属中に取り 込まれた炭素が、降温中に析出することによって起きると理解されている。このため、固溶度の 違いを生む高い温度での炭素雰囲気処理と、そこからの降温過程が重要となっている。これに 対して、固溶度の違いの生じにくい低温でも MLG が成長するのは、段差構造と局所的な温度 勾配をトリガーにした、異なる成長機構が働いているものと考えられる。



図 2.4-3 MLG の成長モデル (a) 高温 CVD、(b) 低温 CVD

図 2.4-4 に、Ni 触媒上で成長させた、低温 MLG の品質向上の結果を示す [10] [11] [12] [13]。同図上の SEM 像は BSE (backscattered electron) 像と呼ばれる反射電子による像で、原子 番号に比例したコントラストが得られる。すなわち、低原子番号元素に覆われている表面では暗 く、高原子番号元素で覆われている場合は明るく観察される。本図では、暗く見えるのがカーボ ンで被覆された領域に相当し、白い領域は相対的にカーボン膜厚が薄いか、または下地の触 媒金属が露出している領域である。また G/D 比は、グラフェンの結晶品質の指標として広く用い られているもので、ラマンシフトスペクトルにおける炭素六員環由来のGピークと、その欠陥由来 の D ピークの比である。すなわち、G/D 比はグラフェンにおける結晶の完全性の程度を表して おり、大きいほど高品質といえる。例えば、高温高圧で合成された高品質結晶グラファイトから 剥離転写した MLG では、Dピークは見られず、Gピークのみが観察される。図 2.4-4 に戻ると、 図中左の当初の成長条件では、G/D 比は 3 程度と低かったが、供給ガスの流量条件検討や、 触媒金属の大粒径化、さらに Ni 触媒を低温でエピ成長させ高配向化することによって、平均 G/D 比 40 以上と低温(650℃)成長グラフェンとしてはこれまでに報告のない高い結晶性を得る ことに成功した。これに伴って、膜の抵抗率(絶縁基板上に剥離転写して測定)も低減し、高温 MLG の抵抗率( $\leq 100 \mu \Omega \cdot cm$ )の 3 倍程度のところまで近づけることができた。

| 平面SEM<br>(BSE像)<br>MLG<br>Ni触媒 | <u>1µт</u> | <u>1µm</u>           | 1µm    |  |
|--------------------------------|------------|----------------------|--------|--|
| 成長プロセス<br>の改善点                 |            | C/H流量比等調整、<br>触媒大粒径化 | 触媒高配向化 |  |
| 結晶品質<br>(G/D比)                 | 2.9        | 18                   | 42     |  |
| 転写膜の抵<br>抗率<br>(µΩ·cm)         | 1400       | 400                  | 280    |  |

図 2.4-4 低温 CVD 成長 MLG の成長条件・触媒改善による高品質化

図 2.4-5 は、低温成長における結晶性向上の可能性を調べるために、Ni のエピ成長条件を 検討し、触媒をさらに大粒径化して成長させた結果である。一般的に、Ni 膜はアニールにより (111)優先配向し、その面はグラファイトの六員環格子とわずかな格子不整合(1.3%)で重なる ことから、グラフェン成長時のテンプレートとして働いていると考えられている。触媒段差を起点 にした横方向成長であっても、段差や下面の触媒方位が揃っていることが成長に寄与すると考 えられる。本実験では、Ni 膜をサファイヤウェハ基板上に形成し、低温(650℃)でアニールする ことによって(111)配向させた。このエピ Ni 触媒を用いて低温(650℃)で CVD を行ったところ、 同図(a)に示すように 5µm 以上の粒径のグラフェンが成長し、(b)に示すようにラマンスペクトル ではほとんど D ピークの見られない G/D 比 100 を超す高品質が得られた。この結果は、プロセ ス適合性の要となる成長温度は(600℃台まで下げても)、MLG の結晶品質の本質的な限界要 因にはなっていないことを示しており、低温での高品質 MLG 成長プロセスの可能性を示すもの である。



図 2.4-5 低温エピした大粒径 Ni 上で低温成長させた MLG の(a) 平面 SEM 像、 (b) ラマンスペクトル、(c) 断面TEM像

以上のようにして得たエピ Ni 上成長を含む低温 MLG を用いて、微細幅配線を作製し、抵抗・線幅依存性を高温 MLG と比較検証した。図 2.4-6 に抵抗検証用微細幅 MLG 配線の作製 プロセスを示す [6]。触媒上に成長させた MLG は、酸などにより触媒をエッチングして剥離し、 絶縁膜(SiO<sub>2</sub>)を形成した基板上に転写した。電子ビーム露光・リフトオフを用いて、金属電極を 形成した後に、エッチングマスクを形成してパターニングし、MLG を酸素プラズマなどによりエッ チングして細線化した。図 2.4-7 にこのようにして作製した微細幅(26nm) MLG 配線の上面 SEM 像と断面 TEM 像を示す [14] [15]。断面像より多層グラフェンの積層構造が観察され、所 望の構造が形成できていることが確認できる。



図 2.4-6 抵抗検証用微細幅 MLG 配線の作製プロセス



図 2.4-7 微細幅 MLG 配線の(a) 平面 SEM 像、(b) 断面 TEM 像と構造模式図

図 2.4-8 にこのようにして作製した微細幅 MLG 配線の抵抗線幅依存性を高温で合成された 高品質の結晶グラファイトから剥離転写して得た高温 (Kish) MLG の結果と比較して示す。 G/D=3.4 の初期の低温 MLG に比べ、上述のエピ Ni 上の低温 MLG は剥離・転写後でも G/D >20 あり、抵抗率も低減していることがわかる。これら G/D の異なる低温 MLG の抵抗率線幅依 存性は、高温 (Kish) MLG の近似結果 (赤の実線)から平均自由行程を短くするだけでよく近似 され、現状の到達点である G/D>20 の転写 MLG 膜は高温膜に対して約 1/5 の MFP と推定さ れた。一方で配線幅が 100nm を切る微細な領域での低温 MLG の抵抗上昇は、高温 MLG に 比べて小さく、最小線幅 12nm までの抵抗検証の結果、幅 20nm 台以下での抵抗は高温 MLG とほぼ同等、あるいはそれ以下であった。これは、現状の配線エッジ構造では、微細幅化に伴 って、配線内部よりもエッジでの散乱影響を受けやすくなるためと考えられる。



図 2.4-8 微細幅 MLG 配線の抵抗と線幅および膜品質の関係

(b) 超低抵抗ナノカーボン配線技術(共同実施 芝浦工業大学、東京工芸大学)

図 2.4-1 に示したように、グラフェンを低抵抗化するためには、結晶性の向上と合せてフェル ミレベルシフト(ドーピング)及びエッジ構造制御が必要である。本項では、フェルミレベルシフト のために取り組んだインターカレーション(層間ドーピング)に関する成果について述べる。イン ターカレーションとは、グラフェンの層間に化合物・元素を挿入させることで、図 2.4-9 に本開発 で選択した五塩化モリブデン(MoCls)をインターカレーションさせたグラファイトの構造シミュレ ーション結果を示す。本プロジェクトでは、層間化合物として、各種金属塩化物やハロゲンを中 心に検討し、それらのドーピングによるフェルミレベルシフトと抵抗低減を目指した [16] [6] [17]。

Graphene Graphene MoCl<sub>5</sub> Graphene Graphene MoCl<sub>5</sub> Graphene

図 2.4-9 MoCl<sub>5</sub>をインターカレーション(層間ドーピング)した MLG の構造例.第一原理計算に よりシミュレーションした stage2と呼ばれるグラフェン2層毎に挿入される構造

図 2.4-10 は、層間化合物として MoCl<sub>5</sub>を入れた場合のバンド構造変化を第一原理計算によ り検討した結果で、ドーピング前のバンド構造(図左緑色の線で示したバンド分散)がドーピング 後は0.6eV にシフトしただけで、構造自体はほぼそのまま保持されていることがわかる。(同図右 赤線で示したドープグラフェン由来のバンド分散)。これは、ドーピングによって、グラフェンの持 つ電導特性を劣化させることなく電荷数を増やせることを示しており、配線低抵抗化の観点でグ ラフェンへの層間ドーピングが有用な手段であることを理論的に確かめることができた。



図 2.4-10 MoCl<sub>5</sub>をインターカレーション(層間ドーピング)した MLG の構造とバンド構造シミュ レーション結果 バンド分散に変化がなく、フェルミレベルだけがシフトしている

図 2.4-11 に、実際に五塩化モリブデン(MoCl<sub>5</sub>)をドーピングした高温 MLG の断面 TEM 像 (a)と、その層方向の輝度変化(b)、およびそのフーリエスペクトル(c)を示す。(a)の積層方向(破 線)に沿って輝度を抽出し(b)、そのフーリエスペクトル(c)を求めたもので、赤線が MoCl<sub>5</sub>ドープ MLG の TEM 像に対するもの、破線が stage 2 の MoCl<sub>5</sub>ドープグラファイトのモデルを仮定した シミュレーション結果、灰色の線は未ドープ MLG の TEM 像に対するものである。TEM 像から 得たフーリエスペクトルは、MoCl<sub>5</sub>ドープのシミュレーション結果とよく合致しており、MoCl<sub>5</sub> がグ ラフェン2層毎に挿入された stage2と呼ばれる状態まで、ドーピングされていることが明らかにな った。



図 2.4-11 TEM 像のフーリエスペクトル解析結果

図 2.4-12は、各種ドーピング材料の比較により、現時点で候補として抽出した FeCl<sub>3</sub>と MoCl<sub>5</sub> を、それぞれ異なる寸法の高温 MLG 試料にドーピングした場合のラマンスペクトルである。図 中に示すように、MLG の G ピークは未ドープ時には 1580cm<sup>-1</sup>付近にあるが、前述のようなドー ピング構造をとると、高波数側にシフトする。これは、電荷密度の変化によるフォノン変化を反映 したものであることから、ラマンピークシフト自体が、ドーピングによるフェルミレベルシフトの効果 を示している。図 2.4-13 に FeCl<sub>3</sub>と MoCl<sub>5</sub>をそれぞれ層間ドープした MLG の抵抗を van der Pauw 法により評価した結果を示す。FeCl<sub>3</sub>でシート抵抗 1.4Ω/□、比抵抗約 5  $\mu$  Ω·cm と低抵 抗化目標 (3Ω/□)を超える低抵抗が得られた。MoCl<sub>5</sub>でもシート抵抗 4.7Ω/□、比抵抗約 9  $\mu$  Ω·cm とほぼ同様の低抵抗が得られた。ラマンピークシフトは、図 (a) の FeCl<sub>3</sub> では、試料サイ ズ 3  $\mu$  m 以下では明瞭でなくなっているのに対して、図 (b) の MoCl<sub>5</sub>では、1 $\mu$  m 以下の試料に おいても観察される。図 2.4-14 はこの結果をまとめたもので、FeCl<sub>3</sub>に比べて MoCl<sub>5</sub>は、より小さ な試料寸法までピークシフトが見られ、ドーピングが保持されることが示された。



図 2.4-12 (a) FeCl<sub>3</sub> および(b) MoCl<sub>5</sub>をドープした高温 MLG のラマンスペクトル

| 層間ドープ材料     | FeCl <sub>3</sub> | MoCl <sub>5</sub> |  |
|-------------|-------------------|-------------------|--|
| シート抵抗 (Ω/□) | 1.4               | 4.7               |  |
| 厚さ (nm)     | 37                | 20±5              |  |
| 抵抗率 (μΩ·cm) | 5.2               | 9±3               |  |

図 2.4-13 (a) FeCl<sub>3</sub> および(b) MoCl<sub>5</sub> をドープした高温 MLG のシート抵抗と抵抗率



図 2.4-14 層間ドープによるフェルミレベル(Ef)シフトの MLG サイズの関係

MoCls が、他の材料に比べてより微細寸法まで保持される理由を調べるため、MoCls をドー プした MLG のエッジ近傍の構造・組成を分析した。図 2.4-15 は、エッジ付近の断面 TEM 像で、 エッジから約 30nm 内側で層間隔が拡大している様子が観察された。これは、これより内側で MoCls が保持されていることを示している。図 2.4-16 は、同じ試料を EDX により元素分析した 結果で、この Mo および Cl マッピングからも、エッジから 30nm 以上内側で MoCls が保持されて いることがわかる。一方、それよりエッジに近い領域では、C はあるものの、Mo、Cl の濃度は低く、 エッジの外側に Mo、O、Si が存在していることがわかった。これは、エッジ近傍では MoCls が外 部に漏出するものの、外部に酸化物となって堆積していること、また Si の酸化物もかかわってい ることを示している。この酸化析出物が、MoCls の安定化にかかわっている可能性が考えられる。 先行研究からは、MoCls を含むいくつかの酸塩化物を形成する化合物が、層間で部分酸化す ることによって安定化することが報告されており、これらの反応を制御することによって、よりエッ ジ近傍までドーピングを保持できるものと考えられる。



図 2.4-15 MoCl5ドープ高温 MLG の(a) エッジ部 TEM 像と(b)拡大像



図 2.4-16 MoCl5ドープ高温 MLG のエッジ部分の EDX による元素分析結果

以上は高温 MLGを用いた検証結果であるが、図 2.4-17には、低温 MLG へのドーピング検 証結果を示す。G/D=29と3.4の MLG に、それぞれ FeCl<sub>3</sub>ないしは MoCl<sub>5</sub>をドーピングし、G ピ ークシフトを検証した。G/D=3.4 ではいずれの条件でも明瞭なピークシフトはみられず、有効な ドーピングは確認できない。一方、G/D=29 では、FeCl<sub>3</sub>ではシフトが見られないものの、MoCl<sub>5</sub> を用いることによって、ピークシフトが観察されドーピングされることがわかった。図 2.4-18 は、こ の G ピークシフトと低温 MLG の G/D 比、およびドーピング材料の関係をまとめたもので、MoCl<sub>5</sub> を用い、かつ G/D 比を 20 程度以上に向上させることによって、低温 MLG でもドーピングが可 能になることを示している。先行研究では、低温成長 MLG へのインターカレーションドーピング の報告は見られず、本開発が低温成長 MLG への初めてのドーピング実証と考えられる。



図 2.4-17 MoCl<sub>5</sub>ないし FeCl<sub>3</sub>をドープした低温 MLG のラマンスペクトル(a)G/D 比 29.4、(b) G/D 比 3.4 の場合



図 2.4-18 低温 MLG の G/D 比(結晶品質)とドーピング種による G ピーク位置変化(フェルミ レベルシフト)の関係

以上の検討結果をまとめたものを図 2.4-19 に示す。ドーピング材料候補をハロゲンや金属 塩化物を中心に検討した結果、MoCl<sub>5</sub>と FeCl<sub>3</sub>を候補として抽出し、フェルミレベルシフトと抵抗 低減を確認した。両者の中でも、MoCl<sub>5</sub> はより微細寸法の試料までドーピングを保持でき、また、 低温 MLG に対しても G/D 比を向上させることで、ドーピングが可能であることを初めて示した。 MoCl<sub>5</sub>のドープ保持性は、後述のようにドープ後処理により更に向上し、エッジから 30nm の領 域は抜けていたドーパントがが、ドープ後酸素処理によりエッジ端まで抜けずに保持されること を実証した。



MoCl<sub>5</sub>をドープしたMLGの断面TEM像と層構造

| MLG               | ドープ材料             | フェルミシフト | 抵抗低減 | シート抵抗<br>[Ω/□] | 比抵抗<br>[µΩcm] |
|-------------------|-------------------|---------|------|----------------|---------------|
| 高温MLG             | FeCl <sub>3</sub> | 0       | 1桁   | 1.4            | 6             |
|                   | MoCl <sub>5</sub> | 0       | 1桁   | 4.7            | 9             |
| 低温MLG<br>(G/D≒29) | FeCl <sub>3</sub> | ×       | 未検証  | -              | -             |
|                   | MoCl <sub>5</sub> | 0       | 1桁以上 | 70             | 157           |

図 2.4-19 層間ドープのまとめ

平成27年度は、横方向配線に関しては、平成26年度までのドーピングによる低抵抗化の検討に基づいて、新たな課題として抽出された触媒、絶縁膜等周囲の環境への影響を量産プロセスへの適用性の観点から検証し、その改善のための検討に取り組んだ。このために、上記の影響の観点からドーピング材料を原料供給や反応条件などのプロセス影響も含めて整理・分類した。これらの検討の詳細については、非公開版補足資料に示す。

その検討の中で、最重要なドーピング材料系として塩化物系と酸化物系を抽出し、前述の第 一原理計算等による理論検討を行い、ドーピング材料のドーピング効果とバンド構造への影響 等を検証した。さらにドーピング材料・プロセスの実験検討のために、雰囲気制御可能な流通 型ドーピング実験系を整備した。整備した2つの流通型ドープ材料・プロセス実験系を用いて、 触媒や関連の金属に対する腐食対策の検討を進めつつある。

これらの検討の中で、MoCl<sub>5</sub>ドープ後に酸素曝露酸化を行うことによって図 2.4-20 に示すように、エッジ近傍までのドーパント保持性を向上させることができた。同図下段は、既述のように MoCl<sub>5</sub>をドープした MLG のエッジ近傍で、エッジから 30nm 程度の領域は層間隔が小さくなる とともに Cl が抜けており、MlCl<sub>5</sub>は保持されていないことが窺われた。これに対して、MoCl<sub>5</sub>ドー プ後に酸素雰囲気で処理することによって、同図上に示すように MLG エッジ端まで層間隔が 広いまま保持され、Mo、Cl ともエッジ端まで分布していることが確認できた。これは、配線を微細幅化してもドーピングを保持しうる可能性を示す結果である。

147



図 2.4-20 MoCl5ドープ+酸素後処理による MLG エッジ部分の TEM/EDX による分析結果. 酸素後処理追加によってエッジまで層間隔が広く Moと Cl が保持されている

以上、微細幅横向配線向けグラフェンのドーピングについて述べたが、CNT に関しては、平 成27年度はCNT 固有のドーピング課題の解決可能性を探るために、格子置換型のドーピング とCNT 表面へのドーピングの検討を行った。図 2.4-21 に CNT へのドーピング手法の概要を示 す。(a)の格子置換型ドーピングでは、p型のドーパントとして報告のあるボロン(B)を CNT の炭 素の六員環格子に置換ドーピングする。このため、あらかじめ Bを固溶させた Ni 触媒を作成し、 そこから CNT を成長させることで格子内への Bの取りこみを狙う。これまでに Ni-B 触媒の作製、 CNT 成長条件の検討を行い、CNT の成長検討を進めているところである。また、(b)の CNT 表 面へのドーピングは、グラフェンのような層間ドープが困難なことから、CNT の外側にドーピング 材料を吸着形成するこドーピング効果を狙うもので、現在 MoO3を第一候補としてドープ実験を 進めている。直径・層数を同定済みの CNTを基板上に分散させ、MoO3を被覆して抵抗変化の 検証を行う。いずれの方法に置いても、CNT の抵抗変化の検証が重要になることから、昨年ま での開発成果であるナノプローバによる単体 CNT 抵抗の測定を予定している。



図 2.4-21 CNT へのドーピング技術の検討

(c) ナノカーボン材料の配線適用における理論的研究および電導特性の量子論的研究(共同実施 慶應義塾)

ナノカーボン配線の伝導特性を理論的に明らかにするため、当初は従来微細 FET など、非 定常輸送現象の解析に強いモンテカルロ粒子シミュレーション法を中心に検討を進めた。平成 25 年度からは、ナノカーボン材料を微細配線に適用する上で必要となる、電子伝導特性の基 礎理論データの集積と系統化を強化するため、量子物理学に立脚した理論数値的な研究を追 加設定した。線幅 10nm 前後、またはそれ以下の領域で顕著になると考えられるエッジ形状乱 れや、結晶粒界・ドーピングによる電子散乱による電子伝導度劣化のメカニズム解明を、非平 衡グリーン関数法を Tight-Binding 格子模型に適用することで実施した。併せて、グラフェン微 細幅配線へのドーピング効果や、エッチング後の配線エッジ形状乱れの影響を、SPM(Scann ing Probe Microscope、走査プローブ顕微鏡)による配線中の局所電導特性評価手法開発 により解析した。なお、平成 27 年度においては、平成 26 年度までの検討の結果に基づいて、 より一体的に開発を進めるため、開発項目(a)-1 を(a)-2 に統合して「超低抵抗ナノカーボン配線 技術」とし、(a)-4 を(a)-3 に統合して「ナノカーボン材料の微細幅配線適用における電導特性の 理論的研究と解析」とした。

グラフェン配線用のモンテカルロシミュレーションでは、MLG 配線内のキャリア伝導特性の解 明を行い、最終的に、計算物理から得たナノリボン(GNR)のバンド構造情報をモデルに付加し、 モデルの定量性を高めた [18]。具体的には、DFTB (Density Functional Tight-Biding) 法によ って求めた、配線幅 10nm のアームチェア型 2 層 GNR のバンド構造を用い、キャリア伝導特性 (移動度)の、配線幅依存性とエッジ揺らぎ依存性について解析した。その結果、10 nm 幅では、 バンド構造変化(有効質量の増加)による伝導特性低下が見られ、より実験に近い依存性を得 ることができた(図 2.4-22) [19]。



図 2.4-22 微細線幅でのバンド構造変化を考慮したグラフェン配線移動度の配線幅依存性の モンテカルロ解析

モンテカルロ解析では電子を粒子像として扱うため、量子力学的な考慮が必要な現象に対し ては、別の方法との併用が必要になる。アームチェア型エッジを持つ GNR のエッジ揺らぎ効果 を調べるため、非平衡グリーン関数(NEGF)を用いた第一原理計算法による解析を行った(図 2.4-23) [20] [21]。モデルは配線幅約 1.7 nm、長さ 5.0nm とし、六員環 1 個、2 個分の揺らぎを 片側あるいは両側に入れ、透過率のエネルギー依存性を解析した。その結果、フェルミエネル ギーが 1 eV 付近で、透過率は揺らぎの影響で 50%程度まで減少することがわかり、エッジの影 響が大きいことが分かった。またエッジ揺らぎは、基底準位より第 1 励起準位の伝導に強く影響 することもわかった。これは基底準位よりも第一励起準位の波動関数の方が、よりエッジに近い ところにピークがあることと関係しているものと考えられる。また第一原理計算を使って、インター カレーションされた様々な幅のグラフェンリボンのフェルミ準位のシフト量を計算し、その効果を 調べた。



図 2.4-23 アームチェアエッジ GNR 伝導へのエッジ揺らぎ効果(第一原理・非平衡グリーン 関数解析)

理想的なエッジ電導が予想されている、完全なジグザグ(ZZ)エッジ構造に代わる様々な抵抗 低減構造を、第一原理計算により検討した(図 2.4-24) [22]。具体的には、線状の 5-7 縮環型 の欠陥導入や、アームチェア(AC)構造へのエッジドーピングにより、ZZ 構造に匹敵する高導電 性が期待できることを見出した。また、実際のグラフェンでは避けがたい、粒界欠陥の電導への 影響を検討した(図 2.4-25) [23]。その結果、実際に粒界で観測される 5 員環と 7 員環の縮環 型の欠陥など、一定の欠陥構造は、理想的な ZZ 構造を超える高い電導性を持つチャネルとし て働く可能性があることを見出した。



図 2.4-24 アームチェア(AC)エッジへの各種元素置換ドープによる抵抗低減(第一原理計 算)

150



図 2.4-25 グラフェン粒界欠陥の電気伝導への影響(第一原理計算)

さらに、平成 27 年度はこれら計算物理によるシミュレーションを実配線サイズに展開した。こ れまでの計算は原理検証を重視して幅 1nm 前後で行ってきたが、実配線の電導特性を先行予 測し、実構造・プロセス等へのフィードバック行うため、幅 10-20nm の配線構造を想定した大規 模計算に取り組んだ。図 2.4-26 に数千原子からなる 21nm 幅の配線を想定した大規模な第一 原理計算による結果を示す。現在、この計算の一部をモデルに置き換えて計算を迅速化する 取組を行っており、それらにより年度内に各種の欠陥構造を含む実配線幅配線の電導特性予 測を実現できる見通しである。



図 2.4-26 実配線サイズ(10-20nm 幅)の配線電導特性シミュレーション

エッジ制御に向けた評価手法の基盤として、導電性 AFM によるエッジの局所電導評価技術 を開発した [24]。通常の配線抵抗評価では、配線全体の平均的な抵抗しか測定できないが、 導電性AFMプローブを用ることによって、微細なグラフェン試料の局所的な電導特性分布を 評価した。この方法により、ZZ構造を有するMLGの、エッジ近傍での局所的な抵抗変化の観 測に成功した(図 2.4-27)。



図 2.4-27 導電性 AFM による2層グラフェンの局所電導特性評価

また、CNT においても、微細な多端子プローブを備えたナノプローバを用いて、単体の抵抗 を四探針法測定し、その体積抵抗率を見積もる手法を開発した(図 2.4-28) [25]。CVD により 合成した CNT に加えて、高温で合成された高品質な CNT、さらに単層 CNT まで幅広い製法・ 直径の CNT 試料を集め、その抵抗率を系統的に調べた結果、グラフェンシート構造を備える一 定品質の CNT は、製法を問わず、おおよそ 300  $\mu$  Q・cm 程度の抵抗率を示すことがわかった。 この抵抗率は、直径 1.4nm の単層 CNT に置いても増大せず、結果として、PJ のターゲットとし た直径 90nm では、Wビアの抵抗率(70  $\mu$  Q・cm)にかなわないものの、直径 5nm 程度より微細 な領域では、ドーピングをしていない現状の CNT であっても W より低抵抗になる可能性がある ことがわかった。



図 2.4-28 ナノプローバによる CNT 単体抵抗評価

なお、本研究における CNT 単体抵抗評価成果を主要なベースにして、平成25 年度から、経 済産業省において政府戦略分野に係る国際標準化活動(テーマ名:ナノエレクトロニクスに用 いるナノカーボン特性評価に関する国際標準化)がスタートした。本事業は、産総研が主委託 先として採択され、当技術研究組合も参加・協力した。同事業では、JEITA ナノエレクトロニクス 標準化専門委員会、IEC(国際電気標準化会議)TC-113 と連携して調査・提案活動を進め、平 成 26 年度には、国際標準化すべき技術と評価項目等の具体化を行って、IEC TC-113 への Preliminary Work Item (PWI)提案に結び付いた。成立した PWI は、IEC/TS62607-2-4 "Nanomanufacturing - Key control characteristics - Part 2-4: Carbon nanotube materials -Accuracy and repeatability of test methods for determination of resistance of carbon nanotubes" である。平成 27 年度もさらにこの標準化活動事業を継続し、IEC への提案活動を進めており、 現在、PWIの次の段階である New Work Item Proposal (NWIP)提出に向けて準備を進めている。

(3)-2 ナノカーボン配線プロセス及び集積化技術

本項では、ナノカーボン配線プロセス技術と、ナノカーボン配線集積化技術をまとめたうえで、 目標に沿って(a)微細幅 MLG 横方向配線プロセス、及び集積化技術、(b)CNT ビアプロセス、 及び集積化技術に分けて述べる。

(a) 微細幅多層グラフェン(MLG)配線プロセス及び集積化技術

図 2.4-29 に、微細幅横配線 MLG 配線のプロセス、及び構造候補を示す。各候補の MLG 形成や加工等の技術課題を抽出し、要素技術検討を行った。候補中で微細化に最も適し、適 用時の制約が少ないのは RIE 型と考えられるが、本プロジェクトでは触媒層の加工検討が困難 であることから、微細幅配線集積プロセス検討では、触媒ダマシン型について実施した [26]。 ダマシン型は、ダマシン溝構造に触媒を形成し、溝内側壁に沿ってグラフェン成長を行った後 に、CMP 研磨により平坦化と線間分離を行う。段差を起点とした成長機構から、低温成長に最 も適していると考えられる。



図 2.4-29 微細幅 MLG 配線;集積構造候補の特徴と開発課題・結果概要

図 2.4-30 に、Ni 触媒をダマシン配線に用いた、微細幅 MLG 配線構造の作製プロセスを示 す。本開発では、最小ハーフピッチ(hp)30nmの配線/スペース(L/S)パターンを、300mmウェ ハ上で作製し、そこにNi-CVDを用いてNi埋め込みを行った。これをNi-CMPにより平坦化し、 配線間を分離した後に低温でカーボン CVD を行い、MLG を選択的に成長させた。


図 2.4-30 微細幅 MLG 線構造の作製プロセス

図 2.4-31 (左)は Ni-CMP 後の L/S 部の断面で、Ni がトレンチ内部まで埋め込まれ、平坦性 良く CMP 加工されていることがわかる。この L/S パターンに、カーボン CVD をおこなった結果 が同図右で、Ni 上面を覆うように全面に MLG が形成されている。Ni の上面はカーボン CVD によって凸状の形状に変形し、トレンチ側壁よりの低い部分が、触媒段差として働いていること が窺われる。図 2.4-32 は、この L/S=30nm の配線構造を配線方向にスライスした断面 TEM 像 で、長手方向に渡っても全面に MLG が成長し、Ni 表面をほぼ 100%被覆できていることが確認 できた。得られた配線構造の線間には、カーボンの異常成長による短絡が残っていたが、この 短絡を酸素アッシング処理によりエッチング除去した結果、約 1.1Ω/□のシート抵抗を得た。こ の抵抗は、カーボン CVD をカーボン原料なしで行うことによって MLG 成長を抑制したほぼ Ni だけの比較配線構造の抵抗より低く、MLG 形成による抵抗低減効果が推測された。しかし、現 状は Ni ダマシン配線層の抵抗が支配的であり、MLG 層の抵抗を定量的に議論するには、Ni 配線の影響を排除することが必要と考えられる。



図 2.4-31 L/S=30nmの Ni 配線上に形成された MLG の断面 TEM 像



図 2.4-32 L/S=30nmのNi 配線上に形成された MLG の表面 SEM 像(左)と断面 TEM 像(右)

平成 27 年度は、平成 26 年度までの到達結果を踏まえて、より微細幅の MLG 配線集積を進めた [27]。極微細のトレンチ内への Ni 埋め込み条件検討、Ni の CMP プロセス条件検討(図 2.4-33)、さらにその Ni 上への MLG 成長 CVD プロセスの検討により当初目標である 20nm 以下を大幅に超えて達成する最小線幅 20nm での低温 MLG/Ni 積層配線構造の作製に成功した。図 2.4-34 に、触媒ダマシン配線構造による MLG 幅 12nm、配線長 0.7mm の超微細幅低 温 MLG/Ni 積層配線の断面 TEM 像(左)とその配線特性評価結果(右)を示す。



図 2.4-33 300mm 径基板上 Ni-CMP の均一性・研磨速度改善検討結果(PVD-Niの検討例)



図 2.4-34 線幅 12nmの MLG/Ni 配線の TEM 像(左)と同配線の抵抗評価結果

(b) CNT ビアプロセス及び集積化技術

CNT 成長には、Ni 触媒を極薄(3nm 程度)厚みで形成させる必要がある。この厚み制御が不 均一であると、CNT が MLG になるなど、均一かつ高密度の成長が実現できない。さらに、ビア 中の成長には、ビア底での同様な Ni 厚み制御が必要となる。図 2.4-35(a)は、本開発で整備 した Ni アミドを前駆体に用いた Ni-CVD による結果を用いて、厚みの均一性検証のために Ni を 9nm 程度積んでいるが、全面にわたって均一性を有していることがわかる。また、同図(b)は、 CVD-Ni を触媒として成長させた CNT で、300mm 径基板全面にわたって均一な成長厚と高密 度を得ることができた [28]。



図 2.4-35 300mm Si 基板上の(a) Ni 触媒と(b) CNT の低温 CVD 成長結果

図 2.4-36 は、CNT ビア形成プロセスを示したもので、従来はビアホール開孔後全面に触媒 を形成し、CNT を前面に成長させたのちに CMP をかけ、ビア上面の CNT を研磨除去していた。 しかし、このプロセスでは、300mm 径基板全面に形成された硬度の高い CNT バンドルを研磨 することになり、CNT-CMP に極めて時間がかかり、かつ研磨が不均一となる大きな課題があっ た [29]。そこで本開発では、本図下段に示すように CNT-CMP による平坦化プロセスに関し、ビ ア内にのみ CNT を選択的に成長させるプロセスを開発し、面内全面で均一性の高い CNT 平 坦化を可能にした [30] [31] [32]。



図 2.4-36 CNT ビア形成プロセス: CNT 全面成長方式と選択成長方式

CNT 選択成長は、TiN と Ni 成膜後に、ビアホール内に一旦塗布型カーボン膜(SOC)を犠牲 膜として埋め込み、ウエーハ最表面の CNT 成長起点である Ni/TiN を CMP 除去することによ り実現した(図 2.4-37)。従来の CNT 全面成長に比べ、 CNT 選択成長では研磨すべき CNT 量を大幅に削減でき、研磨時間の大幅な低減と、CNT 研磨量の面内ばらつきの改善を実現し た(図 2.4-38、図 2.4-39)。これにより、300mm 径基板全面での、高いビア導通歩留まりを得る ことができた(図 2.4-40)。





| Via size                                | Φ 90 nm       | Φ 200 nm        | Φ 300 nm      | Φ 500 nm       | Φ 1 um                                 |
|-----------------------------------------|---------------|-----------------|---------------|----------------|----------------------------------------|
| Center chip<br>perspective<br>image     |               | <u>2 um</u>     | 2 um          | 00000 2um      | 0000<br>2 um                           |
| Center chip<br>cross-sectional<br>image | <u>0.5 um</u> | - <u>0.5 um</u> | <u>0.5 um</u> | 0.5 um         | <u>0.5 um</u>                          |
| Edge chip<br>perspective<br>image       | <u>2 um</u>   |                 | - <u>2 um</u> |                | 00000000000000000000000000000000000000 |
| Edge chip<br>cross-sectional<br>image   | <u>0.5 um</u> | <u>0.5 um</u>   | 0.5 um        | 0 <u>.5 um</u> | 0.5`ùm                                 |





図 2.4-39 CNT-CMP 後のビア高さの累積度数分布と300mm 径基板面の研磨状況



図 2.4-40 CNT ビアチェーン(ビア数 1~20k)抵抗の累積度数分布

以上の選択成長による高歩留り化に加えて、ビア側面をアモルファスSiにてシーリングすることにより、触媒Niを不活性化するプロセスを考案し、ビア側面からのCNT成長を抑制する技術を開発した(図 2.4-41)。これを上記CNT選択成長プロセスと併用することにより、ビア底面から成長した高密度のCNTを、上層配線に効果的に接続することが可能となった(図 2.4-42)。



図 2.4-41 ビア側面からの CNT 成長抑制と CNT 選択成長の組み合わせプロセス



図 2.4-42 ビア側壁触媒不活性化による CNT の底面選択成長

超高 AR ビアへの CNT 埋め込み可能性検証のため、AR  $\geq$  10 のビアホール中への Ni 触媒 形成と CNT 成長を行い、90nm 径ビア底から約 1×10<sup>11</sup>/cm<sup>2</sup> の高密度成長を実現した(図 2.4-43) [33] [34]。さらに、より高いアスペクト比への対応可能性を検証する為に、初期目標設 定を超える AR>30 の超高 AR ビアホール構造を開発し、そこでの Ni 触媒形成と CNT 成長検 討を行った(図 2.4-44)。その結果、ビア底面直径最小 50nm、高さ 2  $\mu$  m のビアホール底から の CNT 成長を確認した。AR を大きくとるために極微細径化したため、本数は少ないものの、 CNT はビア高さを大幅に超えて成長し、より高 AR で微細なビアへの対応可能性を示唆する結 果が得られた。



図 2.4-43 超高 AR ホール中 CNT 成長



図 2.4-44 超高 AR (>30)ホール中 CNT 成長

(4) 達成度

以上の開発の結果、横方向微細幅配線に関しては、平成 26 年度最終目標に関して、微細線幅(≦20nm)、長距離(0.7mm)、低抵抗(シート抵抗≦3Ω/□)の配線実証に対しては、微細幅(12nm)、長距離(0.7mm)の多層グラフェン配線構造を 300mm 径基板上で実現し、構造とし

ては目標を大幅に超える超微細化の可能性を実証した。低抵抗については、層間ドープにより、 抵抗低減が可能なことを示し、高温 MLG の段階ではあるが 1.4Ω/□のシート抵抗を実証した。 低温 MLG についても低温成長で高温結晶並の高い結晶性が得られる可能性 (G/D>100)を示 し、高温 MLG 同様の層間ドープが可能であると考えられる。また、低温 MLG 向けドーピングに おいては、結晶性を挙げるとともにドーピング材料に MoClsを用いることによって、高温 MLG と 同様のドーピング効果 (フェルミレベルシフト)が得られることを初めて実証した。また、平成 27 年度の低抵抗化に有効な、触媒金属等の腐食を制御可能なドーピング材料の提示に関しては、 各種材料候補を系統的に検討した結果、塩化物と酸化物系がもっとも重要度が高く、中でも MoCls は酸化した MoO3 としても高いドーピング 可能性を有していることを提案した。

微細直径(90nm)、超高 AR(30)のコンタクトホールへのナノカーボン材料埋め込みと、W 以下の抵抗(接触抵抗を含む)の実証については、超高 AR 化の進展動向から、当初目標を超えるより微細直径(最小 50nm)、より高 AR(40 以上)のホール構造開発を行い、当該構造のホール底からの CNT 成長を実証し、当初目標を超える超高 AR 化への対応可能性を示した。抵抗については、単体 CNT の抵抗率は直径 1.4nm まで上昇せず、直径 5nm 以下のビアを想定するとW よりも低抵抗となる可能性が得られた。

平成 27 年度は、CNT の独自課題であるドーピングについて、同時ドーピング(格子置換型) と表面ドープの2 種類の検討を行った。具体的には、Ni-B 触媒を用いて CNT 成長を行うことで、 CNT 中への B の取り込みと、それによるラマンシフトを観測し、同手法によるドーピング可能性 を示した。触媒金属等の腐食を制御可能なドーピング材料の決定については、ドーピング後の 雰囲気制御後処理と、パッシベーション膜適用による触媒腐食抑制可能性を提案し、検証を進 めている。

(5) まとめ

集積回路チップの三次元高集積化に向けて、深刻となりつつある配線の微細化、三次元化を ナノカーボン材料によって実現することを目指し、多層グラフェン(MLG)による横方向微細幅配 線技術、カーボンナノチューブ(CNT)による縦方向の超高アスペクト比(AR)ビア技術の開発を実 施した。いずれの開発に置いても、集積回路配線技術との整合性から、低温での材料形成を最 重要課題ととらえ、低温での成長・高品質化を進めてきた。

MLG においては、600℃台の低温で部分的ながら高温成長とそん色のない、高い結晶性を実証し、低温自体が結晶品質の原理的な制約ではないことを示した。また現実のエッジ構造が示す 微細幅での抵抗上昇に対して、フェルミレベルシフトによる抵抗低減を提案し、インターカレーションによって低減を実証した。これまで報告の無かった低温 MLG についても、ドーピング材料の比較検討と低温 MLG の結晶性向上により、世界で初めてフェルミレベルシフトを実証した。さらに、第一原理計算等の理論検討から、原子レベルでのエッジ構造制御による低抵抗化の可能性を示した。以前より示されている ZZ エッジ構造にとどまらず、一部を窒素やボロン等で置換した AC(アームチェア)エッジや粒界に見られる五員環と七員からなる結晶欠陥も、ZZ エッジに匹敵する高 導電性のチャネルとなる可能性を示した。

触媒ダマシン型の配線構造を用いることで、300mm 径基板全面に微細幅(12nm)長距離 (0.7mm)MLG/Ni 積層配線構造を作製するとともに、同じく 300mm 径基板上で、選択 CNT 成長 による高歩留りの CNT ビア作製プロセスを構築した。CNT の抵抗値については、ビアおよび単体 での抵抗評価から、微細化しても CNT 自体はエッジレスで抵抗上昇がないことを実証し、将来の 超微細な領域では W よりも低抵抗となる可能性を示した。

一方で、CNT へのドーピングについては、グラフェンと同じ層間への化合物挿入は困難である ことから、成長時の同時ドープによるカーボン結晶格子への置換ドーピングと成長後の CNT 表面 への吸着型ドーピングを検討した。置換型ドーピングに関しては、現在、Ni-B 触媒上での成長条 件検討を進めており、CNT 中への B 取り込みを検証見込みである。また、表面吸着型ドーピング に関しても CNT 表面にp型ドーピングの期待できる酸化物を形成し、ラマン分光と単体抵抗評価 による効果検証を進めている。実際のメモリデバイスの三次元化の進展を受けて、当初の想定を 超える AR>30 の超高 AR ビアホール構造開発を行った。その結果、AR=40 を超す微細ホール 底からの CNT 成長を実証し、さらに高い超高 AR への対応可能性を示した。以上の本研究の成 果は、13 件の登録特許(平成 27 年 5 月現在)、2 回の国際学会での表彰(ADMETA2014、 INC11)、IEC への国際標準化提案(TC-113 への PWI 提案)等に結び付いた。本プロジェクトにお けるこれら成果の三次元メモリデバイスへの適用に向けて引き続き開発を推進していく。

(6) 参考文献

- W. Steinhoegl, G. Schindler, G. Steinhesberger, M. Traving and M. Engelhardt, "Comprehensive study of the resistivity of copper wires with lateral dimensions of 100 nm and smaller," *J. Appl. Phys.*, vol. 14, p. 749, 2005.
- [2] A. Naeemi and J. D. Meindl, "Conductance Modeling for Graphene Nanoribbon (GNR) Interconnects," *IEEE Electron Device Letters*, vol. 28, p. 428, 2007.
- [3] A. Ceyhan and A. Naeemi, "Cu Interconnect Limitations and Opportunities for SWNT Interconnects at the End of the Roadmap," *IEEE Transactions on Electron Devices*, vol. 60, p. 374, 2012.
- [4] J. Baringhaus, M. Ruan, F. Edler, A. Tejeda, M. Sicot, A. Taleb-Ibrahimi, A.-P. Li, Z. Jiang, E. H. Conrad, C. Berger, C. Tegenkamp and W. A. de Heer, "Exceptional ballistic transport in epitaxial graphene nanoribbons," *Nature*, vol. 506, p. 349, 2014.
- [5] D. Kondo, H. Nakano, B. Zhou, I. Kubota, K. Hayashi, K. Yagi, M. Sato, S. Sato and N. Yokoyama, "Intercalated Multi-Layer graphene Grown by CVD for LSI Interconnects," *Proc. IITC 2013*, p. 190, 2013.
- [6] H. Miyazaki, M. Katagiri, Y. Yamazaki, M. Suzuki, N. Sakuma, R. Kosugi, K. Imazaki, K. Ueno, A. Kajita, T. Sakai, "Width Dependent Transport in Multilayer Graphene Interconnects and Exploring Ways to Reduce Resistance," *Extended Abstracts of SSDM 2013*, p. 678, 2013.
- [7] 山崎雄一,澤部亮介,和田真,片桐雅之,佐久間尚志,斎藤達朗,磯林厚伸,鈴木真理子,梶田明広,粟野祐二,酒井忠司,"ナノカーボン配線応用に向けたグラフェン低温・高品質成長(1),"第 58 回応用物理学関係連合講演会 講演予稿集, pp. 27p-BM-6, 2011.
- [8] 澤部亮介, 山崎雄一, 和田真, 片桐雅之, 佐久間尚志, 斎藤達朗, 磯林厚伸, 鈴木真理子, 梶田

明広, 酒井忠司, 栗野祐二, "ナノカーボン配線応用に向けたグラフェン低温・高品質成長(2)," 第 58 回応用物理学関係連合講演会 講演予稿集, pp. 27p-BM-7, 2011.

- [9] Y. Yamazaki, M. Wada, M. Kitamura, M. Katagiri, N. Sakuma, T. Saito, A. Isobayashi, M. Suzuki, A. Sakata, A. Kajita and T. Sakai, "Low-Temperature Graphene Growth Originating at Crystalline Facets of Catalytic Metal," *Appl. Phys. Express*, vol. 5, p. 025101, 2012.
- [10] 西出大亮, 松本貴士, 伊東伴, 山崎雄一, 片桐雅之, 宮崎久生, 加賀谷宗仁, 井福亮太, 和田真, 齋藤達朗, 北村政幸, 渡邉勝仁, 佐久間尚志, 梶田明広, 酒井忠司, "低温熱 CVD 法による 300mm ウェハ上への多層グラフェン合成プロセスの開発," 第61 回応用物理学会春季学術講演会 講演予稿集, pp. 18p-E2-10, 2014.
- [11] D. Nishide, T. Matsumoto, B. Ito, Y. Yamazaki, M. Katagiri, H. Miyazaki, M. Kagaya, R. Ifuku, M. Wada, T. Saito, T. Ishikura, M. Kitamura, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "Synthesis of high-crystallinity graphene on 300mm Si wafer by low-temperature thermal CVD," *ICDCM2014 Programme book*, p. 08B.1, 2014.
- [12] M. Katagiri, T. Matsumoto, H. Miyazaki, R. Ifuku, R. Matsumoto, T. Sakai and A. Kajita, "Resistivity Reduction of Multilayer Graphene Interconnects Prepared by Low-Temperature Chemical Vapor Deposition," *Extended Abstract ADMETA 2015*, p. 192, 2015.
- [13] T. Matsumoto, M. Katagiri, R. Ifuku, N. Sakuma, T. Sakai and A. Kajita, "Low-temperature synthesis of highly crystalline multi-layer graphene by using of the preferred orientation controlled Ni catalytic film," *Abstract ICDCM 2015*, p. P2.78, 2015.
- [14] M. Katagiri, H. Miyazaki, L. Zhang, T. Matsumoto, M. Wada, A. Kajita and T. Sakai, "Electrical Properties of Multilayer Graphene Interconnects Prepared by Chemical Vapor Deposition," *Proc. IITC2013*, p. 113, 2013.
- [15] M. Katagiri, H. Miyazaki, Y. Yamazaki, L. Zhang, T. Matsumoto, M. Wada, A. Kajita and T. Sakai, "Multilayer Graphene Grown by Chemical Vapor Deposition at Low Temperatures for Interconnect Applications," *Extended Abstracts of ADMETA plus 2013*, p. 36, 2013.
- [16] K. Ueno, R. Kosugi, K. Imazeki, A. Aozasa, Y. Matsumoto, H. Miyazaki, N. Sakuma, A. Kajita and T. Sakai, "Bromine Doping of Multilayer Graphene for Low Resistance Interconnects," *Jpn. J. Appl. Phys.*, vol. 53, p. 05GC02, 2014.
- [17] H. Miyazaki, M. Katagiri, Y. Yamazaki, M. Suzuki, N. Sakuma, R. Kosugi, K. Imazaki, K. Ueno, A. Kajita, T. Sakai, "Electric Transport in Multilayer Graphene Interconnects and Resistance Reduction by Intercalation," *ISIC17 Program & Abstract*, p. 98, 2013.
- [18] T. Misawa, A. Okanaga, A. Mohamad, T. Sakai, Y. Awano, "Monte Carlo Simulation of Graphene Nanoribbon Interconnects using Real Space Edge Roughness Model," *Extended Abstracts of ADMETA plus 2014*, pp. 4-3, 2014.
- [19] T. Misawa, T. Sakai and Y. Awano, "Monte Carlo simulations of line width dependence of carrier transport properties in graphene nanoribbon interconnects," *IWEPNM 2015 Abstracts*, p. 38, 2015.

- [20] 籔﨑勝也, アズディンモハマッド, 酒井忠司, 粟野祐二, "非平衡グリーン関数を用いたグラフェンナ ノリボン配線伝導特性へのエッジ揺らぎ効果の第一原理計算," 第 75 回応用物理学会秋季学術講 演会講演予稿集, pp. 17a-B1-10, 2014.
- [21] K. Yabusaki, A. Mohamad, T. Sakai, Y. Awano, "Ab-initio calculations of edge roughness effects on electrical properties of graphene nanoribbon interconnects using non-equilibrium Green's function," *Proc. IITC 2015*, pp. P8-7, 2015.
- [22] Y. Nishida, T. Yoshida, F. Aiga, Y. Yamazaki, H. Miyazaki, A. Kajita and T. Sakai, "First-principles study of chemical-edge-doping effect on transport properties of armchair-edge graphene nanoribbons," *Jpn. J. Appl. Phys.*, vol. 54, p. 015101, 2015.
- [23] Y. Nishida, T. Yoshida, F. Aiga, Y. Yamazaki, H. Miyazaki, A. Kajita and T. Sakai, "First-principles study of electronic transport properties of graphene nanoribbons with pentagon-heptagon (5-7) line defects," *MRS Proceedings*, pp. mrsf14-1727-k20-02, 2015.
- [24] L. Zhang, M. Katagiri, T. Ishikura, M. Wada, H. Miyazaki, D. Nishide, T. Matsumoto, N. Sakuma, A. Kajita and T. Sakai, "Imaging and nanoprobing of graphene layers for interconnects by conductive atomic force microscopy," *Jpn. J. Appl. Phys.*, p. 05EB02, 2015.
- [25] M. Suzuki, M. Katagiri, Y. Yamazaki, H. Miyazaki, D. Nishide, T. Matsumoto, N. Sakuma, A. Kajita and T. Sakai, "Electrical resistance measurements on individual carbon nanotubes by a high-resolution-SEM-based nano-probing system for future VLSI interconnects," *EMRS 2014 Abstract Book*, p. J9, 2014.
- [26] M. Wada, T. Ishikura, D. Nishide, B. Ito, Y. Yamazaki, T. Saito, A. Isobayashi, M. Kagaya, T. Matsumoto, M. Kitamura, A. Sakata, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "Selective Graphene Growth on Ni Damascene Interconnects and Its Growth Mechanism on Catalytic Metal," *Proc. IITC 2013*, p. 187, 2013.
- [27] 斎藤達朗, 西出大亮, 磯林厚伸, 伊東伴, 石倉太志, 佐久間尚志, 酒井忠司, 梶田明広, "Ni 細線 上へのグラフェン選択形成条件の検討," 第76 回応用物理学会秋季学術講演会 講演予稿集, pp. 14p-2T-16, 2015.
- [28] D. Nishide, T. Matsumoto, B. Ito, Y. Yamazaki, M. Wada, M. Kitamura, T. Saito, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "Development of carbon nanotube growth on 12-inch wafer for interconnect applications," *Abstract ICDCM 2012*, p. O34, 2012.
- [29] B. Ito, D. Nishide, T. Matsumoto, M. Katagiri, T. Saito, M. Wada, N. Sakuma, A. Kajita and T. Sakai, "Development of CMP process for carbon nanotube interconnects using 12-inch wafer," *Proc. ICPT* 2012, p. 365, 2012.
- [30] M. Wada, B. Ito, T. Saito, T. Ishikura, A. Isobayashi, M. Katagiri, Y. Yamazaki, T. Matsumoto, M. Kitamura, L. Zhang, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "SelectiveCarbonNanotubeGrowthinVia Structure Using Novel Arrangement of CatalyticMetal," *Proc. IITC 2014*, p. 285, 2014.

- [31] B. Ito, M. Wada, T. Saito, D. Nishide, T. Matsumoto, M. Katagiri, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "CMP process for selectively-grown carbon nanotubes in via structure," *Proc. ICPT* 2014, p. 100, 2014.
- [32] A. Isobayashi, M. Wada, B. Ito, T. Saito, D. Nishide, T. Ishikura, M. Katagiri, Y. Yamazaki, T. Matsumoto, M. Kitamura, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai, "CNT Via Integration with Highly Dense and Selective CNT Growth," *Extended Abstracts of ADMETA plus 2014*, p. 36, 2014.
- [33] T. Matsumoto, D. Nishide, M. Kagaya, Y. Yamazaki, M. Wada, N. Sakuma, M. Wada, A. Kajita and T. Sakai, "Wafer-scaled growth of highly vertically aligned carbon nanotube on CVD-Ni catalyst for very high aspect ratio (A/R>17) contact fabrication," *Abstract of Int. Conf. Science and Application of Nanotubes (NT13)*, p. 68, 2013.
- [34] Y. Yamazaki, T. Matsumoto, T. Saito, M. Wada, L. Zhang, M. Kitamura, M. Katagiri, N. Sakuma, A. Isobayashi, M. Suzuki, A. Sakata, A. Kajita and T. Sakai, "Carbon nanotube growth at high-aspect ultrafine via holes and its electrical characterization," 2013 MRS Fall Meeting Abstract, p. SS13.69, 2013.

2.5 研究開発項目⑤ ナノトランジスタ構造デバイス

「CMOSトランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい 値ばらつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集積機能 素子における低電圧動作実証」

(1) 背景と目的

情報通信エレクトロニクス機器の低消費電力化、および、情報通信技術を積極的に利用したエ ネルギー消費の見える化によるエネルギー節減は、IT 化が進展した社会において極めて重要な 技術である。情報通信エレクトロニクス機器の低消費電力化は、機器及びシステムの様々な階層 において取り組むべき課題であるが、情報処理の根幹である CMOS-LSI の低消費電力化は、機 器の発熱や電源容量の低減、さらには電源不要あるいは長寿命電池を備えたセンサ機器等を広 範囲に配置させることにも効果をもたらすため特に重要である。本研究開発では、CMOS-LSI を 根本的に低消費電力化させるためのデバイス技術階層での対策として、新しい超低電圧 CMOS プラットフォームの開発を推進する。特に近年、IoT 時代に向けた超低電力センシングノードの実 用化が強く要望されており、本技術によりもたらされる超低電力チップは、センシングノード用のキ ーデバイスとしての期待が高まっている。

CMOS トランジスタは、継続的な微細化によって回路性能、機能、電力効率、経済的価値など を向上させてきた。電力効率の観点では、理想スケーリング則[1]に従った動作電圧 V<sub>dd</sub>の低減が 必要で、これまではそれが可能であった。CMOS 回路の消費電力は、動作電力とリーク電力の和 で示され、動作周波数fに依存する。特に動作あたりの電力 E が重要で、(1)式のように示される。

 $E = n \left( CV_{\rm dd}^2 + I_{\rm leak} V_{\rm dd} / af \right), \tag{1}$ 

ここに、n, C, Iteak, a はそれぞれ、トランジスタ数、負荷容量、リーク電流、回路の動作率である。

一般的に、図 2.5-1 に示すように Eは  $V_{dd}$ に依存する。 $V_{dd}$ が低下するにつれて、トランジスタの 駆動電流が減るので動作周波数fも低下する。これは同じ量の論理演算動作をさせるのに余計に 時間がかかることを意味し、その間もリーク電流は流れ続ける。従って、単位動作あたりのリーク電 流、すなわち、(1)式のリーク電流は相対的に増大してしまう。理想的には、回路を構成する全ての トランジスタが最も E の小さい状態( $E_{min}$ )で動作するべきである。しかし多くの回路において、その ようにすることは現実的に難しい。何故なら、 $E_{min}$ となる状態での回路の動作速度は一般的な応用 分野で必要な速度に比べて遅すぎるからである。回路設計者は、対象とする CMOS 技術および 想定する  $V_{dd}$ 範囲において電力効率を最適化するために、異なる特性(しきい値電圧  $V_{h}$ )を持つ 複数種のトランジスタを使い分けるが、その選択肢は 2~3 種と限られたものに過ぎない。電力効率 向上のための回路技術は多岐にわたるが、その中でも基板バイアスの適応制御技術[2]への期待 が大きい。この技術では、 $V_{dd}$ の制御のみならず、基板バイアスを変化させて  $V_{h}$ を制御することに より、より柔軟に消費電力効率を制御可能と考えられるからである。特に超低電圧では、この技術 によって電力効率を高めながら動作速度の要求も満足することが期待できる。



図 2.5-1 動作あたりエネルギーEと動作電圧 Vdd の関係

しかし、現代の微細 CMOS では、動作電圧低減自体が困難、という課題を抱えている。ITRS ロードマップ[3]が示すように、Vdd低減のペースが1Vくらいから緩くなる。この主たる原因は、微細化と共に増大するばらつきである。ばらつきの原因はいろいろあるが、その中でもランダム不純物揺らぎ(random-dopant fluctuation: RDF)が最も深刻な問題で、チャネル部分に不純物(ドーパント)を注入することが必須である従来のバルク CMOS を使う限り、その解決は困難である[4]。例えば、65nm 技術で作製されたバルク CMOS トランジスタ 100 万個の近接 Vth ばらつきの幅は 0.4V を超えてしまう[4]。このため、RDF によるばらつきの少ないドーパントレストランジスタという新しいトランジスタ構造への移行が必要である。

本研究開発ではドーパントレストランジスタの一種である薄膜 BOX-SOI (SOTB) [5]と呼ぶ構造 のデバイス(図 2.5-2)を開発し、そのデバイスを用いた回路設計プラットフォームを構築し、LSI へ 適用して低電力化効果を実証する。また、SOTBと従来 CMOSを集積した超低電圧ハイブリッド集 積化基盤技術を開発する。以上により、基板バイアス制御による回路のオフ時の低電力化を実現 し、それらの技術を LSI へ適用して、超低電圧動作で CMOS の電力効率を大幅に向上させること を目的とする。



図 2.5-2 ナノトランジスタ構造デバイスの断面模式図

## (2) 目標

ドーパントレストランジスタ(SOTB)、及びその集積化技術を開発することにより、目標としている、100 万個以上のトランジスタで局所しきい値電圧ばらつきが平均±0.1V以下、1Mbit以上のSRAMで0.4V動 作実証を満たすナノトランジスタ構造デバイス技術を実現する。

(2)-1 平成 24 年度末までに以下を達成する。

・100 万個以上のトランジスタで、平均±0.1V 以下(±5σ)の局所しきい電圧ばらつきを達成

- ・低い電源電圧に動作を最適化し、基板バイアス制御技術を適用したナノトランジスタ構造デバイス を集積した1Mbit 以上のSRAM での、0.4V 動作を実証
- (2)-2 平成 26 年度末までに以下を達成する。
- ・ナノトランジスタ構造デバイスと既存のCMOSトランジスタとの融合集積化技術を確立するとともに、 その設計環境構築への指針を提示する。
- ・従来デバイスに比較して消費電力を1/10 に低減できる基盤技術を確立するとともに、実用化回路 レベルでの達成目処を示す。
- (3) 研究開発成果
- (3)-1 低しきい電圧ばらつきで、基板バイアス制御が可能なナノトランジスタ構造デバイスの開発
- (a) ナノトランジスタ構造の最適化

量産ラインで実施可能な製造条件のもとで、ナノトランジスタ構造デバイス(SOTB-CMOS)の 開発を実施した。特に、キープロセス技術であるソース・ドレインエピタキシャル成長工程を量産 性判断が可能な水準にするため、平成 24 年度に導入した選択エピタキシャル成長装置を、平 成 26 年度に SOTB デバイス試作ラインに移設した。それにより一貫処理を行うことが可能になり、 ウェハ移送中の不純物分子のウェハ表面吸着を防止し、欠陥密度低減などエピ成長膜の品質 向上を確認した。上記、キープロセスのエピタキシャル成長を含め、トランジスタ製造プロセス全 般の継続改善(欠陥密度の低減やしきい電圧(V<sub>th</sub>)ばらつきの低減)により、300mm ウェハ全面 で、SRAM 超低電圧(0.4V)動作歩留まりの大幅改善(正常動作 95%以上)を確認した(図 2.5-3)。この結果により、量産性判断可能なレベルに達したと判断される。



図 2.5-3 SRAM の 0.4V 動作歩留まりの推移

SOTBの応用では求める用途により、最適な動作電圧や Vthが異なる。そこで、デバイスシミュレーションと試作を通じて、適切に Vthを制御する技術を確立した。具体的には、低コスト化も考慮に入れて、従来技術であるポリシリコンゲート電極と SiON 絶縁膜の組み合わせからなるゲートスタックに対して、微量の High-k(高誘電率)元素を SiON 絶縁膜に添加することで、ゲート電極の実効仕事関数を制御した(図 2.5-4)[6]。この技術を適用することにより、表 2.5-1 に示すように、0.3~0.6V という超低電圧動作が可能な ULV テクノロジから、動作電圧は高くなるものの極めてリーク電流が少ない LV テクノロジや、ULSB テクノロジという異なるトランジスタ特性仕様を作り分けることが可能となった[7]。現代の CMOS チップでは回路内で 3 種程度の Vth が異な

るトランジスタを使い分けるのが常識であるが、SOTB のそれぞれのテクノロジでも各 3 種の V<sub>th</sub> を BOX 層裏面の不純物濃度制御により実現した。LV テクノロジでは基板バイアスの印加で、 ULSB テクノロジでは基板バイアスを印加しなくとも、マイコンチップに相当する規模である 100k ゲートの回路のリーク電流を 100nA 以下に出来る。これは、腕時計に内蔵される超小型(直径 5mm)の電池でも 10 年の情報保持が可能な水準である。このように、様々なユーザーが求める チップの仕様に最適な、CMOS テクノロジを提供できることで実用上のメリットが大きい。



図 2.5-4 High-k 技術による仕事関数制御

表 2.5-1 SOTB の用途別テクノロジオプション

| テクノロジ <sup>(1)</sup> | V <sub>th</sub> <sup>(2)</sup> (V) | $I_{off}^{(3)}$<br>(A/ $\mu$ m) | 100kゲートチップの<br>リーク電流 <sup>(4)</sup> (A) | 想定動作電圧<br>V <sub>dd</sub> (V) |
|----------------------|------------------------------------|---------------------------------|-----------------------------------------|-------------------------------|
| ULV<br>(超低電圧)        | 0.1-0.25                           | 1n                              | <5 µ<br>(基板バイアスあり)                      | 0.3-0.6                       |
| LV<br>(低電圧)          | 0.2-0.4                            | 20p                             | <100n<br>(基板バイアスあり)                     | 0.5-0.8                       |
| ULSB<br>(超低リーク)      | 0.4-0.6                            | 0.2p                            | <100n<br>(基板バイアスなし)                     | 0.6-1.2                       |

(1) ULV: Ultra-Low Vdd, LV: Low Vdd, ULSB: Ultra-Low Standby

(2) 3種 Vth (HVT, MVT, LVT)の設定幅を示す

(3) HVT で、基板バイアスなしの場合 (4) HVT 使用の場合

(b) しきい電圧ばらつきの低減

100 万個という、多数のトランジスタに対する近接  $V_{th}$  ばらつき評価を実施した。その結果、 ±5 $\sigma$ における  $V_{th}$  ばらつきが、±0.09V と H24 年度末中間目標(100 万個以上のトランジスタで ばらつき5 $\sigma$ ±0.1V 以下)を達成した(図 2.5-5)[8]。さらに  $V_{th}$  ばらつきのみでなく、トランジスタ のオン電流  $I_{on}$  のばらつきも、バルクトランジスタに比べて半減するという結果が得られた。 $I_{on}$  ば らつきは回路の動作速度ばらつきに与える影響が大きいため、これの低減は大きな成果といえ る。 $I_{on}$  ばらつきの原因解析も実施し、 $V_{th}$  ばらつきに加えて、S 係数ばらつきや電流立ち上がり電 圧(COV) ばらつきの影響を検討した結果、後者の影響が主であること、SOTB の低不純物構造 が $I_{on}$  ばらつき低減にも寄与することを明らかにした[9][10]。前述のように、High-k 技術の応用に より広範囲に  $V_{th}$  を制御しても、 $V_{th}$  ばらつきはバルクに対して 1/2~1/3 程度と小さいままであるこ とが示された[7]。この原因として、Vuを上げるためのHigh-k元素添加によるVuばらつき増大への影響は、従来技術でVuを上げるために行うチャネル不純物添加に比べて、はるかに小さいということも見出された[11]。

低電圧での安定動作が困難な SRAM について 2Mbit アレイの 0.4V 動作特性を評価し、 SRAM のフェイルビット累積分布データより、最低動作電圧  $V_{\min}$ が 0.37V と、H24 年度末中間 目標 (1Mb 以上 SRAM で 0.4V 動作の実証)を達成した (図 2.5-6) [8]。バルクトランジスタでの  $V_{\min}$ は 0.8V 程度であったので、SOTB SRAM により、低電圧動作限界を大幅に(0.4V)低減出 来た。低電圧用回路技術を適用していない通常の 6Tr 型 SRAM セルにおいては、世界的にも 前例のない低電圧動作限界である。



図 2.5-5 100 万個トランジスタの Vth および Ion ばらつき



図 2.5-6 2Mbit SRAM のフェイルビット累積分布

(c) ナノトランジスタ特性の評価とシミュレーションによる特性制御と性能最適化に向けた指針の提示(共同実施 東京大学)

ナノトランジスタ構造デバイスの特性制御方法や、超低電圧動作における性能最適化に向けたトランジスタ構造設計指針を提示するため、SRAMを主要な題材として超低電圧動作安定性の評価とシミュレーション解析を行った。具体的には、独自のDMA (Device Matrix Array)-TEGを用いて、SRAMセルーつ一つの特性評価を行った(セル数1k~4k個)。セル電流ばらつきに着目してSOTBとバルクの比較評価を行った結果、電源電圧0.4Vにおいて、セル電流の最低値はSOTBがバルクの2.4倍と大きく、セル電流ばらつきが大幅に抑制されていることにより、SRAMが超低電圧でも安定に動作できることが示唆された。次にSRAM最低動作電圧に対する詳細解析を行った。通常、最低動作電圧 Vmin はセルアレイの不良ビット数から求めるが、新た

に単一セルに対する  $V_{\min}$  を定義し、SOTB と従来バルクの SRAM 安定性を比較した。その結果、 最悪セルの  $V_{\min}$  がバルク SRAM セルで 0.482V であるのに対し、SOTB SRAM セルは 0.242V と、ほぼ半分に低減されていることが見いだされ、これが SOTB セルアレイの  $V_{\min}$  低減に寄与し ている可能性が示唆された(図 2.5-7)[12]。



図 2.5-7 SRAM セルの SNM と Vmin の相関 (a) SOTB, (b) バルク

(d) 高信頼化設計指針の提示(共同実施 東京大学)

実用回路の高信頼動作に向けた指針を提示することを目的に、超低電圧動作の信頼性阻 害要因となることが懸念されるランダムテレグラフノイズ(RTN)が、SRAMの安定性に与える影 響を定量的に評価した。SRAM 書込の安定性指標である N カーブの極小電流、および RTN による極小電流の変動幅を DMA-TEG を用いて評価し、その分布をモデル化した。このモデル に基づき、SRAMの最低動作電圧に与える RTNの影響を試算した結果、SOTBの低ばらつき の効果で、最低動作電圧が 0.36V 程度まで低下した SRAM に RTNの影響が加わると、48mV 程度最低動作電圧が上昇(悪化)することがわかった(図 2.5-8)[13]。従来のように動作電圧が 比較的高い SRAM では RTN の影響はほとんど無視できるが、SOTB により可能になった超低 電圧動作 SRAMでは、RTNの信頼性阻害にも注意すべきである、という結果である。しかし、そ れでも影響は比較的軽微で、0.4V 程度の超低電圧動作 SRAMの実用性は十分に高いと考え られる。



図 2.5-8 SRAM 最低動作電圧への RTN の影響

(3)-2 超低電圧ハイブリッド集積化基盤技術の開発

ナノトランジスタ構造デバイスと、既存バルク CMOS トランジスタを、同時に形成するプロセス を開発した。図 2.5-9 に示すように、既存バルク CMOS は、ナノトランジスタ構造デバイス形成 に必要な SOI 基板の SOI 層と BOX 層を除去して現れる、バルク Si 支持基板表面に形成され るため、20nm 程度の段差が生じる。この程度の段差であれば、問題なくその上にゲート電極を 形成して素子動作が可能であることを確認した。このハイブリッド集積化プロセスは、平成 24 年 度にて完成し、前述のようにハイブリッドプロセスによる代表的な回路である SRAM の、0.4V 以 下での正常動作と高い歩留まりが実証された。



図 2.5-9 ハイブリッドデバイス構造の断面 TEM 像

産業技術総合研究所)

平成23年度より継続して、SOTB 論理回路設計用標準セルライブラリを作成・改良を続けた。 設計結果をフィードバックしながら、効率よくマイコン等の大規模回路が設計できるように、 SOTB トランジスタによる論理セル数は 100 程度まで拡充した。周辺入出力(I/O)回路で使われ るハイブリッドバルク CMOS のセルライブラリは、動作電圧 3.3V 対応のものと、より低消費電力と なる 1.2V 対応のものを整備し、チップの設計・試作に活用した。リングオシレータ(RO)-TEG を 用いた実測の遅延時間と比較してデバイスパラメータ(SPICE パラメータ)を修正し、SPICE シミ ュレーションと実測との偏差が数%以下と、実用上問題ない水準まで改善した。この改良パラメ ータは、標準セルライブラリの遅延パラメータにも反映させた。

RO-TEGを用いて遅延時間ばらつきを評価した。その結果、SOTBの遅延時間 tpd はバルクと 比較して、超低電圧領域でより短い(高速である)ことが示された[14]。動作電圧 Vdd=0.4V にお いて、SOTB とバルクのしきい電圧が等しい条件下で、SOTB の遅延時間 tpd は 42%小さい(図 2.5-10)。ROの段数依存性から、近接成分に起因する SOTB の遅延ばらつきは、バルクに比べ て大幅に小さいことも見いだされた。さらに、チップ毎に基板バイアスを印加して遅延時間を揃 える(チップ毎のグローバルばらつき低減)検討も行った。論理回路には各種論理ゲートが使用 されるが、そのうち代表的なインバータ、NAND、NOR について検討を行った(図 2.5-11)[15]。 インバータのみの遅延時間ばらつきを最小化する基板バイアス条件(Tuning I)を適用すると、 NAND や NOR のばらつきがあまり減らないという現象が見出され、新たに PMOS と NMOS の バランスを考慮した基板バイアス補正方法(Tuning II)を考案した。その結果、どの回路も遅延



図 2.5-10 インバータ遅延時間 tpd の動作電圧 Vdd 依存性



図 2.5-11 基板バイアスによる遅延ばらつき補正

ナノトランジスタ構造デバイスは、極薄SOI構造を用いた新プロセスにより作製されるが、実用 上重要なゲート絶縁膜信頼性は、ホットキャリア(HCI)、バイアス温度不安定性(BTI)、時間依 存絶縁破壊(TDDB)の、いずれも想定される電圧範囲(1.2V以下)において問題ないことを確 認した。

ソフトエラー信頼性は実用上きわめて重要であり、特に超低電圧動作でのエラー率増大が懸 念されていた。一方、ナノトランジスタ構造デバイスは、SOI 構造の一種でありソフトエラー信頼 性に優れる期待と、BOX 層が薄い影響に対する懸念があった。論理回路の動作エラーに対す る影響が大きいフリップフロップ(FF)セルと、SRAM について専用の TEG を作製してα線およ び中性子線ソフトエラー信頼性を検証した。中性子照射実験は大阪大学核物理センターにて 実施した。SOTB のソフトエラー(SEU: Single Event Upset)率はバルクと比較して一桁以上小さ く良好である。FF セルではα線で 1/200 以下、中性子線で 1/15 以下のエラー率となった(図 2.5-12)[16]。次に SRAM のα線および中性子線ソフトエラー(SEU)率は、いずれもバルクの 1/10 以下となった(中性子線のみ:図 2.5-13)。動作電圧を 1.0V から 0.4V に低下させると概ね ソフトエラー率は 5 倍に悪化する結果が得られているが、SOTB の 0.4V 動作では、バルクの 1.0V 動作よりも低いソフトエラー率が得られた。また SRAM では、一回の粒子線入射の際に、 入射したセルのみならず、ウェルを共有した隣接セルも同時にエラーとなる MCU (Multiple Cell Upset)の問題が深刻である。SOTB では、BOX 層とSTI(浅溝素子分離)の絶縁膜によりセルが 絶縁されているため、図 2.5-14 のように一回の入射でエラーとなるビット数はバルクに比べて大 幅に少なくなり、その結果 MCU エラー率は 3 桁程度と大幅に低減することが明らかになった (図 2.5-13)[17]。 MCU がここまで低ければ、 SRAM は ECC (エラー訂正) により実質的にソフト エラーフリーに出来るといえる。



図 2.5-12 FF の中性子線ソフトエラー率







図 2.5-14 SRAM の MCUビット数(中性子線)

(3)-4 超低電圧システム開発、実証アプリケーションチップ開発および TEG 開発
(共同実施 電気通信大学、芝浦工業大学、慶應義塾、京都工芸繊維大学、京都大学、 東京大学、大阪大学、東京理科大学、産業技術総合研究所)
(3)-3 で構築した設計プラットフォームを用いて各種回路設計・試作・評価を実施した。全トランジスタ数 1 億を超えるような、非常に大規模なチップも設計出来ている。H24 年度に設計、 H25 年度に試作評価した、各種回路・マクロの評価結果の主なものを下記に示す(表 2.5-2)。

表 2.5-2 平成 25 年度に試作した各種回路・マクロの評価結果一覧

| 種別   | 回路・マクロ略称       | 評価結果の概略                          |
|------|----------------|----------------------------------|
| デジタル | マイコン CPU       | エネルギー効率 13.4pJ(0.35V, 14MHz)     |
| デジタル | アクセラレータ        | エネルギー効率 対バルク 6 倍、最高 250MOPS/mW   |
| デジタル | 検索エンジン         | 0.5V 動作(50MHz) 電力対バルク 1/6(同一周波数) |
| デジタル | 基板バイアス制御 FPGA  | 0.4V 動作。エネルギー効率 対バルク 13 倍        |
| アナログ | PLL            | 0.4V 動作 周波数可変範囲 100-300MHz       |
| アナログ | 昇圧 DC-DC コンバータ | 0.1V→0.4V、基板バイアスにより広負荷範囲で効率>80%  |

| アナログ | 基板バイアス電源   | V <sub>dd</sub> =0.4Vから0.85Vと-1.5V生成、消費電流13µA |
|------|------------|-----------------------------------------------|
| TEG  | 基板バイアス島の縮小 | リークを増やさずウェル間隔縮小可能。                            |

上記を代表して、マイコン CPU(実証アプリケーションチップ初版)の動作特性について以下 に示す[18]。このチップのブロックダイヤグラムを(図 2.5-15)に示す。32bit の RISC CPU に 144kByte のデータ用 SRAM を備えている。チップの主要部分は SOTB トランジスタで構成され、 超低電圧動作が可能である。プログラムは ROM インタフェースを介して外付け ROM チップか ら読み込ませる。インタフェースはセンサ等を接続するためのシリアルインタフェース(SPI)と、 通信モジュール等を接続するためのインタフェース(UART)、汎用(GP)インタフェースを備えて いる。インタフェース部は外部信号電圧が 3.3V であるため、ハイブリッドバルクトランジスタで構 成される。チップ写真を図 2.5-16に示す。インタフェースを含めたチップサイズは、約1.5mm 角 である。動作下限電圧は図 2.5-17 に示すように、SOTB が大幅に低い。バルクでは 60MHz 動 作に 0.8V が必要であるのに対して SOTB では 0.5V で 60MHz 動作する。エネルギー効率も大 幅に向上し、図 2.5-18に示すように 0.35V で 14MHz 動作、動作あたりエネルギー13.4pJ<sup>1</sup>という 世界最高水準のデータを得た。



図 2.5-15 実証アプリケーションチップ初版のブロックダイヤグラム



図 2.5-16 実証アプリケーションチップ初版の写真

<sup>1</sup> エネルギーはクロックサイクルあたりの値であり、µW/MHzとpJが一致する。



図 2.5-17 CPUの動作電圧と周波数

図 2.5-18 CPU の動作あたりエネルギー

本チップを用いて、センサノードへの応用を念頭に置いた、実証モジュール、ヘルスモニタシ ステムを作製し、動作デモンストレーションを実施した。SPI インタフェースに温度センサおよび 加速度センサを接続し、CPU で温度および加速度データをモニタする。UART インタフェース には Bluetooth LE 通信モジュールを接続する。センサノードでは、取得したデータをそのまま通 信によりホストに送出する場合も多いが、通信に必要な電力が大きい点が問題である。超低電 カ CPU が出来れば、ある程度のデータ処理を CPU で行い、必要最小限の通信を行うという考 え方も成立し、これによりセンサネットワーク全体の電力消費を低減させる可能性もある。この実 証モジュールでは、温度と加速度に異常が生じたときのみ、その旨を RF モジュールからタブレ ットに送信し、タブレットで「健康状態に異常がある」との表示を行った。実際に動作電圧 0.387V (CPU の電源には単セル太陽電池を使用)、5MHz で CPU を動作させ、上述の機能が問題なく 行われることを確認した。

最終年度である H26 年度には、最終目標である、従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術を確立するとともに、実用化回路レベルでの達成目処を示すために、過 年度における評価結果等をフィードバックして、新たなマスクセットに多数の回路・マクロを搭載 した。特に、超低電圧デバイス応用分野として注目度が高まっている IoT (Internet of Things)市 場向けに必要とされる、アナログマクロ等の機能マクロの設計と、それらを搭載する、原子移動 型スイッチなどの BEOL デバイスとの融合チップの設計・試作を追加するために、開発成果創 出促進制度に応募し開発を加速した。代表的な応用チップであるマイコンの設計に関しては、 想定されるユーザーに対するヒアリングを行い、必要とされる機能を抽出して複数の試作チップ の仕様に反映させた。具体的には、(1) 超低電圧読み出しが可能な、原子移動型スイッチデバ イスを用いたプログラム ROM の搭載、(2) 用途による内蔵 SRAM 容量の増減や、2 種類の 32bit CPUコア(低電力重視の2段パイプライン構成と処理能力重視の5段パイプライン構成) の使い分け、(2)環境発電向けチップには、超低電圧 ULV 仕様(表 2.5-1 参照)、電池使用に は低リーク LV 仕様による設計、および低ドロップアウトレギュレータ(LDO)の内蔵、(3) 水晶発 振器あるいは RC 発振器によるクロック源内蔵、(4) タイマーないしはリアルタイムクロック(RTC) によるスタンバイ制御、(5) 基板バイアス電源(VBBGEN)の内蔵、およびスタンバイ制御との連 動、(6) 一部チップに低電圧(1.2V) I/O(通常は3.3V)の採用、(7)2種類(低消費電流および高 精度)の AD コンバータマクロの設計、などである。試作評価結果の概略を表 2.5-3 に示す。多

くの試作結果にて、類例のない低消費電力が実証されている。以降にて代表的な試作結果について示す。

| 種別   | 回路・マクロ略称                                            | 評価結果の概略                                 |  |
|------|-----------------------------------------------------|-----------------------------------------|--|
| デジタル | 原子 SW-ROM マイコン ROM, SRAM 込み消費エネルギー14.0pJ (0.4V, 16M |                                         |  |
| デジタル | LV 仕様マイコン                                           | スタンバイ電流(VBBGEN 消費電流含む) 108nA            |  |
| デジタル | レ 画像処理アクセラレータ エネルギー効率世界最高値、500MOPS/mW (0.5)         |                                         |  |
| デジタル | 検索エンジン (SLID)                                       | 2 次元パターン検索、検索時間 60µs (50MHz 動作)         |  |
| デジタル | 基板バイアス制御 FPGA                                       | アレイ高密度化。クロックゲーティングで電力 40%減              |  |
| デジタル | DSP                                                 | 0.55V 動作、200MHz、消費エネルギー 1.4pJ           |  |
| デジタル | 加算器、乗算器                                             | 0.25-0.35V で最低エネルギー(対バルク 39-49%低減)      |  |
| デジタル | オンチップ温度センサ                                          | 0.3V 動作、温度分解能 対バルク 6.5 倍                |  |
| アナログ | VBBGEN                                              | 基板バイアス電圧 1.1V 生成、消費電流 15nA(LV 仕様)       |  |
| アナログ | LDO                                                 | 出力電圧 1.2, 0.75, 0.55V、無負荷消費電流 100-150nA |  |
| アナログ | OSC(RC 発振器)                                         | 20MHzと32kHz、タイマー用 32kHzの消費電流 170nA      |  |
| アナログ | 8bit ADC                                            | 0.5V 動作、Δ-Σ型、有効 6.4bit、消費電力 0.06µW/MHz  |  |
| アナログ | 12bit ADC                                           | 0.75V 動作、逐次比較(SAR)型、有効ビット数 10.8 ビット     |  |
| アナログ | OPA(オペアンプ)                                          | 0.75V 動作、チョッパ型、利得 40.5dB、消費電流 41µA      |  |

表 2.5-3 平成 26 年度に試作した各種回路・マクロの評価結果一覧

原子移動型スイッチデバイスを用いた ROM の評価結果を示す[19]。ROM マクロ構成は図 2.5-19に示すように、印加電圧に応じて SOTB とハイブリッドバルクを使い分けている。書き込み 側はおよそ 2.5V の電圧印加が必要であるためハイブリッドバルクを使用しているが、読み出し 側は SOTB のみであり、0.34-1.2V での動作が可能である。1ビットあたりの読み出しエネルギー は 0.14pJ (0.37V)という低い値を実証した。これは低電圧読み出しを特長とした ReRAM[20]の 1/6に相当する。この ROM を内蔵したマイコンチップは、0.4V で 16MHz 動作が可能で、そのと きの消費エネルギーは 14.0pJ (内訳: CPU=9.2pJ, ROM=4.5pJ, SRAM=0.3pJ) という非常に小 さい値が得られた。

基板バイアス電源 VBBGEN は、SOTB によるチャージポンプ回路により構成されている。 SOTB では BOX 層のおかげで基板リーク電流がほぼゼロとなるため、VBBGEN の負荷が非常 に軽くなる。このため、VBBGEN マクロ自体の消費電流も極めて小さく設計することが可能にな った。この VBBGEN を内蔵したマイコンチップのスタンバイ制御の結果を、図 2.5-20 に示す。 スタンバイ状態では、CPU+SRAM+ROM の消費電流が 93nA、VBBGEN の消費電流が 15nA の合計 108nA という極めて低いスタンバイ電流を実証した。

試作したマイコンチップのうち、一例として環境モニタなどへの応用に向くチップのブロックダ イヤグラム、およびチップ写真を図 2.5-21, 図 2.5-22 に示す。本チップの特徴は、原子移動型 スイッチを用いたプログラム ROM、内蔵(水晶)発振器、スタンバイ制御に連動した内蔵 VBBGEN である。試作したマイコンチップ 4 種はドータボード方式で互換性を持たせた評価ボ ードにて動作検証を行った。また、図 2.5-23 に示すように、うちわで風を送りながら小型の風力 発電機にて電気二重層キャパシタに蓄電し、その電力により一定時間マイコンが動作する、と いうデモンストレーションを実施した。その際、マイコンは温度センサの値を読み取って、最高温 度と平均温度を SRAM に記憶、スタンバイ動作で基板バイアスを印加、という動作を繰り返す。 スタンバイ状態で基板バイアスを印加しても SRAM に格納されたデータは保持される。



図 2.5-19 原子移動型スイッチ ROM の構成 図 2.5-20 VBBGEN によるスタンバイ電流低減



Atom SW ROM SRAM CPU ADC LDO VBBGEN STAM

図 2.5-21 環境モニタ向けチップの構成例

図 2.5-22 環境モニタ向けチップのレイアウト



図 2.5-23 環境発電による超低電力動作デモンストレーション

CMA(Cool Mega Array)[21] は、画像処理などを得意とする電力効率の高いアーキテクチャであり、大 規模な組み合わせ回路から構成される PE (Processing Element) アレイ上にメモリからデータを流して演 算を行う。SOTB版のCMAは、メモリとPEアレイとのデータ転送を受け持つマイクロコントローラと、PEアレイの基板バイアスを独立にアプリケーション毎に変えることで、電力効率の最適化を可能とする。算術強度の高い処理では、より高速に動作させたいPEアレイにフォワードバイアスを印加し、速度に余裕があるために速度を落としてリークを減らした方が得となるマイクロコントローラとメモリに、リバースバイアスを印加する。メモリアクセスの多い処理では、この逆にする。CMA-SOTB最新版は、図2.5-24に示すように、非常に高い電力効率を実現した。Alphaブレンダ等の画像処理を実施し、最も効率が上がる処理(grayスケール)では、1mWを下回る電力で500MOPS(1秒で500万回の演算)を実現した[22]。これは、現在の市販の低電力用DSPの10倍以上であり、小さい電力で高い性能を得る場合に有効であることが実証された。



図 2.5-24 CMA-SOTB の電力効率(MOPS/mW) [22]

FPGA はソフトウェアによる CPU 動作よりも各段に効率の良い、再構成可能なアーキテクチャであり、広 汎に使用されている。この FPGA の大きな欠点は、ASIC や ASSP などの固定ロジック IC に比べて消費電 力、特にリーク電力が大きいことである。FPGA では、演算エレメント(PE)をスイッチにより切り替えて再構 成論理回路を構成する。通常の固定ロジックでは、動作速度を律速する部分、すなわちクリティカルパス が特定されているため、それ以外の部分には、より Vth が高くリーク電流の小さいトランジスタを配すること により消費電力を最小化している。ところが FPGA では、チップを製造する時点ではどの PE がクリティカル パスになるかが特定されていないために、全ての PE が高速に動作できるように Vth が設定され、結果とし てリーク電力が大きくなってしまう。Flex Power FPGA はこの問題を解決するもので、図 2.5-25 に示すよう に、回路をマッピングした段階で、どの PE がクリティカルパスになるかを判定し、それ以外の部分には自 動的に基板バイアスを印加することで低リーク化を実現している。基板バイアスによる Vth の変化幅を最適 化しつつ、動作電圧を低減することにより、図 2.5-26に示すように、1.2V 動作の従来型 FPGA に比べて、 1/13 という大幅なエネルギー低減を実証した[23]。さらに、最新の Flex Power FPGA チップでは、平成 25 年度に検討した基板バイアス島間のリーク評価の結果を反映して、面積オーバーヘッドを最小化して、 PE アレイ密度を高めて 30x30 大規模アレイのチップとした。さらに、不要な PE にはクロックを供給しないと いう、クロックゲーティング機能を実装することにより、さらに 40%以上の消費電力低減を実証した。



図 2.5-25 Flex Power FPGA におけるクリティカルパスと Vth の設定



図 2.5-26 Flex Power FPGA の低電力化効果 [23]

(4) 達成度

以上示したように、本テーマでの中間目標 (1) 100 万個以上のトランジスタでの低しきい電圧ば らつき、(2) 1Mbit 以上の SRAM での 0.4V 動作、最終目標 (1) ナノトランジスタ構造デバイスと既 存の CMOS トランジスタとの融合集積化技術の確立、(2) 従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術の確立と、実用化回路レベルでの達成目処を示すは、いずれも達成 されたと考える。

(5) まとめ

薄い埋め込み酸化膜上に極薄シリコンを形成した、SOI構造のSOTBトランジスタと、同じウェハ 上に形成するハイブリッドバルクトランジスタの融合集積化プロセスを開発した。低ばらつき(5 σ V<sub>th</sub>=0.09V)と、2Mb SRAM の 0.4V 以下での動作を実証し、300mm ウェハ全面で安定して高い動 作歩留まりが得られ、各種信頼性評価も含め、実用化判断可能レベルの集積化技術水準に至っ た。SOTB およびハイブリッドバルクトランジスタを用いた大規模集積回路が、超低電圧で安定に 動作するための設計プラットフォームを開発し、実証アプリケーションチップを始めとする各種超低 電力チップの試作評価を通じて、実用化レベルで、従来技術に比べて 1/10 という超低電力を実 現できる目処を示した。これにより、本テーマの目標は達成された。 参考文献

- [1] Dennard, R.H.; Gaensslen, F.H.; YU, HWA-NIEN; LEO RIDEOVT, V.; BASSOUS, ERNEST; LEBLANC, ANDRE R., "Design of ion-implanted MOSFET's with very small physical dimensions," Solid-State Circuits Society Newsletter, IEEE, vol.12, no.1, pp.38,50, Winter 2007, doi: 10.1109/N-SSC.2007.4785543.
- [2] Miyazaki, M.; Ono, G.; Ishibashi, K., "A 1.2-GIPS/W microprocessor using speed-adaptive threshold-voltage CMOS with forward bias," Solid-State Circuits, IEEE Journal of , vol.37, no.2, pp.210,217, Feb 2002, doi: 10.1109/4.982427
- [3] http://www.itrs.net/
- [4] Tsunomura, T.; Nishida, A.; Yano, F.; Putra, A.T.; Takeuchi, K.; Inaba, S.; Kamohara, S.; Terada, K.; Hiramoto, T.; Mogami, T., "Analyses of 5σ Vth fluctuation in 65nm-MOSFETs using takeuchi plot," VLSI Technology, 2008 Symposium on, pp.156,157, 17-19 June 2008, doi: 10.1109/VLSIT.2008.4588600.
- [5] Tsuchiya, R.; Horiuchi, M.; Kimura, S.; Yamaoka, M.; Kawahara, T.; Maegawa, S.; Ipposhi, T.; Ohji, Y.; Matsuoka, H., "Silicon on thin BOX: a new paradigm of the CMOSFET for low-power high-performance application featuring wide-range back-bias control," Electron Devices Meeting, 2004. IEDM Technical Digest. IEEE International, pp.631,634, 13-15 Dec. 2004, doi: 10.1109/IEDM.2004.1419245.
- [6] Yamamoto, Y.; Makiyama, H.; Tsunomura, T.; Iwamatsu, T.; Oda, H.; Sugii, N.; Yamaguchi, Y.; Mizutani, T.; Hiramoto, T., "Poly/high-k/SiON gate stack and novel profile engineering dedicated for ultralow-voltage silicon-on-thin-BOX (SOTB) CMOS operation," VLSI Technology (VLSIT), 2012 Symposium on, vol., no., pp.109,110, 12-14 June 2012, doi: 10.1109/VLSIT.2012.6242485.
- [7] Yamamoto, Y.; Makiyama, H.; Yamashita, T.; Oda, H.; Kamohara, S.; Sugii, N.; Yamaguchi, Y.; Mizutani, T.; Hiramoto, T., "Novel Single p+Poly-Si/Hf/SiON Gate Stack Technology on Silicon-on-Thin-Buried-Oxide (SOTB) for Ultra-Low Leakage Applications," VLSI Technology (VLSIT), 2015 Symposium on, 16-18 June 2015.
- [8] Yamamoto, Y.; Makiyama, H.; Shinohara, H.; Iwamatsu, T.; Oda, H.; Kamohara, S.; Sugii, N.; Yamaguchi, Y.; Mizutani, T.; Hiramoto, T., "Ultralow-voltage operation of Silicon-on-Thin-BOX (SOTB) 2Mbit SRAM down to 0.37 V utilizing adaptive back bias," VLSI Technology (VLSIT), 2013 Symposium on , vol., no., pp.T212,T213, 12-14 June 2013.
- [9] Mizutani, T.; Yamamoto, Y.; Makiyama, H.; Tsunomura, T.; Iwamatsu, T.; Oda, H.; Sugii, N.; Hiramoto, T., "Reduced drain current variability in fully depleted silicon-on-thin-BOX (SOTB) MOSFETs," Silicon Nanoelectronics Workshop (SNW), 2012 IEEE, vol., no., pp.1,2, 10-11 June 2012, doi: 10.1109/SNW.2012.6243344
- [10] Mizutani, T.; Yamamoto, Y.; Makiyama, H.; Iwamatsu, T.; Oda, H.; Sugii, N.; Hiramoto, T., "Statistical Analysis of Subthreshold Swing in Fully Depleted Silicon-on-Thin-Buried-Oxide and Bulk Metal–Oxide–Semiconductor Field Effect Transistors," Jpn. J. Appl. Phys. 52 (2013) 04CC02, doi: 10.7567/JJAP.52.04CC02.
- [11] Yamamoto, Y.; Makiyama, H.; Shinohara, H.; Iwamatsu, T.; Oda, H.; Kamohara, S.; Sugii, N.; Yamaguchi, Y.; Mizutani, T.; Hiramoto, T., "Impact of Charges and Dipoles on Mobility and VTH Variability in Poly-Si/High-k/SiON/Silicon on Thin BOX (SOTB) Transistor," 2013 International Workshop on Dielectric Thin Films for Future Electron Devices: Science and Technology, vol., no., pp.89,90, 7-9 November 2013. (Young Award)
- [12] Mizutani, T.; Yamamoto, Y.; Makiyama, H.; Shinohara, H.; Iwamatsu, T.; Oda, H.; Sugii, N.; Hiramoto, T., "Comparison and distribution of minimum operation voltage in fully depleted silicon-on-thin-buried-oxide and bulk static random access memory cells," Jpn. J. Appl. Phys. 53 (2014) 04EC18, doi: 10.7567/JJAP.53.04EC18.
- [13] Qiu, H.; Mizutani, T.; Yamamoto, Y.; Makiyama, H.; Yamashita, T.; Oda, H.; Kamohara, S.; Sugii, N.; Saraya, T.; Kobayashi, M.; Hiramoto, T., "Impact of Random Telegraph Noise on Write Stability in Silicon-on-Thin-BOX (SOTB) SRAM Cells at Low Supply Voltage in Sub-0.4V Regime," VLSI Technology (VLSIT), 2015 Symposium on, 16-18 June 2015.
- [14] Makiyama, H.; Yamamoto, Y.; Shinohara, H.; Iwamatsu, T.; Oda, H.; Sugii, N.; Ishibashi, K.; Yamaguchi, Y., " Speed enhancement at Vdd = 0.4 V and random τpd variability reduction and analysis of τpd variability of silicon on thin buried oxide circuits," Jpn. J. Appl. Phys., 53 (2014) 04EC07, doi: 10.7567/JJAP.53.04EC07.
- [15] Makiyama, H.; Yamamoto, Y.; Shinohara, H.; Iwamatsu, T.; Oda, H.; Sugii, N.; Ishibashi, K.; Mizutani, T.; Hiramoto, T.; Yamaguchi, Y., "Suppression of die-to-die delay variability of silicon on thin buried oxide (SOTB) CMOS circuits by balanced P/N drivability control with back-bias for ultralow-voltage (0.4 V) operation," Electron Devices Meeting (IEDM), 2013 IEEE International, vol., no., pp.33.2.1,33.2.4, 9-11 Dec. 2013, doi: 10.1109/IEDM.2013.6724742

- [16] Kobayashi, K.; Kubota, K.; Masuda, M.; Manzawa, Y.; Furuta, J.; Kanda, S.; Onodera, H., "A Low-Power and Area-Efficient Radiation-Hard Redundant Flip-Flop, DICE ACFF, in a 65 nm Thin-BOX FD-SOI," Nuclear Science, IEEE Transactions on , vol.61, no.4, pp.1881,1888, Aug. 2014, doi: 10.1109/TNS.2014.2318326.
- [17] Hirokawa, S.; Harada, R.; Hashimoto, M.; Onoye, T., "Characterizing alpha- and neutron-induced SEU and MCU on SOTB and bulk 0.4-V SRAMs," Nuclear Science, IEEE Transactions on Nuclear Science, volume 62, No. 2, pp. 420-427 April 2015.
- [18] Ishibashi K.; Sugii N.; Kamohara S.; Usami K.; Amano H.; Kobayashi K.; Pham C-K.: "A Perpetuum Mobile 32bit CPU on 65nm SOTB CMOS Technology with Reverse-Body-Bias Assisted Sleep Mode," IEICE Transactions on Electronics 07/2015; vol. E98.C, No. 7, pp. 536-543. DOI:10.1587/transele.E98.C.536
- [19] Sakamoto, T.; Tada, M.; Tsuji, Y.; Makiyama, H.; Hasegawa, T.; Yamamoto, Y.; Okanishi, S.; Banno, N.; Miyamura, M.; Okamoto, K.; Iguchi, N.; Ogasahara, Y.; Oda, H.; Kamohara, S.; Yamagata, Y.; Sugii, N.; Hada, H., "Low-power embedded read-only memory using atom switch and silicon-on-thin-buried-oxide transistor," Applied Physics Express 8, 045201 (2015), doi: 10.7567/APEX.8.045201.
- [20] Meng-Fan Chang; Che-Wei Wu; Chia-Cheng Kuo; Shin-Jang Shen; Sue-Meng Yang; Ku-Feng Lin; Wen-Chao Shen; Ya-Chin King; Chorng-Jung Lin; Yu-Der Chih, "A Low-Voltage Bulk-Drain-Driven Read Scheme for Sub-0.5 V 4 Mb 65 nm Logic-Process Compatible Embedded Resistive RAM (ReRAM) Macro," Solid-State Circuits, IEEE Journal of , vol.48, no.9, pp.2250,2259, Sept. 2013, doi: 10.1109/JSSC.2013.2259713.
- [21] Ozaki, N.; Yasuda, Y.; Saito, Y.; Ikebuchi, D.; Kimura, M.; Amano, H.; Nakamura, H.; Usami, K.; Namiki, M.; Kondo, M., "Cool Mega-Arrays: Ultralow-Power Reconfigurable Accelerator Chips," Micro, IEEE, vol.31, no.6, pp.6,18, Nov.-Dec. 2011, doi: 10.1109/MM.2011.94.
- [22] Masuyama K.; Fujita Y.; Okuhara H.; Amano H, "Ultra Low Power Reconfigurable Accelerator CMA-SOTB-2," Proc. of the 18th IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips XVIII), Poster session, Apr. 2015. (Best Poster Award)
- [23] Koike, H.; Chao Ma; Hioki, M.; Ogasahara, Y.; Tsutsumi, T.; Nakagawa, T.; Sekigawa, T., "More than an order of magnitude energy improvement of FPGA by combining 0.4V operation and Multi-Vt optimization of 20k body bias domains," SOI-3D-Subthreshold Microelectronics Technology Unified Conference (S3S), 2014 IEEE, vol., no., pp.1,2, 6-9 Oct. 2014, doi: 10.1109/S3S.2014.7028240. (Best Paper Award)

- 2.6 研究開発項目⑥ 「BEOL 設計・製造基盤(プラットフォーム)開発」
- (1) 背景と目的

バックエンド工程において、様々な新材料・新構造デバイスを配線層の一部として作ることを効率化するために、素子や回路の設計工程、さらには、プロセスや材料などに係る製造工程を可能な限り共通化し、これを、BEOL 設計・製造基盤(プラットフォーム)として開発する。これによって、設備投資をミニマム化することができるだけでなく、研究開発の効率化や、試作回数の増加による技術の高度化が可能となり、製品化への流れを加速することができる。これらのメリットに加えて、BEOL 設計・製造基盤(プラットフォーム)を橋渡しとして、外部連携を活性化するオープンイノベーションを加速することも可能となる。

(2) 目標

上記の目的を達成するために、次の目標を設定した。

【目標】(平成23年度末)

個別デバイスの研究開発を推進するための共通設計基盤として、BEOL 設計・製造基盤(プラットフォーム)を開発する。その際、以下の条件を目標とする。

・新材料や新構造デバイスに共通で使え、かつ、新材料の相互汚染や熱耐性、さらには、プロ セス雰囲気の影響などの観点から、それぞれのデバイスの特性を損なうことのない、BEOL プロセ スレシピの作成。

・相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成。

・PDK (Process Design Kit)として、設計ルール、配線特性パラメータ、OPC ルールの策定。

- (3) 研究開発成果
- (3)-1 BEOL 製造基盤開発

産総研SCRが保有している300mm径ウエハ用製造装置を用いて、新材料や新構造のBEOLデ バイス動作を実証するための、65nm世代向けBEOL製造基盤技術を開発した。図 2.6-1に開発し たBEOL製造基盤の断面TEM写真を示す。CMOS下地からM4配線までは企業の製造ラインにて 形成、M5ローカル配線は液浸ArF露光を用いて形成し、M6、M7のセミグローバル配線はKrF露 光を用いて形成した。CMOS下地ウエハ上には製造ライン工程と産総研SCR工程とのアライメント の整合をとるためのマークが形成されている。このようなBEOL製造基盤技術を用いることで、ロー カル配線層内にBEOLデバイスを搭載しつつ、既存CMOSの設計ライブラリの使用が可能になる。



図 2.6-1 開発した BEOL 製造基盤を用いた素子の断面 TEM 写真

・ローカル配線構築

図 2.6-2 にローカル配線形成のプロセスフローの断面模式図を示す。ビア層間絶縁膜には SiO2、配線層間絶縁膜には ULK(k=2.7)を用いた。BEOL 素子を搭載した際の後工程での熱負 荷を低減するため、配線工程のプロセス温度は全て 350℃以下となるよう設計した。加工プロセス は、溝層間絶縁膜である低誘電率膜の加工に有利なビアファーストデュアルダマシンを採用した。 多層レジストを用いてビア露光を行いドライエッチングによりビアホールを開口した。続いてホール 部を含む全面に SOC を塗布し、その上に SOG、および HDP-SiO2を成長した後、溝露光を行った。 このとき、溝レジストの現像不良(ビアホール内部から化学増幅型レジストの増幅効果を失活させ る不良:一般にビアポイゾニングと呼ばれる)が発生した。図 2.6-3 に孤立ビアホール上に露光し た溝パターンの露光結果を示す。隣接ビア間の距離が大きくなるほど不良発生が顕著であること からポイゾニング不良であることがわかる。この不良を防止するために高密度な SiO2膜(HDP-SiO2) を多層構造として導入し、ビアポイゾニングによる現像不良を抑制した。



図 2.6-2 ローカル配線形成のプロセスフローの断面模式図



図 2.6-3 孤立ビアホール上に形成した溝パターンの測長 SEM 写真

上記製法で形成した 2 層配線に関して、配線の電気特性を測定した結果を図 2.6-4 に示す。 典型的な結果として(a)ビア歩留り、(b)配線歩留りを示す。大規模ビアチェーン(5M 個直列チェーン)において、平均ビア抵抗 4~5Ω、面内歩留まりは 95%以上が確認された。その他、不良発生 が懸念される接続配線幅の異なる TEG においても 100%の歩留りが得られた。配線抵抗は、ウェ ハ面内で 100%の歩留りを得た。シート抵抗値は配線幅 120nm において 0.2Ω/□であり、65nm 世 代の銅配線として妥当な値が得られている。以上の結果から、ローカル配線に関しては、BEOL デバイスの実用性を検証する上で十分な特性・歩留りであると判断できる。



図 2.6-4 ローカル配線の配線特性

・セミグローバル配線構築

図 2.6-5 にセミグローバル配線形成のプロセスフローの断面模式図を示す。加工プロセスは、

レジスト構造を簡略化することで短 TAT を実現するため、トレンチファーストデュアルダマシンを採 用した。層間絶縁膜には SiO2を用いた。KrF 露光による溝パターンの形成を行い、ドライエッチン グによりトレンチを開口した。続いてトレンチ部を含む全面に KrF レジストを塗布し、ビア露光を行 った。ビアパターンのデータ率によってビアホールの露光寸法に差が生じたため、寸法補正を行う ためバイアスOPC (ルールベースOPC)を採用した。加工したデュアルダマシン溝に銅を埋め込み、 Cu-CMP によって上層配線を形成した。



図 2.6-5 セミグローバル配線形成のためのプロセスフローの断面模式図

上記製法で形成したセミグローバル配線に関して、配線の電気特性を測定した結果を図 2.6-6 に示す。典型的な結果として、M6、M7配線のシート抵抗とビア歩留りを示した。ビアチェーンにおいて、ビア抵抗 1Ω以下、面内歩留まりは 95%以上が確認され、セミグローバル配線として十分な特性・歩留りが得られている。配線抵抗は、ウエハ面内で 95%以上の歩留りが得られ、シート抵抗値は配線幅 200nm において 0.1Ω/□であり、ローカル配線と比べて約半分のシート抵抗値が得られている。65nm 世代のセミグローバル線として妥当な値が得られており、BEOL デバイスの実用 性を検証するのに、十分な配線特性・歩留りであると判断できる。



図 2.6-6 セミグローバル配線の配線特性

## ·新材料汚染管理技術

BEOL デバイスでは、様々な新材料を用いる。そこで、これらの新材料がデバイス特性に影響 することがないように、相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成を 行った。新材料の汚染管理手法として、以下の4つの手法を用いた。

管理手法1. エッジカットリング

```
ウェハエッジおよびベベル・裏面の新材料の付着を防止する。
管理手法2. 薬液による洗浄
```

ウェハエッジおよびベベル・裏面の新材料を薬液により除去する。

管理手法3. 新材料上の HDP 膜

新材料上に高密度膜を成膜し、新材料の後工程への影響を防止する。 管理手法4. FOUP によるハンドリング管理

ハンドリング管理により汚染拡散を防止する。

黒(メタル工程)、赤(Cu工程)、黄(新材料工程)

図 2.6-7 に BEOL デバイスで用いられている新材料元素と用いた管理手法をまとめた。新材料の汚染管理技術としてこれらの管理手法を用いることにより、新材料がデバイス特性に影響を 及ぼすことに起因してデバイス特性を低下させることがなくなり、BEOL デバイスを集積化可能となる。

| 新材料<br>元素 | 管理手法<br>1                                    | 管理手法<br>2 | 管理手法<br>3                       | 管理手法<br>4     |
|-----------|----------------------------------------------|-----------|---------------------------------|---------------|
| Fe        | 0                                            | 0         | 0                               | 0             |
| Mn        | 0                                            | 0         | 0                               | 0             |
| Pd        | 0                                            | 0         | 0                               | 0             |
| Ge2Sb2Te5 | 0                                            | 0         | 0                               | —             |
| GeTe      | 0                                            | 0         | 0                               | —             |
| Sb2Te3    | 0                                            | 0         | 0                               | —             |
| Ru        | 0                                            | —         | 0                               | 0             |
| Ni        | _                                            | 0         | _                               | O<br>(専用FOUP) |
| С         | <ul> <li>〇</li> <li>(触媒層除去により未成長)</li> </ul> | _         | O<br>(SOGにより後工<br>程への影響を防<br>止) | O<br>(専用FOUP) |

図 2.6-7 本プロジェクトの BEOL デバイスで用いられている新材料元素と管理手法

## (3)-2 BEOL 設計基盤開発

本プロジェクトでは、CMOS下地基板、BEOLプロセスを複数のグループで共用することで、開 発工数の削減・効率化を行っている(図 2.6-8)。M4層から下の階層は半導体製造ラインで形成さ れ、本プロジェクトでは、産総研SCRを用いてM4層より上層のBEOLの形成を行う。不揮発デバイ スはM4とM5の間に形成される。このように、半導体製造ラインで形成された多層配線/CMOS基板 上に本プロジェクトで配線および不揮発デバイス工程の形成を行うためには半導体製造ライン PDKとつくばSCR-PDKを統合した、設計ルール、配線特性パラメータ、OPCルール等からなる連 携ファブPDKが必要となる。

平成22年度に設計ツール(CAD:Computer Aided Design, DRC:Desgin Rule Check, LVS:Layout Versus Schematic)を導入するとともに、設計に必要なルールファイル(DRCルール、 LVSルール、粗密ルール等)を整備した(図 2.6-9)。本ルールファイルに沿って配線プロセス開発 用レチクルセットBEP1、および回路TEG用レチクルセットLPT1の設計・検証を行った。平成23年

度のセミグローバル配線(M6,M7)の開発にあたっては、当該配線層のルールファイルを追加する とともに、ルールベースのOPC(Optical Proximity Correction:光学近接効果補正)処理ルールを作 成した。セミグローバル配線層の最小加工幅は0.24umと、ローカル配線層の倍とした。レジストの 厚膜化が必要であったため、KrF露光機により微細パターンの形成を行うために、ルールベース OPCをビアに導入した。LPT1にセミグローバル配線層を追加(LPT1SG)してプロセスの開発を行 い、1P7Mの構成(図 2.6-8)が完成した。

さらに、プロセス歩留まりの向上を目指して、ローカル配線層にモデルベースOPCを適用した。 OPCモデルは、CD-SEMにより取得したレジスト形状のCD値、および露光機の照明条件に基づい て作成した。OPC処理を行った結果、100nmまでの配線幅・ビア径の露光後の寸法は設計寸法と 比較して5%以下の誤差に収めることができた(図 2.6-10)。同時にOPC変換のためのツールを導 入し、OPC処理が行えるよう整備した。BEP2およびLPT2は、OPC処理が適用された1P7Mの構成 のレチクルセットである。平成24年当初には、モニターロット等で蓄積されたプロセス歩留まりを元 に、より詳細なDRCルールに改定を行った。LPT3においてさらなる配線プロセスの歩留まりの向 上ができるものと期待している。



図 2.6-8 (a) CMOS 下地基板。(b)LPT1SG(文中)のレチクルセットで作成された 1P7M 構造。



図 2.6-9 設計基盤開発の変遷。BEP, LPT 等はレチクルシリーズを示す。



図 2.6-10 OPC の効果。(a)孤立配線のレジストパターン、(b)孤立配線の幅の設計寸法 に対する CD 値。

(4) 達成度

個別デバイスの研究開発を推進するための共通設計基盤として、BEOL 設計・製造基盤(プラットフォーム)を開発し、目標をすべて達成した。

SCR300mm ラインで、半導体製造ラインで形成した多層配線/CMOS 基板上にローカル配線およびセミグローバル配線を形成する配線製造基盤技術を開発し、配線特性が所望の特性を実現していることを確認した。

新材料の汚染管理として、1.エッジカットリングによる新材料付着防止、2.薬液による新材料除去、 3.新材料上 HDP 膜による汚染拡散防止、4.FOUP によるハンドリング管理手法を開発し、効果を 確認した。

半導体製造ライン PDK と SCR (Super Clean Room) - PDK を統合した、設計ルール、配線特性 パラメータ、OPC ルール等からなる連携ファブ PDK を策定した。

(5) まとめ

バックエンド工程において、様々な新材料・新構造デバイスを配線層の一部として作ることを効率化し、研究開発を推進するための共通設計基盤として、BEOL設計・製造基盤(プラットフォーム)を開発した。

産総研 SCR が保有している 300mm 径ウエハ用製造装置を用いて、BEOL デバイス動作を実 証するための、65nm世代向け BEOL 製造基盤技術を開発した。ビア層間絶縁膜には SiO2、配線 層間絶縁膜には ULK(k=2.7)を用い、BEOL 素子を搭載した際の後工程での熱負荷を低減する ため、配線工程のプロセス温度は全て 350℃以下となるよう設計した。加工プロセスは、溝層間絶 縁膜の低誘電率膜の加工に有利なビアファーストデュアルダマシンを採用したローカル配線形成 技術を構築した。セミグローバル配線に関しては、加工プロセスは、レジスト構造を簡略化すること で短 TAT を実現するため、トレンチファーストデュアルダマシンを採用した。

相互汚染防止、汚染除去、汚染評価などからなる新材料の汚染管理技術として 4 つの管理手 法を開発し、効果を確認した。

BEOL 設計基盤としての連携ファブ PDK の構築を目的とし、CAD, DRC, LVS ツールを導入し、

設計に必要なルールファイル(DRC ルール、LVS ルール、粗密ルール等)を整備した。さらに、 OPC ルールの策定を行い、100nm までの配線幅・ビア径の露光後の寸法は設計寸法と比較して 5%以下の誤差に収めることが可能となった。
# 3. 知的財産権、発表

3.1 知的財産権出願、登録、発表リスト 特許、論文、外部発表等の件数(内訳)

| 区分    | 特許出願 |                         |              | 特許登録 |      |       |      | ての他は如惑書  |  |
|-------|------|-------------------------|--------------|------|------|-------|------|----------|--|
| 年度    | 国内   | 外国、<br>PCT <sup>※</sup> | PCT から<br>移行 | 国内   | 外国   | 発表    | 論文   | (プレス発表等) |  |
| H22FY | 2件   | 0件                      | 0件           | 0件   | 0件   | 9件    | 0件   | 0件       |  |
| H23FY | 31件  | 4 件                     | 0件           | 0件   | 0件   | 50 件  | 2件   | 2 件      |  |
| H24FY | 43 件 | 27 件                    | 0件           | 0件   | 0件   | 103 件 | 6件   | 10 件     |  |
| H25FY | 34 件 | 28 件                    | 0件           | 2件   | 1件   | 126 件 | 9件   | 12 件     |  |
| H26FY | 30件  | 31 件                    | 13 件         | 6件   | 6件   | 147 件 | 22 件 | 3 件      |  |
| H27FY | 12件  | 16件                     | 1件           | 9件   | 12 件 | 39件   | 13 件 | 0件       |  |

(※Patent Cooperation Treaty:特許協力条約)

3.2 VLSI Symposia と IEDM における LEAP からの発表

半導体デバイスに関して、最も権威のある2つの学会でのLEAPの発表数の推移を下記の表に示す。 VLSI Symposia は公益社団法人 応用物理学会とIEEE(Institute of Electrical and Electronics Engineers) の EDS (Electron Devoce Society)が交互に主催する会議であり、京都とハワイで隔年開催されている。 IEDM (International Electron Devices Meeting)は IEEE EDS 主催の会議であり、サンフランシスコとワシン トンで隔年開催されている。

|                | 2010年 | 2011年 | 2012年 | 2013年 | 2014年 |
|----------------|-------|-------|-------|-------|-------|
| LEAP           | 0     | 3     | 7     | 10    | 6     |
| 東大             | 12    | 13    | 8     | 13    | 8     |
| 東芝             | 8     | 8     | 7     | 6     | 6     |
| NEC            | 5     | 0     | 1     | 0     | 0     |
| 富士通            | 2     | 1     | 0     | 1     | 0     |
| 日立             | 6     | 5     | 3     | 2     | 0     |
| ルネサス           | 4     | 6     | 2     | 3     | 2     |
| IBM            | 17    | 29    | 18    | 15    | 20    |
| IMEC           | 22    | 19    | 20    | 24    | 26    |
| AIST           | 4     | 5     | 2     | 11    | 7     |
| TIA(LEAP+AIST) | 4     | 8     | 9     | 21    | 13    |

# 4. 成果の普及(新聞発表、展示会など)

4.1 新聞・プレス発表

研究開発項目① 日刊工業新聞 2011 年 6 月 15 日 日刊工業新聞 2012 年 4 月 17 日 日刊工業新聞 2012 年 6 月 13 日 朝日新聞デジタル版 2012 年 6 月 13 日 日経 Tech-On 2012 年 6 月 13 日 (③⑤同時掲載) 日経エレクトロニクス 2012 年 7 月 9 日 電気新聞 2013 年 6 月 11 日

|         | (②③⑤同時掲載)                     |
|---------|-------------------------------|
|         | EE Time Japan 2013 年 6 月 12 日 |
|         | (②③⑤同時掲載)                     |
|         | 日経 Tech-On 2013 年 12 月 9 日    |
|         | ((②⑤同時掲載)                     |
| 研究開発項目② | 日経 Tech-On 2012 年 12 月 8 日    |
|         | 日刊工業新聞 2013 年 12 月 11 日       |
|         | 日経 Tech-On 2014 年 6 月 9 日     |
|         | センコンポータル 2014年6月10日           |
|         | 日経 Tech-On 2014 年 12 月 15 日   |
|         | EE Times 2014 年 12 月 17 日     |
| 研究開発項目③ | 日刊工業新聞 2011 年 12 月 8 日        |
|         | 日経産業新聞 2012 年 6 月 20 日        |
|         | 日経 Tech-On 2012 年 6 月 13 日    |
| 研究開発項目⑤ | 日刊工業新聞 2012年6月20日             |
|         | 日経 Tech-On 2012 年 6 月 13 日    |

4.2 展示会等

2011年

・INC7 (International Nanotechnology Conference7; Albany, New York) (2011 年 5 月 16~19 日):ポスタ 展示

・第2回 TIA (Tsukuba Innovation Arena)シンポジューム(2011年11月25日);芝浦工大:ポスタ展示

# 2012年

・CEATEC JAPAN (2012 年 10 月 2~6 日)(幕張メッセ): NEDO ブースでの講演とポスタ展示

・INC8 (International Nanotechnology Conference8) (2012 年 5 月 8~11 日) (AIST つくば中央 共用講 堂):講演とポスタ展示

 ・第3回 TIA (Tsukuba Innovation Arena)シンポジューム(2012 年7月19日)(学術総合センター2 階 一橋講堂):ポスタ展示

# 2013年

・CEATEC JAPAN (2013 年 10 月 1 日~5 日) (幕張メッセ):NEDO ブースでの講演とポスタ展示

・第4回 TIA (Tsukuba Innovation Arena)シンポジューム(2013年12月16日) (イイノホール):ポスタ展示

# 2014年

・CEATEC JAPAN (2014 年 10 月 7~11 日) (幕張メッセ): NEDO ブースでの講演と NEDO セミナーでの 講演

Semicon Japan 2014(2014 年 12 月 3~5 日)(東京ビックサイト):NEDO ブースでのポスタ、デモ展示、および、講演

・INC10((International Nanotechnology Conference10)(2014年5月13~15日)(ワシントン):講演とポス タ展示

・第5回 TIA (Tsukuba Innovation Arena)シンポジューム(2014年9月3日) (イイノホール): 講演とポスタ

展示

#### 5. 成果の普及活動

5.1 超低電力デバイスユーザーフォーラム

(1)ビジョン

「低炭素社会を実現する超低電圧デバイスプロジェクト」では、LSIとIT機器・システムの更なる低電力化 を実現すべく、新材料を使用して、超低電圧(0.4V)で動作する抵抗変化型・不揮発デバイス(BEOL デ バイス)や、新構造のトランジスタ、配線材料の開発を進めている。それらにより、消費電力が1桁以上小 さなLSIが実現でき、ITエレクトロニクス産業にグリーン化のインパクトを与える見通しを得る。さらに、電池 1本でも長期間動作できる機器や、環境発電を活用した機器への応用の道を開き、IOT (Internet of Things)のプラットフォーム技術として、様々な産業の新たな市場創出に貢献することを目指している。

(2)目的

「低炭素社会を実現する超低電圧デバイス」の成果を、超低電力IT、エレクトロニクスに応用し、産業基盤 として成長させることを目的に、本プロジェクト成果の想定ユーザであるサービス産業、応用・ソフト企業、 IT機器・計測器企業等のユーザ、及び本プロジェクト参加の半導体メーカとLEAPから構成される超低電 力デバイスユーザーフォーラムを設立し、超低電圧デバイスの応用可能性を探る議論を深める。

(3)構成と活動(図 5.1)

本フォーラムにおいて、LEAPは会員に超低電力デバイスの提供を行うことができる(図 5.2)。提供を受けた会員は半導体デバイスにデータを書込み、デバイスを評価して、その結果をLEAPに開示する。但し、 半導体デバイスを評価する目的と評価結果を、他の会員には開示しなくてもよい。



図 5.1 超低電圧デバイスユーザーフォーラムの構成



図 5.2 提供可能サンプル・ボードと評価概要

(4)活動結果

平成26年4月、「超低電力デバイスユーザーフォーラム」設立。

以降、想定ユーザー企業を個別に訪問して技術紹介するとともに、技術ディスカッションとフォーラム活動 への参加勧誘を行った。また、LEAP ホームページで紹介するとともに、日本ものづくり会議(9月)、 CEATEC JAPAN(10月)、Semicon Japan(12月)等でユーザーフォーラム活動を紹介し、参加を募った。 平成26年度末までの活動結果を表5.1 に示す。訪問企業47社(国内21社、海外26社)、フォーラム 登録会員数9社(国内)、サンプル提供6社(国内3社、海外3社)、ユーザー要求評価の評価データ開 示5社(国内)。

平成 26 年度終了後、ナノトランジスタ構造デバイス(研究開発項目⑤)および原子移動型スイッチデバイス(研究開発項目③)のユーザーフォーラム活動は、それぞれ、技術移管先企業に承継された。

| ●訪 | 問社数            |       |    |    |   |
|----|----------------|-------|----|----|---|
|    |                | Total | 国内 | 海外 |   |
|    | 訪問社数           | 47    | 21 | 26 | 社 |
|    | ナノトランジスタ構造デバイス | 34    | 10 | 24 | 社 |
|    | 原子移動型スイッチティバイス | 14    | 11 | 3  | 社 |
|    | 相変化デバイス        | 1     | 1  | 0  | 社 |
|    | 磁性変化デバイス       | 1     | 1  | 0  | 社 |

表 5.1 ユーザーフォーラム活動結果

| ●ユ  | ーザーフォーラム登録会員数    |       |       |      |   |
|-----|------------------|-------|-------|------|---|
|     |                  | Total | 国内    | 海外   |   |
|     | 登録会員数            | 9     | 9     | 0    | 社 |
| ●サ: | レプル提供社数          |       |       |      |   |
|     |                  | Total | 国内    | 海外   |   |
|     | サンプル提供社数         | 3     | 3     | 0    | 社 |
|     | ナノトランシ゛スタ構造デ゛バイス | 3     | 3     | 0    | 社 |
|     | 原子移動型スイッチデバイス    | 1     | 1     | 0    | 社 |
|     | 相変化デバイス          | 1     | 1     | 0    | 社 |
|     | 磁性変化デバイス         | 1     | 1     | 0    | 社 |
| ●サ: | ンプルのユーザー要求評価の    | データ開  | 示     |      |   |
|     |                  | Total | 国内    | 海外   |   |
|     | 要求評価データ開示        | 5     | 5     | 0    | 社 |
|     | ナノトランシブスタ構造デバイス  | 2     | 2     | 0    | 社 |
|     | 原子移動型スイッチデバイス    | 3     | 3     | 0    | 社 |
| ●そ( | の他               |       |       |      |   |
|     | 原子移動型スイッチデバイス    | ユーザ   | ーとの重  | 医直統合 | 型 |
|     |                  | プロジ:  | ェクトに多 | ě展   |   |

(5)ユーザー開拓の課題

多数の企業に技術紹介を行ない高い関心を集めたが、実際にサンプルの評価にまで至ったのは少な い数にとどまった。そこには以下の課題がある。

システムメーカーでは、チップ(LSI 製品)が供給される(調達できる)ことが担保されていなければ、先 の議論に進まない。IP ベンダー、チップメーカー、ソリューションプロバイダー等ファブレス半導体事業の プレーヤーは、ファブ(ものづくり)が担保されていなければ、同様に、先の議論に進まない。技術の可能 性は理解できたとしても、まだ開発段階にあり、ビジネス環境も出来上がっていないものに、それの検証 だけへの投資はできない。先行リスクは冒せないというものがある。ユーザーの広がりがモノづくり(製品・ ファブ)の担保・ビジネス環境の構築に繋がっていくべきものであるが、先行リスクを超えるインセンティブ を与えなければユーザー獲得は難しい。

しかし、プロジェクトの活動としてユーザーとの議論を広げていったことは、ユーザーとの議論が開発方 針にフィードバックできたこと、将来技術に向かってユーザーと垂直統合型のプロジェクトを立ち上げるこ とができたこと、重要顧客との関係構築等、一定の成果を上げることができた。

# 6. 技術移転

6.1 国立研究法人 産業技術総合研究所への BEOL デバイス設計・製造基盤(プラットフォーム) 技術の情報開示

研究開発項目⑥「BEOL設計・製造基盤(プラットフォーム)開発」のうち、「BEOLデバイス設計・製造基盤(プラットフォーム)技術」を国立研究法人 産業技術総合研究所(スーパークリーンルーム)に技術移転を行った。

「BEOLデバイス設計・製造基盤(プラットフォーム)技術」の内容

デバイスや配線が形成されたシリコン基板上に、産業技術総合研究所(産総研)において、さらに配線 層を追加するプロセスにおけるプロセスフローと、そのプロセスフローで用いる各種プロセス装置の処理 レシピ、及び、前記プロセスフローで作製した多層配線のシート抵抗、配線間容量、ビア抵抗等のパラメ ータの技術情報をいう。

## 7. 標準化活動

7.1 カーボンナノチューブの抵抗評価方法

CNT 低抵抗化に向け、単体の抵抗評価手法を開発し、CNT の抵抗率が直径 1.4nm まで上昇せず、お よそ 5nm 以下のビア径では W 等よりも低抵抗となる可能性を示した。本研究における CNT 単体抵抗評 価成果を主要なベースにして、平成 25 年度から経済産業省において、政府戦略分野に係る国際標準化 活動(テーマ名:ナノエレクトロニクスに用いるナノカーボン特性評価に関する国際標準化)がスタートした。 本事業は産総研が主委託先として採択され、当技術研究組合も参加・協力した。同事業では、JEITA ナ ノエレクトロニクス標準化専門委員会、IEC(国際電気標準化会議)TC-113 と連携して調査・提案活動を 進め、平成 26 年度には国際標準化すべき技術と評価項目等の具体化を行って、IEC TC-113 への Preliminary Work Item (PWI)提案に結び付いた。

# IV. 実用化、事業化の見通しについて

## 実用化、事業化の見通し

実用化、事業化

「低炭素社会を実現する超低電圧デバイスプロジェクト」において開発対象とした技術は、超低電圧で 動作する不揮発デバイス技術(研究開発項目①②③)、新材料を用いた超低抵抗微細配線技術(研究 開発項目④)、新構造を用いたトランジスタ技術(研究開発項目⑤)である。これらは半導体集積回路に おいて、集積化されることにより、命令・データ・信号のプロセッシング、アナログデータのディジタルデー タへの変換、一時記憶、ストレージ等の機能を総合的に実現する。開発した技術の実用化、事業化に向 けた展開を、参加企業の事業分野ごとに分かりやすく記述したのが図 7.1-1 ある。

集積回路の設計・製造を基幹事業としている参加企業((株)東芝、富士通セミコンダクター(株)、ルネ サスエレクトロニクス(株))においては、集積回路自体が製品であり、開発した技術は次世代以降の既存 製品や新製品に直接搭載されることで、市場占有率の増加や新市場の開拓に貢献する。(株)東芝は 10nm 世代以降の大容量 NAND フラッシュメモリ、或いは 3 次元積層メモリの極微細(≦10nm)低抵抗配 線及び超高アスペクト比(>20)コンタクトプラグへの採用を目指している。富士通セミコンダクター(株)は 磁性変化メモリを組み込んだプロセッサの富士通(株)への供給や、ASIC および ASSP に搭載して、各種 IT 機器やデジタル AV 機器などを生産している顧客に提供することが目標である。ルネサスエレクトロニク ス(株)は低電力優位性を高めたマイコン製品の市場占有率の増加と、超低電力マイコンという新しいマ イコン応用分野への適用が、実用化、事業化の目標である。近年、最先端集積回路については、自社工 場での製造比率を下げ、製造委託を増やすファブライト化が進んでいる。半導体を最終製品とする上記 企業においても、本プロジェクトで開発した技術を最先端の集積回路に組み込むには、自社工業での生 産だけでなく委託することも考えられる。

いっぽう、日本電気(株)、(株)日立製作所、富士通(株)等、IT 製品や応用システムの提供、サービス を事業分野とする企業においては、本プロジェクトで開発した技術は、製品であるIT製品や応用システム における新機能付加や性能向上を通して競争力の向上に貢献する。日本電気(株)は開発した原子移 動型スイッチを組み込んだ集積回路を用いて、低遅延・低消費電力の特徴を活かし、IoT の映像ソリュー ションに適用することで、急速に市場が拡大している IoT 分野での競争力強化を図る。また、放射線耐性 も優れているため、宇宙システム事業において人工衛星の各種センサデータ処理への適用を進める。 (株)日立製作所はW/W で世界4位、国内で1位のシェアをもつ外付型ディスクアレイ事業の基幹部品 である固体ストレージに適用することで、"ビッグデータ"を高速・低消費電で処理・活用するストレージシス テムを構築する。さらには、メモリを多用する次世代コンピューティング分野に、新メモリの技術を活用する。 富士通(株)は磁性変化メモリを不揮発キャッシュメモリとする集積回路をサーバーやスーパーコンピュー タに組み込むことで差別化したシステムを提供する。

これらの IT 製品や応用システムメーカーは、自社に集積回路の製造部門を持っていないため、半導体 企業から調達するか、或いは製造を委託することになる。

三菱電機(株)は、自動車機器事業において、電子回路と一体となった車載用磁気センサを開発してい

る。また、パワーモジュールや大電力デバイス事業においては、その高性能化を進めている。これらは、 必ずしも微細集積化技術を必要としないデバイスであるため、デバイスからシステムまで自社で一貫した 実用化、事業化が可能である。

さらに当プロジェクトには、製造装置メーカーとして、(株) 荏原製作所、東京エレクトロン(株)、(株) 日立 国際電気、の3社が参加している。(株) 荏原製作所はカーボンナノチューブを埋め込んだ微細コンタクト の平坦化(CMP) 装置、東京エレクトロン(株) はカーボンナノチューブやグラフェン膜の成長装置、そして、 (株) 日立国際電気は新しい相変化膜の成長装置を実用化・事業化することを目標として参加している。 半導体製造装置は、新材料を使用する集積回路製造メーカーに提供することが実用化、事業化の目標 である。



図 7.1-1 参加企業における本プロジェクト成果の実用化、事業化戦略

#### (添付資料)

●プロジェクト基本計画

P10023

事業項目「低炭素社会を実現する超低電圧デバイスプロジェクト」の目的、目標、内容、および、 実施期間

1. 研究開発の目的、目標及び内容

(1)研究開発の目的

半導体技術は、情報家電、コンピュータ、通信装置、自動車、医療機器など、我が国の経済を支える先端産業の競争力強化に不可欠な基盤技術である。その発展を支えているのは、シリコン集積回路とその基本素子(デバイス)の CMOS トランジスタであり、これまで、CMOS トランジスタの寸法を微細化するプロセス技術と、微細デバイスを機能させる回路技術により、高性能化・低電力化を実現してきた。

低炭素社会の実現には、上記に代表されるエレクトロニクス機器の究極的な低電圧動作による飛躍的な低電力化が必須であり、デバイスの低電圧動作と不揮発動作が不可欠な技術要素である。 CMOS 基本回路の消費電力は電圧の自乗に比例するので、電圧を1/3 にすれば、単純には消費電力がほぼ 1/10 になる。また、電源を遮断しても情報が保持される不揮発デバイスを使えば、待機状態での消費電力がゼロになり、これも、消費電力の低減に大きな効果をもたらす。このように、動作状態では電圧の低減で、待機状態では不揮発動作を使うことで、消費電力の低減が達成される。これらの機能を満たす新しい超低電圧・不揮発デバイスの開発が必要である。

欧米においては、大型の産学連携ナノエレクトロニクス拠点の整備がここ数年で飛躍的に進み、超低電圧・不揮発デバイスをはじめとした、次世代デバイスに関する実用化を目指した研究が活発に行われ、今後、開発競争は熾烈化するものと考えられる。海外の研究開発活動の活発化により、このような状況を放置すれば、超低電圧・不揮発デバイスに関する我が国の技術開発の競争力を失いかねない。

本プロジェクトは、ナノテクノロジーで培われた新規の機能材料や新規のデバイス構造に立脚して、 集積回路の低電圧動作と高機能・高集積化を実現し、集積回路の低電力化を通してエレクトロニク ス機器の消費電力を大幅に低減する技術を確立することを目的として、「IT イノベーションプログラム」 の一環として、実施する。

# (2)研究開発の目標

本研究開発の目標

研究開発の目的に即した革新的基礎技術、及び応用技術を確立することを目標とする。具体的に は、別紙の研究開発計画に基づいた、プロジェクト3年経過時点における中間目標及び、プロジェク ト終了時における最終目標を達成することとする。

③ 体としてのアウトカム目標

本研究開発が対象とする集積回路を用いた産業機器やコンシューマ機器は、大幅な省エネルギー効果が期待できる。2020年における省エネルギー効果の合計は、電力量に換算すると、163.4億 kWh/年、炭酸ガス削減量に換算すると、697万トン/年と見積もられる。

また本研究開発を実施し、他国に先駆けて省エネ機器を実現することで、2020年において、不揮 発デバイスがデジタル家電用混載メモリの5割、データセンター用固体ストレージ等の3割、低電圧 デバイスがIT機器用汎用マイコン等3割の普及率を目指す。

#### (3)研究開発の内容

様々なエレクトロニクス機器を制御する集積回路は、計算処理を担うロジック集積回路と記憶処理 を担うメモリ集積回路から構成されている。また、メモリ集積回路は、ロジック集積回路との情報応答 性能や情報記憶容量に応じて、ロジック集積回路に混載される1次メモリ(高速、小容量)、さらには、 大容量記憶を担う外部記憶(低速、大容量)などに細分される。これらの集積回路の低電力化を達 成するために、以下の研究開発を実施する。

本研究開発は、実用化まで長期間を要するハイリスクな「基盤的技術」に対して、産学官の複数事業者が互いのノウハウ等を持ちより協調して実施する事業であり、委託事業として実施する。

[委託事業]

- 研究開発項目①「ロジック集積回路内 1 次メモリを対象とした、高集積・高速特性・高書き換え耐性 などの機能を有する超低電圧・不揮発デバイスの開発」
- 研究開発項目②「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み 特性などの機能を有する超低電圧・不揮発デバイスの開発」
- 研究開発項目③「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・ オフ抵抗比、小面積などの機能を有する超低電圧・不揮発スイッチデバイスの 開発」
- 研究開発項目④「集積回路チップ内において、機能ブロックの三次元集積を実現するための、 微細幅・超低電気抵抗、超高アスペクト比配線・材料技術の開発」
- 研究開発項目⑤「CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現する ための、低しきい値ばらつきトランジスタを集積化するための技術開発、並びに、
  - この技術を用いた高集積機能素子における低電圧動作実証」

研究開発項目⑥「BEOL 設計・製造基盤(プラットフォーム)(\*1)開発」

# \*1 BEOL 設計・製造基盤(プラットフォーム)

様々な新材料を使うデバイスや新構造デバイスを配線層 (BEOL; Back end of Line)の一部として作 製する際に、材料・構造を問わず、すべてに共通で使える設計ルール、材料、プロセス工程などを 総称してプラットフォームという。ここでは BEOL 設計基盤と BEOL 製造基盤を合わせて、BEOL 設 計・製造基盤(プラットフォーム)と呼ぶ。

2. 研究開発の実施方式

(1)研究開発の実施体制

本研究開発は、経済産業省が、企業、大学等の研究機関(委託先から再委託された研究開発実施者を含む)から公募によって研究開発実施者を選定し、共同研究契約等を締結する研究体を構築して開始したものである。

独立行政法人新エネルギー・産業技術総合開発機構(以下「NEDO」という。)が本研究開発の運営・管理を承継するに当たっては、その時点までの進捗状況を踏まえた研究開発内容・計画及び実施体制の妥当性について、外部有識者による審議を含めた評価を行った上で最適な研究開発体制を構築し、実施する。

(2)研究開発の運営管理

研究開発全体の管理・執行に責任を有する NEDO は、経済産業省及び研究開発実施者と密接な 関係を維持しつつ、プログラムの目的及び目標、並びに本研究開発の目的及び目標に照らして適 切な運営管理を実施する。具体的には、必要に応じて設置される技術検討委員会等における外部 有識者の意見を運営管理に反映させる他、四半期に一回程度プロジェクトリーダー等を通じてプロ ジェクトの進捗について報告を受けること等を行う。

#### 3. 研究開発の実施期間

本研究開発の期間は、平成22年度から平成27年度までの6年間とする。ただし、この期間内において、研究開発項目毎に研究開発期間を設定する。研究開発項目①、③、⑤については、平成22 年度から平成26年度までの5年間とする。また、研究開発項目⑥については、平成23年3月から平成24年2月とする。研究開発項目②、④については、平成22年度から平成27年度までの6年間とする。

#### 4. 評価に関する項目

NEDO は、技術的及び政策的観点から、研究開発の意義、目標達成度、成果の技術的意義及び 将来産業への波及効果等について、外部有識者による研究開発の中間評価を平成 24 年度、事後 評価を平成27年度に実施する。中間評価結果を踏まえ、事業の加速・縮小など必要な体制の再構築を含め、後年度の研究開発に反映することとする。なお、評価の時期については、当該研究開発に係る技術動向、政策動向や当該研究開発の進捗状況等に応じて、前倒しする等、適宜見直すものとする。

5. その他の重要事項

(1)研究開発成果の取扱い

①共通基盤技術の形成に資する成果の普及

得られた研究開発成果のうち、共通基盤技術に係るものについては、プロジェクト内で速やかに共有した後、NEDOおよび実施者が協力して普及に努めるものとする。

②知的基盤整備事業又は標準化等との連携

得られた研究開発の成果については、知的基盤整備事業又は標準化等との連携を図るため、デ ータベースへのデータの提供、標準案の提案等を積極的に行う。

#### ③知的所有権の帰属

委託研究開発の成果に関わる知的所有権については、「独立行政法人新エネルギー・産業技術 総合開発機構 新エネルギー・産業技術業務方法書」第25条の規定等に基づき、原則として、すべ て委託先及び共同研究先に帰属させることとする。

(2) 基本計画の変更

NEDO は、研究開発内容の妥当性を確保するために、社会・経済的状況、国内外の研究開発動向、政策動向、プログラム基本計画の変更、第三者の視点からの評価結果、研究開発費の確保状況、当該研究開発の進捗状況等を総合的に勘案し、達成目標、実施期間、研究開発体制等、基本計画の見直しを弾力的に行うものとする。

(3)根拠法

本プロジェクトは、独立行政法人新エネルギー・産業技術総合開発機構法第15条第1項第1号二 に基づき実施する。

6. 基本計画の改訂履歴

(1)平成23年3月、制定。

(2)平成25年3月、根拠法変更に伴う修正。

(3)平成27年2月、研究開発項目②、④の最終目標変更、及び研究開発期間延長に伴う改訂。

研究開発項目①「ロジック集積回路内1次メモリを対象とした、高集積・高速特性・高書き換え耐性な どの機能を有する超低電圧・不揮発デバイスの開発」

1. 研究開発の必要性

銀行やライフラインなどの社会インフラ管理を担う大型コンピュータや、爆発的に増大するインター ネットの情報を処理する大型サーバー、さらには、オフィス内の IT 機器、デジタル AV、携帯機器に 代表される各種エレクトロニクス機器の情報処理量と機器台数の増大に伴い、機器が消費する電力 の増大が焦眉の問題となっている。

これらのシステムにおいて情報処理機能を担うCPUやMPUに代表されるシステムLSIは、情報処理量増大に対処するため、高集積化と高速化が年々進み、その結果、1 チップの消費電力は 100W に達する品種も現れている。

低炭素社会の実現に向けては、エレクトロニクス機器に使用されるシステム LSI の消費電力を抑制 する必要がある。システム LSI は、論理演算部とデータやプログラムを一時的に格納する 1 次メモリ の SRAM が同一チップ上に混載されている。国際半導体ロードマップ(ITRS)によれば、LSI に混載 されるメモリ部がチップ面積の約半分を占めるようになり、今後もその比率は更に増大すると予測さ れている。その理由は、情報処理能力を上げるためには、論理演算部とデータのやり取りを直接行う 1 次メモリの容量増大が非常に有効なためである。このように、混載される SRAM の容量が大きいた め、そこで消費される動作時と待機時の電力を抑制することができれば、システム LSI の低消費電力 化を通して、低炭素社会実現に貢献できる。

メモリの動作時の消費電力を低減するには、メモリの読み書きに必要な電圧を下げて適切な条件 で動作させること、また待機時の消費電力を低減するには、電源を切ってもメモリ内の情報を保持で きる不揮発性を持たせることが必要である。

2. 研究開発の具体的内容

上述の低電力化要件(低電圧読み書き、不揮発)と、混載 SRAM を置き換えるための要件(高集 積、高速、高書き換え耐性)を満たすメモリの開発を行う。

・シミュレーション、試作および評価による最適メモリ材料、作製プロセス、およびメモリ構造の開発。

・書き換え耐性の加速試験方法の確立。

・信頼性評価方法の確立。

・システム LSI の多層配線内に、メモリを埋め込むインテグレーション技術の開発。

・メモリの読み書きを制御する周辺回路の開発と設計環境の構築。

・特定のアプリケーションを想定した回路による、超低電圧動作の実証。

・従来の2倍の高集積化を可能とする多値メモリセルの開発。

3. 達成目標

システムLSIに混載されているSRAM機能を代替できる、低電圧動作の不揮発メモリを開発する。 その際、以下の条件を目標とする。

【中間目標】(平成24年度末)

- ・メモリ単体レベルで、読み書き電圧 0.4V 以下、読み書き電流 100□A 以下、読み書き時間 10ns(電力量 0.4pJ 以下)の実証。1.2V 動作 SRAM の 1/10 の電力の実証。
- ・新材料を用いた新プロセスの、300mm バックエンドラインへの統合による、デバイス動作実証。
- ・試作・評価によるメモリパラメータ取得と、それを用いた低電圧動作用メモリ周辺回路設計。
- ・高集積化を可能とする多値動作の確認。

【最終目標】(平成26年度末)

- ・加速試験による10年間のリテンションと、書き換え回数1016回の達成。
- ・実用に耐える信頼性技術確立への指針の提示。
- ・低電圧動作用の周辺回路を備えたメモリマクロで、読み書き電圧 0.4V、読み書き電流 100□A以下、 読み書き時間 10ns、1.2V 動作 SRAM の 1/10 の電力を実証すると共に、メガバイト級メモリの実現 可能性の提示。

・メモリマクロでの多値動作を実証することによる、従来 SRAM 比2倍の高集積化の可能性を提示。

研究開発項目②「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特 性などの機能を有する超低電圧・不揮発デバイスの開発」

1. 研究開発の必要性

インターネットの高速化と情報通信機器の高度化により、外部記憶が消費する電力量の爆発的増 大が課題視されている。外部記憶には、膨大な量の情報を記憶し、瞬時に読み書きできる性能が求 められているが外部記憶として最も普及している HDD はディスク回転で動作が律速されるため、複 数の HDD を組み合わせてデータの読み書きを高速化している。しかしながら企業、産業用途では、 数百台の HDD 動作が必要なため冷却装置が欠かせず、さらに大規模な検索エンジンのデータセン ターでは、発電所一基分に相当する電力が必要となっている。

一方、フラッシュメモリを搭載した SSD は、高速データ処理が可能でかつ消費電力が小さいため、 記録容量は低いが HDD を代替する外部記録として、年々その需要が増大している。しかし、フラッ シュメモリは、データ消去に際して消す必要のないデータも消去することから(ブロック単位でのデー タ消去)、データを一時的に蓄えるキャッシュへのデータ退避と再書き込みが必要で、これらの処理 が実効的な書き込み時間を増大させている。そのため現状の SSD でも、複数のフラッシュとキャッシ ュが組み合わされて動作しており、今後、チップ数の増大による消費電力増大と、複雑な使いこなし が避けられない課題になるのは必至である。

そこで、データ転送を高速低電力で実現し、外部記録の消費電力を圧倒的に低減しうる高集積メモリの開発を行う。

2. 研究開発の具体的内容

外部記憶の圧倒的な消費電力低減を実現するため、高集積、高速、低電力の要件を満たすメモリの開発を行う。

・物理的に最小セル面積が可能なクロスポイント型メモリセル技術。

・クロスポイント型セルによるユニポーラ動作が可能なメモリ材料技術。

・書き込み動作時のエネルギー散逸を防止して低電力化を可能とするメモリ構造技術。

・上記の材料及び構造を300mmウエハに搭載可能とするプロセス技術。

・メモリ材料を外部記憶向けに最適化するためのシミュレーション及び評価技術。

・クロスポイント型セル動作に特有なアレイ回路技術。

・上記メモリを用いた低電力高速データ転送技術。

3. 達成目標

外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの機能を 有する不揮発デバイスを開発する。その際、以下の条件を目標とする。

【中間目標】(平成24年度末)

・単体デバイスとして、クロスポイント型メモリセル試作と動作実証。

・データ転送速度 200MB/s を、従来の 1/3 の電力(200mW)で可能とする単体デバイスの書き込み 動作、およびさらなる高速低電力化の可能性の根拠の提示。

【最終目標】(平成26年度末)

クロスポイント型メモリセルを集積化したメモリアレイ試作と動作実証。

・書き換え回数 106 回以上の達成。

・データ転送速度 400MB/s の高速動作実証。

・従来の1/10の電力(66mW)の低電力動作実証。

・メモリセル面積4F2(\*2)のメモリアレイによる高集積性実証。

(\*2) F;最小加工寸法

研究開発項目③「配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・ オフ抵抗比、小面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発」

1. 研究開発の必要性

高度情報化社会の発展には、ITネットワーク機器・車載電子機器・情報家電機器・モバイル機器な ど、様々な用途で用いられるロジック集積回路の性能向上が不可欠である。近年、電子機器の製品 サイクルが短縮し、短 TAT、少量多品種生産、頻繁な仕様変更等が必要となってきたため、ロジック 集積回路の一部または全部の回路を再構成可能にした、プログラマブルロジックへのニーズが高ま っている。

プログラマブルロジックは、電子機器に組み込まれた後もその回路構成を変えられるため、ユーザ ーのニーズに沿った機能変更・追加、バグ修正、さらに不具合や劣化した回路の切り離し等をユー ザーの手元で行えるようになる。柔軟なプログラマブルロジック集積回路を電子機器に組み込むこと により、ユーザーの意図した機能・動作が実現できるようになり、自然な形で人のニーズを満たし、行 動を支援する"ヒューマンセントリック"な電子機器が提供できる。しかしながら、従来のプログラマブ ルロジックは、その高い消費電力のためにコンシューマ市場へ浸透していなかった。したがって、プ ログラマブルロジックデバイスの動作時および待機時の電力を削減することにより、低炭素社会を実 現することが強く望まれる。

現在のプログラマブルロジックデバイスでは回路を再構成するスイッチに、パストランジスタと SRAM を組み合わせた SRAM スイッチが用いられている。しかしながら、上述のとおり、動作時およ び待機時の電力が大きく、低消費電力化が強く求められている。そこで、本研究では、低消費電力・ 低炭素社会を実現するため、プログラマブルロジックの大幅な低消費電力化が実現可能である技術 の開発を行う。

2. 研究開発の具体的内容

配線切り換えを可能とするスイッチを対象とした、ロジック集積回路の低消費電力化・低電圧化に 対応可能であり、かつ、スイッチの書き換え時、および保持時の低消費電力化を実現する超低電 圧・不揮発スイッチデバイスの開発を行う。具体的には、オン・オフ抵抗比が大きく低電圧に対応可 能であり、スイッチ素子の面積が小さく配線容量、およびスイッチ容量が低容量であり、書き換えに 必要な書換え電流と書換え速度の積(電荷量)が小さく低電力書き換えが可能であるスイッチデバイ スを実現する。

・スイッチ素子材料、構造および集積化プロセスの開発。

・本スイッチ素子に最適な回路技術の開発および既存のロジック集積回路との融合。

・素子の信頼性向上を目的とした機構解明および信頼性保証への基礎技術確立。

3. 達成目標

プログラマブルロジックの低消費電力化を実現できる、不揮発配線切り換えスイッチを開発する。その際、以下の条件を目標とする。

【中間目標】(平成24年度末)

・スイッチ素子の材料選定、素子構造の最適化を行い単体素子の動作を検証。

・単体素子性能として書換え電流と書換え速度の積が10<sup>-10</sup>As以下、オン・オフ抵抗比10<sup>5</sup>以上、書き換え回数10<sup>3</sup>以上の実証。

【最終目標】(平成26年度末)

以上の成果に基づき、

・大規模集積化に必要なスイッチ素子特性のばらつきを低減。

・300mm ウエハにロジック集積回路を試作し下記を達成する。

- a) 本スイッチにより配線切り換えを行ったロジック集積回路が0.4V で動作可能であり、その際の消費 電力が SRAM スイッチにより配線切り替えを行った従来型1.2V 動作ロジック集積回路の1/10 以 下。
- b)スイッチ素子面積が同一世代の SRAM スイッチを用いたプログラマブルロジックデバイス(PLD) に比べ 1/20 以下。

研究開発項目④「集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細幅・超低電気抵抗、超高アスペクト比配線・材料技術の開発」

1. 研究開発の必要性

集積回路の高集積化には、個々の素子同士を接続するための多層配線が不可欠である。これらの配線には現在、Cu、W等の金属材料が用いられているが、配線寸法の微細化、配線膜厚の薄膜化に伴って、結晶粒界や界面での電子の非弾性散乱効果による配線抵抗の増大が顕著になりつつある。既に配線幅 100nm を下回る領域で、この増大が現実のものとなりつつあるが、平成 28 年頃に予想される配線幅 10nm 前後の領域では、大幅な抵抗上昇が生じ、従来の金属材料では所要の性能を実現できない。

また、急速に進みつつある不揮発素子等の機能ブロックの三次元集積のためには、微細でかつこれまでにない超高アスペクト比(コンタクトホールの深さと直径の比)のコンタクト開発が求められている。現在までに、10を超えるアスペクト比への W など金属の埋め込み技術が開発されているが、将来的にはアスペクト比 30の埋め込みが必要になると予想されている。

## 2. 研究開発の具体的内容

以上のような必要性に基づいて、ナノカーボン材料を用いて、微細線幅・長距離に対応した横配 線技術と微細径・超高アスペクト比に対応したコンタクトホール埋め込み技術の開発を行う。具体的 には、300mm 対応の材料成長・加工・配線集積化に関する技術開発とともに、ナノカーボン材料の 配線適用に関する理論検討、先行的材料合成・評価等の配線基礎技術開発を行い、大口径での 配線技術の有効性を実証する。

3. 達成目標

三次元集積を実現するための、微細幅・超低電気抵抗、超高アスペクト比配線・材料技術を開発する。その際、以下の条件を目標とする。

【中間目標】(平成24年度末)

・微細線幅(100nm)、低抵抗(シート抵抗<50Ω/□)の配線実証。</li>

・微細直径(90nm)、超高アスペクト比(≧16)のコンタクトホールへのナノカーボン材料埋め込み実証。

【最終目標】(平成26年度末)

・微細線幅(≦20nm)、長距離(0.7mm)、低抵抗(シート抵抗≦3Ω/□)の配線実証。

・微細直径(90nm)、超アスペクト比(30)のコンタクトホールへのナノカーボン材料埋め込みと、W以下の抵抗(接触抵抗を含む)の実証。

研究開発項目⑤「CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい値ばらつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集 積機能素子における低電圧動作実証」

1. 研究開発の必要性

ほとんどのエレクトロニクス機器にはシリコン集積回路が搭載されている。これまでのシリコン集積回路においては、主として CMOS トランジスタを微細化、高集積化することによって高機能化、高性能化、低消費電力化を実現してきた。これらの実現への必須要件は、微細化と動作電圧の低減を同時に推し進めることであった。CMOSトランジスタを用いた低消費電力用途の集積回路の動作電圧は、現在のところ1.2V 程度まで低減されてきたが、素子特性のばらつきを考慮すると動作電圧の下限は0.6V 前後とされており、このままでは動作電圧の低減が飽和するのは避けられない。また、動作電圧が低減すると、CMOSトランジスタの動作が不安定になるため、動作状態に応じてトランジスタの特性を制御するなどの技術を適用しないと、動作性能の低下やリーク電力の増大などの問題が生じる。このため、シリコン集積回路の消費電力を現状の1/10以下に低減するためには、主要素子であるCMOSトランジスタの動作電圧を0.4V以下に低減できる技術や、使用状況に応じて動作条件を最適に制御する技術の確立が不可欠である。

#### 2. 研究開発の具体的内容

動作電圧低減の主たる阻害要因である、しきい電圧ばらつきを低減でき、かつ、使用状態に応じて 動作条件を変化させる基板バイアス電圧制御が可能な構造を有するナノトランジスタ構造デバイス を開発すると共に、それを集積化するために必要な技術開発を行う。

- •0.4V 以下の低い電源電圧において個々のトランジスタの動作を最適化するための、シミュレーション、試作および評価。
- ・ナノトランジスタ構造デバイスを用いた、基板バイアス電圧制御技術の開発および低電圧動作回路の設計指針の提示。
- ・ナノトランジスタ構造デバイスと既存の CMOS トランジスタを集積した、融合集積化技術の開発。融合集積デバイス特有の信頼性阻害要因の解析と、大規模集積化試作による、実用に耐える信頼性確立への指針の提示。

・融合集積化LSIのための設計情報の取得と設計環境構築への指針の提示。

・特定のアプリケーションを想定した回路における、消費電力低減効果の検証。

3. 達成目標

ナノトランジスタ構造デバイスと既存の CMOS トランジスタを融合集積化するための技術開発、並びに、この技術を用いた高集積機能素子における低電圧動作実証を行う。その際、以下の条件を目標とする。

【中間目標】(平成24年度末)

- ・100万個以上のトランジスタで、平均±0.1V以下(±5σ)の局所しきい電圧ばらつきの達成。
- ・低い電源電圧に動作を最適化し、基板バイアス制御技術を適用したナノトランジスタ構造デバイス を集積した 1Mbit 以上の SRAM での、0.4V 動作の実証。

【最終目標】(平成26年度末)

以上の成果を基に、

- ・ナノトランジスタ構造デバイスと既存の CMOS トランジスタとの融合集積化技術を確立するとともに、 その設計環境構築への指針を提示。
- ・従来デバイスに比較して消費電力を 1/10 に低減できる基盤技術を確立するとともに、実用化回路 レベルでの達成目処を提示。

#### 研究開発項目⑥「BEOL 設計・製造基盤(プラットフォーム)開発」

#### 1. 研究開発の必然性

低炭素社会の実現には、エレクトロニクス機器の低電圧動作が必要である。これまでのシリコン集 積回路においては、主として CMOS デバイスを微細化、高集積化することによって高機能化、高性 能化、低消費電力化を実現してきた。しかし、ロジック集積回路の動作電圧には、CMOS デバイスの 特性ばらつきなどに起因する低電圧化限界があり、さらなる低電圧動作は難しい状況になっている。

この課題を解決するために、IT イノベーションプログラム「低炭素社会を実現する超低電圧デバイ スプロジェクト」の一環として、抵抗変化型の機能材料をシリコン集積回路の配線層の一部として作り、 シリコン集積回路に情報の不揮発性を付加することで、革新的な超低電圧動作と高機能化を実現 するためのプロジェクトが始まっている。

本プロジェクトの一環として、平成 22 年度補正予算による研究開発において、材料や構造の異な る超低電圧・不揮発デバイスを、300mm ウエハ CMOS 基板上に配線層(BEOL)の一部として作製 するための BEOL 設計・製造基盤(プラットフォーム)開発を加速させ、上記デバイスの実用化実証 の早期実現に資することを目的とする。

# 2. 研究開発の具体的内容

## ①BEOL 設計基盤開発

BEOL 製造基盤を用いて、様々な新材料・新構造デバイスを配線層の一部として作るために必要 な、デバイス・配線などの設計基盤を開発する。具体的には、パターン設計ツール、パターン設計に 際しての OPC (Optical Proximity Correction)ツール、検証ツール、パターン検査用電子顕微鏡等の ツールと評価機器を導入し、PDK (Process Design Kit)を開発する。

#### ②BEOL 製造基盤開発

300mmウエハ CMOS 基板上に、下地 CMOS との位置関係など、デザインルールの整合性を保ち ながら、配線層の一部として、様々な新材料・新構造デバイスを形成するための製造技術を開発す る。特に、シリコン LSI では通常使用しない新材料の導入に際して、相互汚染や熱耐性、さらには、 プロセス雰囲気などがデバイスに及ぼす影響という観点から、それぞれのデバイスの特性を損なうこ とのない BEOL 製造基盤を開発する。具体的には、新材料上での層間絶縁膜形成技術、新材料の 一部が露出するエッチング技術、汚染防止技術、汚染除去技術、汚染評価技術などからなる、 BEOL プロセスレシピと汚染防止のための管理プロトコルを開発する。また、そのために必要な、層 間絶縁膜形成装置、層間絶縁膜のドライエッチング装置、化学的機械研磨装置などの装置を導入 する。

#### 3. 達成目標

【最終目標】(平成23年度末)

個別デバイス(研究開発項目①~③)の研究開発を推進するための共通設計基盤として、BEOL 設計・製造基盤(プラットフォーム)を開発する。その際、以下の条件を目標とする。

新材料や新構造デバイスに共通で使え、かつ、新材料の相互汚染や熱耐性、さらには、プロセス雰囲気の影響などの観点から、それぞれのデバイスの特性を損なうことのない、BEOL プロセスレシピの作成。

相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成。 PDK として、設計ルール、配線特性パラメータ、OPC ルールの策定。

●技術戦略マップ

# 半導体分野

我が国は、インターネットやその他の高度情報通信ネットワークを通じて自由かつ安全に 多様な情報又は知識を世界的規模で入手し、共有し又は発信することにより、あらゆる分 野における創造的かつ活力ある発展が可能となる高度情報通信ネットワーク社会の形成を 目指し、電子政府始め様々な取り組みを推進している。しかし、その一方で、大幅に増大 しているネットワーク・トラフィックと電力消費量の爆発的増大、情報システムのトラブ ルの原因となるソフトウェアの安全性・信頼性の低下、増加の一途をたどるアタック、ウ ィルス等の重要な課題が顕在化している。

こうしたことから、情報家電等 IT の利活用と社会システムとしての安全性・信頼性の確 保とともに、その基盤となる IT 産業の技術力、国際競争力の強化を目標として、情報通信 関連技術を半導体、ストレージ・不揮発性メモリ、コンピュータ、ネットワーク、ユーザ ビリティ(ディスプレイ等)及びソフトウェアの6分野に分け、今後10年程度を見据えた 技術戦略マップを作成した。

半導体は、情報家電、自動車、産業機械、医療機械等、様々な製品の付加価値を高める非 常に重要な産業のコア部品であるが、半導体産業を発展させ競争力をつけていくためには、 世界各国での激しい市場競争に打ち勝つための莫大な研究開発費と技術戦略が必要となっ ている。本技術戦略マップでは、国際半導体ロードマップ(ITRS)の中から、特に我が国 に必要な重要技術を抽出し、技術開発成果の産業への導入シナリオ、ロードマップをとり まとめている。

また、半導体分野の技術は、ナノ・部材技術やシリコン以外の材料を活用して深化する 度合いが増えてきており、これを考慮して策定している。

# I. 導入シナリオ

## (1)半導体分野の目標と将来実現する社会像

半導体技術は、情報家電、自動車等の製品に組み込まれて初めてその機能を発揮す るものであり、技術力のみで国際市場のシェアを確保できる分野ではないが、その技 術は、「技術戦略マップに示された技術により実現できる将来社会イメージ」の中でも、 ユーザビリティ技術、ネットワーク技術等と合わせて、将来のユビキタス時代を作り 上げるコア技術であり、半導体技術を高度化していくことが、全ての基礎となる。具 体的には、従来からの方法である微細化による半導体の高性能化、省エネ化を強力に 進めるとともに、微細化以外の方法で高機能な新しい半導体を実現させていくことが 必要である。

## (2)研究開発の取組

研究開発の推進については、開発目標を戦略的に設定するとともに、効率的な研究 開発体制の構築と部材産業、製造装置産業等との垂直連携の強化等が重要である。

特に、半導体分野においては、国際ロードマップを意識し、その中で設計、プロセス、検査、実装等の各製造工程に係る研究開発と連携をとりつつ一体的に取り組むとともに、次世代及び次々世代の技術の開発を国と民間との適切な役割分担の下に行うことが必要である。

我が国では、「次世代半導体材料・プロセス基盤技術の開発(MIRAI)プロジェクト」 (2001~2010 年度)で半導体の要素技術を開発し、その成果をロードマップに従って 順次、民間コンソーシアムである株式会社 半導体テクノロジーズ(Selete)や民間企 業に直接移転し、大きな成果を上げている。プロジェクトの成果の移転については、 その技術が使われるタイミングを計って移転することが非常に重要である。

その他、製造時のプロセスのばらつきを考慮した設計手法の開発を行う「次世代プロセスフレンドリー設計技術開発」(2006~2010年度)、立体構造による多様な用途に応じた新機能デバイスを実現する「ドリームチップ開発プロジェクト」(2008~2012年度)、高速かつ不揮発性能を有するメモリを開発する「高速不揮発メモリ機能技術開発」(2010~2012年度)、新規のナノ機能材料や、新規のナノデバイス構造を適用し超低電圧(0.4V以下)で動作するデバイスを開発する「低炭素社会を実現する超低電圧デバイスプロジェクト」(2010~2014年度)等を実施している。

#### (3) 関連施策の取組

研究開発成果を産業化させるにあたって、制度等様々な障壁等を低くする施策や国際連携や標準化等によって、成果を導入しやすくすることが必要である。

具体的には、以下の通り。

〔起業·事業支援〕

・社団法人半導体ベンチャー協会と協力して、半導体ベンチャーの育成支援等を行う。 〔規則・制度改革〕

- ・高度情報通信ネットワーク社会形成基本法(IT基本法)による高度情報通信ネット ワーク社会の形成に関する施策の推進
- 〔基準・標準化〕
  - ・半導体集積回路の国際標準化は、IEC (IEC: International Electrotechnical Commission 国際電気標準会議)では、T047 及びその下の SC で審議されている。こ のうち、日本は SC47A、47E で国際議長を、SC47D で国際議長及び幹事、SC47F で国 際幹事を務めている。また、ナノエレクトロニクス分野では、ナノテクノロジーと して TC113 を 2006 年に新設し、用語の定義や計測法などについて標準化が始まった。
     ・一方、ISO/IEC 以外の標準化活動として、MIRAI プロジェクトの成果を活用した HiSIM モデルが、大学、産業界の積極的な活動の結果、2007 年 12 月に SCC で国際標準とな った。このように、研究開発の成果を使える環境を作り出すために、国際標準化を 推進するとともに、これを複数の技術世代にわたる継続的な取組とすることが必要 である。
- [国際連携·協力]
- ・知的財産権保護、環境対策、非特恵原産地規則、関税対策等の課題を解決するためには、半導体産業がグローバル化しているために国内のみの活動では不充分である。
   そのため、日本、欧州、米国、韓国、台湾、中国の6極でこれら半導体に関する課題について解決方策を検討するため、半導体政府当局会合(GAMS)を行っている。
- 〔他省庁との連携〕
  - ・次々世代の半導体技術であるナノエレクトロニクス分野では、ナノエレ政策推進会
     議を経済産業省・文部科学省で設置し、互いに有機的連携の下に、ナノエレクトロニクス関連のプロジェクトが 2007 年度から推進されている。
- 〔産学官連携〕
  - ・産学官で構成する「つくば半導体協議会」等の産学官連携の場を活用し、情報交換から具体的な連携までを行っている。
  - ・国内で最もナノテクノロジーの研究設備・人材が集積するつくばにおいて、世界的なナノテクノロジー研究拠点の構築が2008年度から進められている。2009年6月には、筑波大学、物質・材料研究機構、産業技術総合研究所、及び日本経済団体連合会の4者による共同宣言「つくばナノテクノロジー拠点形成の推進について」が発表されている。
- 〔プロジェクト等の間の連携〕
  - ・半導体製造は、従来のように設計・前工程・後工程と工程毎に技術を開発しても、
     微細化が進むに連れ、特性バラツキや信号遅延などの問題が深刻化し、工程間の連携が不可欠となってきている。そのため、例えば、設計分野の「次世代プロセスフ

レンドリー設計技術開発(DFM)」プロジェクトと MIRAIの中の「D2I(マスク設計・ 描画・検査総合最適化技術開発)」プロジェクト間で、データ交換や相互での評価な どを実施している。今後とも、プロジェクト間の連携の必要性は高まると予測され、 柔軟な連携が求められる。

(4)海外での取組

IBM (米アルバニー)、IMEC (ベルギー)等のコンソーシアムに、世界から半導体メ ーカの研究者が参画し、最先端の半導体研究を行っている。

(5) 民間での取組

半導体メーカ9社で組織される株式会社 半導体テクノロジーズ(Selete)や株式会社 半導体理工学研究センター(STARC)の他、半導体の材料の評価を行うコンソーシ アムとして次世代半導体材料研究組合(CASMAT)が活動している。

- (6) 改訂のポイント
  - ▶ 関連施策の取組等について最新の情報に更新したほか、目標年度を 2010 年度から 2020 年度までに更新した。

# Ⅱ. 技術マップ

# (1)技術マップ

国際半導体技術ロードマップ(ITRS) 2009 を踏まえ、我が国の研究開発を戦略的に 推進するため、我が国が得意とする低消費電力化技術を中心に技術項目を大、中、小 項目に分類。大項目ではLSTP デバイス技術、プロセス技術やリソグラフィ、設計(SoC 設計)など大きく 12 項目に分け、これらを、体系化するとともに、細分類化を行って いる。

# (2) 重要技術の考え方

半導体の技術を、その事業形態(IDM、ファウンドリメーカ、ファブレスメーカ、装置・材料メーカ、ソフトベンダー)から見て重要技術に分類し、更に、半導体の安全・ 信頼性から見た重要技術、省エネの観点から見た重要技術に分類整理を行った。

- (3) 改訂のポイント
  - 大項目にププリンテッド・エレクトロニクスを新たに新設するとともに、LSTP デバイス技術、設計(SoC 設計)、テスト技術、評価・解析技術の中項目以下の内容を、技術動向を踏まえ一部改訂した。

# Ⅲ. 技術ロードマップ

(1)技術ロードマップ

技術マップに示した重要技術ごとに、研究開発により達成されるべきスペックを時 間軸上に表した。

(2) 改訂のポイント

- ロードマップの対象期間の変更
   開始年は 2010 年、終了年は 2019 年の 10 年間とした。
- > ITRS2009 や半導体技術開発の動向を踏まえ、半導体の微細化のトレンドを見直した。
- 特に「ディスクリートデバイス」では要求スペックの詳細情報を充実したほか、「プリンテッド・エレクトロニクス」について、新たにロードマップを記載した。

# Ⅳ. その他の改訂のポイント

- ペンチマーキングの改訂【半導体分野の国際競争ポジション】
- ▶ 半導体製品別シェアの品目を拡大し、最新情報に更新した。

# 半導体分野の導入シナリオ





技術戦略マップ-7



技術戦略マップ-8

# 略語説明

- A: AEC = Advanced Equipment Control ALD = Atomic Layer Deposition APC = Advanced Process Control ArF = Argon Fluoride
  B: BISR = Built-In Self Repair
- BIRA = Built-In Redundancy Allocation C: CMP = Chemical Mechanical Polishing
- CMOS = Complementary Metal-oxide Semiconductor CVD = Chemical Vapor Deposition
- D: DD = Dual Damascene
  DFM = Design For Manufacturing(Manufacturability)
  DFR = Design For Reliability
  DFT = Design For Testability
  DRAM = Dynamic Random Access Memory
  DRC = Design Rule Check
  DSA = Directed Self Assembly
  E: EEQA = Enhanced Equipment Quality Assurance
- EEQM = Enhanced Equipment Quality Management EM = Electro Migration EUV = Extreme UltraViolet
- F: FDC = Fault Detection and Classification FDSOI = Full Depletion Silicon On Insulator FET = Field Effect Transistor
- G: GOI = Germanium Oxide Insulator
- H: HW = HardWare
- I: IP = Intellectual Property
- K: KGD = Known Good Die
- L: LER = Line Edge Roughness LSTP = Low STandby Power

- M: MBE = Molecular Beam Epitaxy
  - MDP = Mask Data Preparation
  - ML2 = MaskLess Lithography
  - MOS = Metal-Oxide Semiconductor
  - MRC = Mask Rule Check
- N: NGL = Next Generation Lithography NVRAM = NonVolatile Random Access Memory
- O: OEE = Overall Equipment Efficiency OPC = Optical Proximity effect Correction OS = Operating System
- P: PCB = Printed-Circuit Board PVD = Physical Vapor Deposition
- Q: QTAT = Quick Turn Around Time
- R: RET = Resolution Enhancement Technology RF = Radio Frequency RTL = Register Transfer Level
- S: SAM = Self-Assembled Monolayer
  - S/D = Source / Drain
  - SGOI = Silicon Germanium Oxide Insulator
  - SiP = System in Package
  - SM = Stress Migration
  - SoC = System on a Chip
  - SOD = Spin On Dielectric
  - SOI = Silicon On Insulator
  - SRAM = Static Random Access Memory
  - STIL = Standard Test Interface Language SW = SoftWare
- T: TDDB = Time Dependent Dielectric Breakdown
  - TEG = Test Element Group
  - TFT = Thin-Film Transistor
  - TL = Transaction Level
- U: UTB = Ultra Thin Body

# ●事前評価書

|          |                              | 作成日        | 平成 22 年 12 月 10 日 |  |  |
|----------|------------------------------|------------|-------------------|--|--|
| 事業名称     | 低炭素社会を実現する超低                 | 電力デバイスス    | プロジェクト            |  |  |
| (コード番号)  |                              |            |                   |  |  |
| 2. 推進部署名 | 電子・材料・ナノテクノロジー               | 部          |                   |  |  |
|          | (1) 本プロジェクトは、ナノテク            | ノロジーで培社    | つれた新規の機能材料や新規     |  |  |
|          | のデバイス構造に立脚して,身               | 長積回路の低     | 電圧動作と高機能・高集積化     |  |  |
|          | を実現し、集積回路の低電力                | 化を通してエレ    | レクトロニクス機器の消費電力    |  |  |
| 3. 事業概要  | を大幅に低減する技術を確立することを目的として実施する。 |            |                   |  |  |
|          | (2) 事業規模:総事業費(国費             | 分) 17.14 億 | 円(委託)             |  |  |
|          | (3) 事業期間:平成 22 年度~           | 23 年度(2 年) | 問)                |  |  |
|          |                              |            |                   |  |  |

4. 評価の検討状況

事業の位置付け・必要性

半導体技術は、情報家電、コンピュータ、通信装置、自動車、医療機器など、我が国の経済を支える先端産業の競争力強化に不可欠な基盤技術である。その発展を支えているのは、シリコン集積回路とその基本素子(デバイス)の CMOSトランジスタであり、これまで、CMOSトランジスタの寸法を微細化するプロセス技術と、微細デバイスを機能させる回路技術により、高性能化・低電力化を実現してきた。

低炭素社会の実現には、上記に代表されるエレクトロニクス機器の究極的な低電圧動作による飛躍 的な低電力化が必須であり、デバイスの低電圧動作と不揮発動作が不可欠な技術要素である。 CMOS 基本回路の消費電力は電圧の自乗に比例するので、電圧を1/3にすれば、単純には消費電 力がほぼ1/10になる。また、電源を遮断しても情報が保持される不揮発デバイスを使えば、待機状 態での消費電力がゼロになり、これも、消費電力の低減に大きな効果をもたらす。このように、動作 状態では電圧の低減で、待機状態では不揮発動作を使うことで、消費電力の低減が達成される。こ れらの機能を満たす新しい超低電圧・不揮発デバイスの開発が必要である。

欧米においては、大型の産学連携ナノエレクトロニクス拠点の整備がここ数年で飛躍的に進み、超低電圧・不揮発デバイスをはじめとした、次世代デバイスに関する実用化を目指した研究が活発に行われ、今後、開発競争は熾烈化するものと考えられる。海外の研究開発活動の活発化により、このような状況を放置すれば、超低電圧・不揮発デバイスに関する我が国の技術開発の競争力を失いかねない。

以上のように、本プロジェクトは、わが国の競争力の確保と、エネルギー消費削減・低炭素化の両方 に貢献すると期待され、本プロジェクト推進の必要性は高い。 研究開発目標の妥当性

各研究開発項目において、現行デバイスに比べ、大幅な電力低減を目標としており、妥当な目標 設定と考えられる

主な研究開発目標としては、

研究開発項目①「ロジック集積回路内1次メモリを対象とした、高集積・高速特性・高書き換え耐性な どの機能を有する超低電圧・不揮発デバイスの開発」

・1.2V 動作 SRAM の1/10の電力の実証。

研究開発項目②「外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特 性などの機能を有する超低電圧・不揮発デバイスの開発」

・データ転送速度 200MB/sを、従来の1/3の電力(200mW)で可能とする単体デバイスの書き込み動作、およびさらなる高速低電力化の可能性の根拠の提示。

研究開発項目③「配線切り換えを可能とするスイッチを対象とした、低電流・高

速書き換え、高オン・オフ抵抗比、小面積などの機能を有する超低電圧・不揮発 スイッチデバイスの開発」

・消費電力がSRAMスイッチにより配線切り替えを行った従来型1.2V動作

ロジック集積回路の1/10以下となる超低電圧・不揮発スイッチデバイスの実現。

研究開発項目④「集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細 幅・超低電気抵抗、超高アスペクト比配線・材料技術の開発」

・微細線幅(100nm)、低抵抗(シート抵抗<50Ω/□)の配線実証。

・微細直径(90nm)、超高アスペクト比(≧16)のコンタクトホールへのナノカーボン材料埋め込み実 証。

研究開発項目⑤「CMOSトランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい値ばらつきトランジスタを集積化するための技術開発、並びに、この 技術を用いた高集積機能素子における低電圧動作実証」

・1Mbit 以上の SRAM での、0.4V 動作の実証。

研究開発項目⑥ 「BEOL設計・製造基盤(プラットフォーム)開発」

・個別デバイス(研究開発項目①~③)の研究開発を推進するための共通設計基

盤として、BEOL 設計・製造基盤(プラットフォーム)を開発する。

以上は、2010年12月29日、基本計画検討委員会での有識者との議論を踏まえたものであり、 妥当と判断する。

これら目標設定については今後も委員会ならびに有識者ヒアリングなどで聴取した意見を適切に反映させる。

研究開発マネジメント

高い技術を有する民間企業、大学等の研究機関が有機的に研究活動を推進できる研究組合を中 心とした最適な実施体制を構築する。また、競争力確保のため知財権の確保も推進する。外部有識 者の意見を求め、その結果を踏まえて事業全体の予算配分や計画について見直しを行い、適切な 運営管理に努める。さらに別途定められた技術評価に係る指針、および技術評価実施要領に基づ き、技術的、および産業技術政策的観点から、研究開発の意義、目標達成度、成果の技術的意 義、将来の産業への波及効果等について、外部有識者による評価を実施する。

研究開発成果

本研究開発の成果により、集積回路の低電圧動作と高機能・高集積化が実現され、また、集積回路の低電力化を通してエレクトロニクス機器の消費電力を大幅に低減するデバイス技術の提供が可能となる。

さらに、これら低電力デバイスの開発においては、材料開発・デバイス構造開発・プロセス開発・製 造装置開発など広い範囲の連携が必要と想定される。それぞれが幅広く、かつ有機的に関係する ため、デバイス開発に直接かかわる事業体だけでなく、材料メーカー、製造装置メーカーをはじめと する種々の関連産業においても、技術の底上げと雇用の促進が期待される。同時に、低電力デバイ ス開発、統合プロセス開発の専門性を備えた人材の育成が期待できる。

実用化・事業化の見通し

本プロジェクトは平成26年度で終了するが、その後、各デバイス開発を企業において本格化し、プロトタイプによる検証、引き続き量産化開発を実施する。これらより、成果の実用化可能性、波及効果および事業化までのシナリオが見込まれると考える。

その他特記事項

特になし

5. 総合評価

本プロジェクトは、大幅な低電力化を目指し、低電圧デバイス、および、不揮発デバイスを、IT 機器 システム全般をほぼ網羅するかたちで同時に開発するという挑戦的な研究開発であり、かつ、異な る企業体間、ないし産学官の連携がもっとも奏功すると期待できる。異なる事業体の連携推進という NEDO機能が貢献できる内容であるので、NEDOが実施する事業として適切であると判断する。

# ●発表、及び論文、書籍リスト

【研究発表・講演】

| 番号 | 発表者   | 所属   | タイトル                                                                                                                 | 発表誌名、ページ番号                                                                       | 発表年  | 月日   |
|----|-------|------|----------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------|------|------|
| 1  | 杉井 信之 | LEAP | Ultralow-Power SOI Device Technology<br>(Invited)                                                                    | EUROSOI 2011<br>Conference, Training Course                                      | 2011 | 1/17 |
| 2  | 住広 直孝 | LEAP | 低炭素社会を実現する超低電圧デバイスプロジ<br>ェクト                                                                                         | JEITA グリーン IT 推進協議会<br>(GIPC)技術検討委員会                                             | 2011 | 1/25 |
| 3  | 高浦 則克 | LEAP | IEDM 報告会(1)全体動向(Invited)                                                                                             | IEEE_DES_Japan_Chapter 総会<br>および IEDM 報告会                                        | 2011 | 1/27 |
| 4  | 吉田 親子 | LEAP | 自然酸化MgOバリアの絶縁破壊特性へのCoFe<br>シード層の効果                                                                                   | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/24 |
| 5  | 山崎 雄一 | LEAP | ナノカーボン配線応用に向けたグランフェン低<br>温・高品質成長(1)                                                                                  | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/24 |
| 6  | 山崎 雄一 | LEAP | ナノカーボン配線応用に向けたグランフェン低<br>温・高品質成長(2)                                                                                  | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/24 |
| 7  | 杉井 寿博 | LEAP | BEOL デバイスを核として超低電力プラットフォ<br>ーム開発                                                                                     | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/25 |
| 8  | 李 永珉  | LEAP | 垂直磁化膜を有する内面方式強磁性トンネル接合                                                                                               | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/25 |
| 9  | 住広 直孝 | LEAP | LEAP の役割とオープンイノベーション(Invited)                                                                                        | 2011年春季 第58回 応用物理<br>学関係講演会                                                      | 2011 | 3/25 |
| 10 | 山崎 雄一 | LEAP | High quality multi-layer graphene grown by<br>low-temperature plasma CVD for future<br>nano-carbon LSI interconnects | Graphene 2011                                                                    | 2011 | 4/11 |
| 11 | 高浦 則克 | LEAP | 相変化デバイスの動向とTIA での研究活動<br>(Invited)                                                                                   | 集積回路研究会(ICD)                                                                     | 2011 | 4/18 |
| 12 | 杉井 信之 | LEAP | 0.4-V Technology and its applications (Invited)                                                                      | 5th FDSOI Workshop                                                               | 2011 | 4/28 |
| 13 | 長永 隆志 | LEAP | Low-power Electronics Association & Project<br>(LEAP) and its role in the development of<br>low-power devices        | INC7                                                                             | 2011 | 5/18 |
| 14 | 槇山 秀樹 | LEAP | Design Consideration of 0.4V-Operation SOTB<br>MOSFET for Super Low Power Application                                | 2011 International Meeting for<br>Future of Electron Devices,<br>Kansai (IMFEDK) | 2011 | 5/19 |
| 15 | 高浦 則克 | LEAP | Non-Volatile Memories for Storage Device and<br>New Applications (Rump session organizer &<br>moderator)             | 2011 Silicon Nanoelectoronics<br>Workshop                                        | 2011 | 6/13 |
| 16 | 射場 義久 | LEAP | Strain-Engineering for High-Performance<br>STT-MRAM                                                                  | 2011 Symposium on VLSI<br>Technology                                             | 2011 | 6/13 |

| 番<br>号 | 発表者    | 所属         | タイトル                                                                                      | 発表誌名、ページ番号                                                       | 発表年  | 月日    |
|--------|--------|------------|-------------------------------------------------------------------------------------------|------------------------------------------------------------------|------|-------|
| 17     | 木村 紳一郎 | LEAP       | 超低電圧デバイス技術研究組合における低電<br>圧デバイス開発                                                           | 第75回半導体・集積回路技術シ<br>ンポジウム                                         | 2011 | 7/7   |
| 18     | 杉井 信之  | LEAP       | LEAPにおける超低電圧デバイス開発と、低ばら<br>つき SOTB (Silicon on Thin Buried Oxide)技<br>術 (Invited)         | 半導体界面制御技術 第 154 委<br>員会 第 77 回研究会                                | 2011 | 7/8   |
| 19     | 射場 義久  | LEAP       | STT-MRAM 性能向上化のための歪みエンジア<br>リング手法の提案                                                      | 応用物理学会シリコンテクノロジ<br>ー分科会 第139回研究集会 VL<br>SI シンポジウム特集              | 2011 | 7/21  |
| 20     | 唐澤 裕介  | 芝浦工<br>業大学 | 熱CVD法によるナノカーボン成長の触媒金属依<br>存症                                                              | 2011 年秋季 第 72 回応用物理<br>学会学術講演会                                   | 2011 | 8/29  |
| 21     | 涌井 太一  | 芝浦工<br>業大学 | ナノカーボン/Co 配線の制作と電気特性                                                                      | 2011 年秋季 第 72 回応用物理<br>学会学術講演会                                   | 2011 | 8/29  |
| 22     | 伏島 雅   | 芝浦工<br>業大学 | ナノカーボン薄膜への不純物添加の検討                                                                        | 2011 年秋季 第 72 回応用物理<br>学会学術講演会                                   | 2011 | 8/29  |
| 23     | 鈴木 真理子 | LEAP       | 四探針法による MWCNT 単体の抵抗測定                                                                     | 2011 年秋季 第 72 回応用物理<br>学会学術講演会                                   | 2011 | 8/29  |
| 24     | 落合 隆夫  | LEAP       | 垂直磁化膜を有する面内磁化方式強磁性トンネ<br>ル接合                                                              | 2011 年秋季 第 72 回応用物理<br>学会学術講演会                                   | 2011 | 8/29  |
| 25     | 斎藤 達朗  | LEAP       | A study of resistance of CNT and its contact to metals using simplified blanket structure | Advanced Metallization<br>Conference 2011: 21st Asian<br>Session | 2011 | 9/12  |
| 26     | 片桐 雅之  | LEAP       | Fabrication and Characterization of Planarized<br>Carbon Nanotube Via Interconnects       | Advanced Metallization<br>Conference 2011: 21st Asian<br>Session | 2011 | 9/12  |
| 27     | 高木 政志  | 芝浦工<br>業大学 | Fabrication and Electrical Properties of<br>Nanocarbon/Metal Hybrid Interconnects         | Advanced Metallization<br>Conference 2011: 21st Asian<br>Session | 2011 | 9/13  |
| 28     | 岩松 俊明  | LEAP       | Structural Design of 0.4V-Operation SOTB<br>MOSFET for Super-Low-Power Application        | 2011 IEEE Subthreshold<br>Microelectronics Conference            | 2011 | 9/26  |
| 29     | 杉井 信之  | LEAP       | Road to Vmin=0.4V LSIs with Least-Variability<br>FDSOI and Back-Bias Control (Invited)    | 2011 IEEE International SOI<br>Conference                        | 2011 | 10/3  |
| 30     | 片桐 雅之  | LEAP       | Fabrication and Characterization of Planarized<br>Carbon Nanotube Via Interconnects       | Advanced Metallization<br>Conference 2011                        | 2011 | 10/4  |
| 31     | 斎藤 達朗  | LEAP       | A study of resistance of CNT and its contact to metals using simplified blanket structure | Advanced Metallization<br>Conference 2011                        | 2011 | 10/4  |
| 32     | 酒井 忠司  | LEAP       | Nanocarbon Interconncet Activities in LEAP                                                | Cambridge University, CAPE,                                      | 2011 | 10/18 |
| 33     | 住広 直孝  | LEAP       | Toward the Achievement of Ultra-Low Power<br>Systems by Taking Advantages of BEOL Device  | Int. Microprocesses &<br>Nanotechnology Conf.<br>(MNC)2011       | 2011 | 10/24 |

| 番号 | 発表者    | 所属         | タイトル                                                                                                                                                                 | 発表誌名、ページ番号                                                         | 発表年  | 月日    |
|----|--------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|------|-------|
| 34 | 住広 直孝  | LEAP       | 超低消費電力 LSI デバイス                                                                                                                                                      | シリコン超集積化システム 第 16<br>5 委員会 第 63 回研究会                               | 2011 | 10/27 |
| 35 | 落合 隆夫  | LEAP       | Effect of buffer layer on magneto-resistance and<br>current induced magnetization switching in<br>magnetic tunnel junction with a Top-pinned<br>spin-valve structure | 56th Annual Conference on<br>Magnetism & Magnetic<br>Materials2011 | 2011 | 10/30 |
| 36 | 吉田 親子  | LEAP       | Effects of CoFe Seed layer on Structural and<br>Magneto-transport Properties of MTJs with<br>Natural Oxidized MgO Barrier                                            | 56th Annual Conference on<br>Magnetism & Magnetic<br>Materials2011 | 2011 | 10/31 |
| 37 | 木村 紳一郎 | LEAP       | Recent Progress in BEOL Devices and Issues for Their Fabrication                                                                                                     | 33rd International Symposium on<br>Dry Process Symposium           | 2011 | 11/10 |
| 38 | 増原 利明  | LEAP       | Challenge of Low Voltage and Low Power IC<br>toward Sustainable Future (Invited; Plenary<br>Lecture)                                                                 | IEEE Asian Solid-State Circuits<br>Conference (A-SSCC) 2011        | 2011 | 11/14 |
| 39 | 住広 直孝  | LEAP       | 超低電圧デバイス技術研究組合における低電<br>カデバイス開発                                                                                                                                      | CREST「次世代デバイス」領域研<br>究成果 第1回公開シンポジウム                               | 2011 | 11/25 |
| 40 | 和田 真   | LEAP       | A Crystallographic Relationship between<br>Multi-layered Graphene and Catalytic Metal in<br>Low Temperature Growth                                                   | 2011 MRS Fall Meeting &<br>Exhibit                                 | 2011 | 11/28 |
| 41 | 多田 宗弘  | LEAP       | Highly Reliable, Complementary Atom Switch<br>(CAS) with Low Programming Voltage<br>Embedded in Cu BEOL for Nonvolatile<br>Programmable Logic                        | International Electron Devices<br>Meeting(IEDM)2011                | 2011 | 12/7  |
| 42 | 岡本 浩一郎 | LEAP       | Conducting Mechanism of Atom Switch with Polymer Solid-electrolyte                                                                                                   | International Electron Devices<br>Meeting(IEDM)2011                | 2011 | 12/6  |
| 43 | 田井 光春  | LEAP       | 次世代不揮発メモリデバイス向け相変化メモリ(P<br>CM)                                                                                                                                       | セミコン・ジャパン 2011                                                     | 2011 | 12/8  |
| 44 | 杉井 寿博  | LEAP       | STT-MRAM development with 300-mm facilities at LEAP (Invited)                                                                                                        | 第2回スピントロニクス集積システ<br>ム CSIS 国際シンポジウム                                | 2012 | 1/16  |
| 45 | 杉井 寿博  | LEAP       | LSIの微細化と多機能化の動向                                                                                                                                                      | 金沢工業大学 工学部電気系電<br>気電子工学科 講義                                        | 2012 | 1/20  |
| 46 | 槇山 秀樹  | LEAP       | Novel Local Ground-Plane Silicon on Thin BOX<br>(SOTB) for Improving Short-Channel-Effect<br>Immunity                                                                | EUROSOI 2012                                                       | 2012 | 1/24  |
| 47 | 高浦 則克  | LEAP       | 不揮発性メモリの現状と今後の展望(Invited)                                                                                                                                            | 反応工学部会 CVD 反応分科会<br>主催第 14 回シンポジウム                                 | 2012 | 1/30  |
| 48 | 高浦 則克  | LEAP       | IEDM 報告会 (1) 全体動向                                                                                                                                                    | IEEE EDS Japan Chapter                                             | 2012 | 2/1   |
| 49 | 粟野 裕二  | 慶應義<br>塾大学 | Remote Plasma CVD technologies for Carbon based LSI interconnects                                                                                                    | ISPlasma 2012                                                      | 2012 | 3/4   |
| 50 | 木村 紳一郎 | LEAP       | BEOLプロセスを用いた超低電圧デバイスの開発                                                                                                                                              | 電子情報通信学会シリコン材料・<br>デバイス研究会                                         | 2012 | 3/5   |

| 番号 | 発表者    | 所属   | タイトル                                                                                                                                          | 発表誌名、ページ番号                                                 | 発表年  | 月日   |
|----|--------|------|-----------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------|------|------|
| 51 | 西出 大亮  | LEAP | 300mmウエハ対応カーボンナノチューブの合成<br>プロセス開発(1)                                                                                                          | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/17 |
| 52 | 伊東 伴   | LEAP | 300mmウエハ対応ナノカーボンCMPプロセス開<br>発 I                                                                                                               | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/17 |
| 53 | 岡本 浩一郎 | LEAP | 原子移動型スイッチデバイスの伝導機構解析                                                                                                                          | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/16 |
| 54 | 能代 英之  | LEAP | Top-pin 構造を用いた多値 MRAM                                                                                                                         | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/17 |
| 55 | 角田 浩司  | LEAP | キャップ層が MgO/CoFeB 界面の垂直磁気異方<br>性に与える影響                                                                                                         | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/17 |
| 56 | 高浦 則克  | LEAP | クロスポイント型相変化デバイスの成膜・加工技術                                                                                                                       | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/16 |
| 57 | 田井 光春  | LEAP | 相変化メモリデバイスの低電力化の為の材料・<br>素子構造検討                                                                                                               | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/16 |
| 58 | 酒井 忠司  | LEAP | 配線応用に向けたグラフェン・カーボンナノチュ<br>ーブの低温合成(Invited)                                                                                                    | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/15 |
| 59 | 山崎 雄一  | LEAP | 触媒金属ファセットを起点とする低温グラフェン<br>成長                                                                                                                  | 2012 年春季 第 59 回 応用物理<br>学関係連合講演会                           | 2012 | 3/16 |
| 60 | 松本 貴士  | LEAP | Investigation of the transition metal catalyst<br>nanostructure for the synthesis of highly vertical<br>aligned multi-walled carbon nanotubes | 2012 MRS Spring Meetings &<br>Exhibits                     | 2012 | 4/9  |
| 61 | 吉田 親子  | LEAP | Reliability Study of Magnetic Tunnel Junction<br>with Naturally Oxidized MgO Barrier                                                          | 2012 IEEE International Reliabi<br>lity Physics Symposium  | 2012 | 4/15 |
| 62 | 吉田 親子  | LEAP | Total Ionizing Dose Effects on Magnetic Tunnel Junctions                                                                                      | INTERMAG 2012                                              | 2012 | 5/7  |
| 63 | 岡本 浩一郎 | LEAP | Conducting Mechanism Analysis of Atom Switch<br>Devices using Polymer Solid-electrolyte                                                       | The 8th International Nanotech<br>nology Conference (INC8) | 2012 | 5/8  |
| 64 | 杉井 寿博  | LEAP | STT-MRAM Development for Embedded<br>Memoties in Low-power System LSIs                                                                        | The 8th International Nanotech<br>nology Conference (INC8) | 2012 | 5/8  |
| 65 | 片桐 雅之  | LEAP | Integration technology for carbon nanotube via interconnects                                                                                  | The 8th International Nanotech<br>nology Conference (INC8) | 2012 | 5/8  |
| 66 | 木村 紳一郎 | LEAP | Recent Progress in Low-power Electronics<br>Association & Project (LEAP) Aiming for Low<br>Power Electronics                                  | The 8th International Nanotech<br>nology Conference (INC8) | 2012 | 5/9  |
| 67 | 多田 宗弘  | LEAP | Complementary Atom Switch (CAS) with Low<br>Programming Voltage Embedded in Cu BEOL for<br>Nonvolatile Programmable Logic                     | The 8th International Nanotech<br>nology Conference (INC8) | 2012 | 5/10 |

| 番号 | 発表者           | 所属         | タイトル                                                                                                                                               | 発表誌名、ページ番号                                                                                             | 発表年  | 月日   |
|----|---------------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|------|------|
| 68 | 阪本 利司         | LEAP       | 超低電力プログラマブルロジックを実現する原<br>子スイッチ                                                                                                                     | 学振 151 委員会                                                                                             | 2012 | 5/29 |
| 69 | 水谷 朋子         | 東京大<br>学生研 | Reduced Drain Current Variability in Fully<br>Depleted Silicon-on-Thin-BOX(SOTB)<br>MOSFETs                                                        | IEEE Silicon Nanoelectronics<br>Workshop                                                               | 2012 | 6/10 |
| 70 | 高浦 則克         | LEAP       | 超低消費電力 LSI デバイス(Invited)                                                                                                                           | SFJ 2012                                                                                               | 2012 | 6/12 |
| 71 | 山本 芳樹         | LEAP       | Poly/High-k/SiON Gate and Novel Profile<br>Engineering for Low Power Silicon on Thin<br>BOX(SOTB)CMOS Operation                                    | 2012 SYMPOSIUM ON VLSI<br>TECHNOLOGY                                                                   | 2012 | 6/12 |
| 72 | 吉田 親子         | LEAP       | Demonstration of Non-volatile Working Memory                                                                                                       | 2012 SYMPOSIUM ON VLSI<br>TECHNOLOGY                                                                   | 2012 | 6/12 |
| 73 | 伴野 直樹         | LEAP       | Nonvolatile Crossbar Switch Block with Atom<br>Switch integrated on a 65 nm CMOS platform                                                          | 2012 SYMPOSIUM ON VLSI<br>TECHNOLOGY                                                                   | 2012 | 6/12 |
| 74 | 木村 紳一郎        | LEAP       | LEAP: Overview and Recent Progress                                                                                                                 | ICCI (International Consortia<br>Cooperation Initiative) Meeting                                       | 2012 | 6/13 |
| 75 | A. V. Kolobov | 産総研        | Recent progress in understanding GeTe based phase-change memory alloys(Invited)                                                                    | International Symposium on<br>Integrated Functionalities (ISIF)<br>2012                                | 2012 | 6/18 |
| 76 | 松本 貴士         | LEAP       | XAFS and TEM-EELS studies on the electronic<br>state and crystallographic structure of graphene<br>on nickel catalyst                              | Thirteenth International Confere<br>nce on the Science and Applic<br>ation of Nanotubes (NT12)         | 2012 | 6/24 |
| 77 | 杉井 信之         | LEAP       | Silicon on Thin Buried Oxide (SOTB)<br>Technology for Ultralow-Power (ULP)<br>Applications (Invited)                                               | 2012 Asia-Pacific Workshop on<br>Fundamentals and Applications of<br>Advanced Semiconductor<br>Devices | 2012 | 6/29 |
| 78 | 多田 宗弘         | LEAP       | Complementary Atom Switch (CAS) with Lo<br>w Programming Voltage Embedded in Cu BE<br>OL for Nonvolatile Programmable Logic                        | Nanodevice Commons                                                                                     | 2012 | 7/1  |
| 79 | 岡本 浩一郎        | LEAP       | Conducting Mechanism Analysis of Atom Switch<br>Devices using Polymer Solid-electrolyte                                                            | Nanodevice Commons                                                                                     | 2012 | 7/1  |
| 80 | A. V. Kolobov | 産総研        | Local structure of layered Ge-Sb-Te phase-change alloys and the mechanism of phase change(Invited)                                                 | Amorphous & Microcrystalline<br>Semiconductors                                                         | 2012 | 7/2  |
| 81 | 住広 直孝         | LEAP       | 超低電圧デバイス技術研究組合における低電<br>カデバイス開発                                                                                                                    | 第 76 回半導体・集積回路技術<br>シンポジウム                                                                             | 2012 | 7/5  |
| 82 | A. V. Kolobov | 産総研        | Role of Te lone-pair electrons in structure and properties of layered Gete-Sb <sub>2</sub> Te <sub>3</sub> phase-change memory materials (Invited) | European/Phase Change and<br>Ovonic Symposium , EPCOS2012                                              | 2012 | 7/9  |
| 83 | 杉井 信之         | LEAP       | Silicon on Thin Buried Oxide (SOTB)<br>Technology for Ultralow-Power (ULP)<br>Applications (Invited)                                               | CMOS Emerging Technologies conference                                                                  | 2012 | 7/18 |
| 84 | 吉田 親子         | LEAP       | Reliability Study of Magnetic Tunnel Junction<br>with Naturally Oxidized Mgo Barrier                                                               | 2012 IRPS 報告会                                                                                          | 2012 | 7/20 |

| 番<br>号 | 発表者           | 所属         | タイトル                                                                                                                                                       | 発表誌名、ページ番号                                                                           | 発表年  | 月日   |
|--------|---------------|------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|------|------|
| 85     | 吉田 親子         | LEAP       | Micromagnetic Study of Current-Pulse-Induced<br>Magnetization Switching in Magnetic Tunnel<br>Junction with Synthetic Antiferro-and<br>Ferro-magnetic Free | WUN-SPIN2012                                                                         | 2012 | 7/23 |
| 86     | A. V. Kolobov | 産総研        | Amorphizatio mechanism of phase-change materials unveiled by XAFS studies(Invited)                                                                         | XAHS-XV:15th International<br>Conference on Z-ray Absorption<br>Fine Structure       | 2012 | 7/23 |
| 87     | 水谷 朋子         | 東京大<br>学生研 | 完全空乏型 Silicon-on-Thin-BOX(SOTB)MOS<br>トランジスタにおけるドレイン電流ばらつき                                                                                                 | シリコン材料・デバイス研究会<br>(SDM)                                                              | 2012 | 8/2  |
| 88     | 杉井 信之         | LEAP       | 超低電力 LSI を実現する薄膜 BOX-SOI(SOTB)<br>CMOS 技術 (Invited)                                                                                                        | シリコン材料・デバイス研究会<br>(SDM)                                                              | 2012 | 8/2  |
| 89     | 杉井 寿博         | LEAP       | パネルディスカッション「低電力 LSI 技術による<br>エレクトロニクス産業発展への道」                                                                                                              | シリコン材料・デバイス研究会<br>(SDM)                                                              | 2012 | 8/2  |
| 90     | 杉井 寿博         | LEAP       | システム LSI 混載用 STT-MRAM の高性能化と<br>BEOL へのインテグレーション (Invited)                                                                                                 | シリコン材料・デバイス研究会<br>(SDM)                                                              | 2012 | 8/2  |
| 91     | 梶田 明広         | LEAP       | ナノカーボン配線-微細金属配線代替を目指し<br>て- (Invited)                                                                                                                      | シリコン材料・デバイス研究会<br>(SDM)                                                              | 2012 | 8/2  |
| 92     | 山本 芳樹         | LEAP       | 薄膜 BOX-SOI CMOS の超低電圧動作に向け<br>たPoly/微量high-k/SiON 構造及びプロファイル<br>技術 (Invited)                                                                               | シリコンテクノロジー分科会<br>第151回研究集会                                                           | 2012 | 8/3  |
| 93     | 蒲原 史朗         | LEAP       | Variation;Key issue of the Advanced CMOS<br>& LSI's (Invited)                                                                                              | 2nd Solid-State Systems Sympo<br>sium-VLSI and Semiconductor<br>Related Technologies | 2012 | 8/22 |
| 94     | 西出 大亮         | LEAP       | Development of carbon nanotube growth on 12-inch wafer for interconnect applications                                                                       | International Conference on<br>Diamond and Carbon Materials<br>(ICDCM) 2012          | 2012 | 9/3  |
| 95     | 山崎 雄一         | LEAP       | Low-temperature graphene growth originating at crystalline facets of catalytic metal                                                                       | International Conference on<br>Diamond and Carbon Materials<br>(ICDCM) 2012          | 2012 | 9/4  |
| 96     | 青木 正樹         | LEAP       | 垂直磁気トンネル接合の積層による多値 MRAM                                                                                                                                    | 2012 年秋季 第 73 回応用物理<br>学会学術講演会                                                       | 2012 | 9/11 |
| 97     | 高浦 則克         | LEAP       | 低電圧相変化デバイスのプロセス・集積化・TEG<br>技術                                                                                                                              | 2012年秋季 第73回応用物理学<br>会学術講演会                                                          | 2012 | 9/12 |
| 98     | 田井 光春         | LEAP       | ポリ Sipin ダイオードを選択素子とする相変化デ<br>バイスのプロセス開発                                                                                                                   | 2012年秋季 第73回応用物理学<br>会学術講演会                                                          | 2012 | 9/12 |
| 99     | 水谷 朋子         | 東京大<br>学生研 | 完全空乏型 Silicon-on-Thin-BOX (SOTB)<br>MOS トランジスタにおけるドレイン電流ばら<br>つきの低減                                                                                        | 2012年秋季 第73回応用物理学 会学術講演会                                                             | 2012 | 9/13 |
| 100    | 桑原 覚          | 芝浦工<br>業大学 |                                                                                                                                                            | 2012年秋季 第73回応用物理学<br>会学術講演会                                                          | 2012 | 9/14 |
| 101    | 矢野 裕晃         | 芝浦工<br>業大学 | ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー                                                                                                                       | 2012年秋季 第73回応用物理学<br>会学術講演会                                                          | 2012 | 9/14 |

| 番号  | 発表者    | 所属         | タイトル                                                                                                                            | 発表誌名、ページ番号                                                                           | 発表年  | 月日    |
|-----|--------|------------|---------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|------|-------|
| 102 | 伊東 伴   | LEAP       | Development of carbon nanotube CMP process<br>on 12-inch Si wafer for interconnect application                                  | IUMRS-ICEM 2012                                                                      | 2012 | 9/24  |
| 103 | 馬場 祥太郎 | 芝浦工<br>業大学 | Heat-Resistant CoW Catalyst Layer for Nano-<br>carbon CVD                                                                       | 2012 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2012) | 2012 | 9/25  |
| 104 | 水谷 朋子  | 東京大<br>学生研 | Statistical Analysis of Subthreshold Swing in<br>Fully Depleted Silicon-on-Thin-BOX (SOTB)<br>MOSFETs and Bulk MOSFETs          | 2012 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2012) | 2012 | 9/25  |
| 105 | 波田 博光  | LEAP       | Ultra-low Power Devices by Taking Advantages<br>of Atom Switches with Polymer Solid-electrolyte<br>(Invited)                    | 2012 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2012) | 2012 | 9/25  |
| 106 | 北村 政幸  | LEAP       | Highly thermo-stable and oriented catalytic metal using Co/Ir/Ta layer stack for the graphene growth                            | 2012 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2012) | 2012 | 9/27  |
| 107 | 上口 光   | 中央<br>大学   | High Density NAND Phase Change Memory with<br>Block-Erase Architecture and Investigations for<br>Write and Disturb Requirements | Phase Change Oriented Science<br>(PCOS)                                              | 2012 | 10/1  |
| 108 | 多田 宗弘  | LEAP       | Atom switch technology for low-power programmable logic (Invited)                                                               | ReRAM Workshop                                                                       | 2012 | 10/8  |
| 109 | 宮村 信   | LEAP       | Programmable Cell Array using Rewritable Atom<br>Switch (Invited)                                                               | 222nd ECS / PRiME 2012                                                               | 2012 | 10/8  |
| 110 | 杉井 寿博  | LEAP       | STT-MRAM Development and Its Integration<br>With BEOL Process for Embedded Applications                                         | 222nd ECS / PRiME 2012                                                               | 2012 | 10/10 |
| 111 | 大柳 孝純  | LEAP       | characteristics of Nano-crystalline Ge2sb2tes<br>material for Phase Change Memory                                               | PRiME 2012                                                                           | 2012 | 10/10 |
| 112 | 伊東 伴   | LEAP       | Development of CMP process for carbon nanotubes<br>interconnect application using 12-inch wafer                                 | Int. Conf. on Planarization / CMP<br>Technology (ICPT) 2012                          | 2012 | 10/17 |
| 113 | 高木 政志  | 芝浦工<br>業大学 | Low-Resistance Metal Contacts to Nanocarbon /<br>Cobalt Interconnects                                                           | Advanced Metallization Conference<br>2012, Asian Session                             | 2012 | 10/25 |
| 114 | 阪本 利司  | LEAP       | Nanoelectrochemical Switch for Reconfigurable<br>Logic (Invited)                                                                | Advanced Metallization Conference 2012, Asian Session                                | 2012 | 10/25 |
| 115 | 宮崎 久生  | LEAP       | Resistance of multi-layer graphene wire for interconnects                                                                       | Advanced Metallization Conference<br>2012, Asian Session                             | 2012 | 10/25 |
| 116 | 片桐 雅之  | LEAP       | Resistance Factors in Carbon Nanotube Via<br>Interconnects                                                                      | Advanced Metallization Conference<br>2012, Asian Session                             | 2012 | 10/25 |
| 117 | 大柳 孝純  | LEAP       | Superlattice Phase Change Memory Fabrication<br>Process as BEOL Devices                                                         | Advanced Metallization Conference<br>2012, Asian Session                             | 2012 | 10/25 |
| 118 | 伊藤 和幸  | 慶應義<br>塾大学 | Electrical resistivity measurements of layer<br>number determined Multilayered Graphene for<br>future LSI interconnects         | MNC 2012                                                                             | 2012 | 10/30 |
| 番<br>号 | 発表者    | 所属         | タイトル                                                                                                                                 | 発表誌名、ページ番号                                          | 発表年  | 月日    |
|--------|--------|------------|--------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|------|-------|
| 119    | 高浦 則克  | LEAP       | Recent Progress in Non-Volatile Devices and<br>Processes for Low-Power Electronics (Invited)                                         | DPS 2012                                            | 2012 | 11/15 |
| 120    | 酒井 忠司  | LEAP       | Graphene and CNT interconnects for 3D stacked memory                                                                                 | 2012 MRS Fall Meeting                               | 2012 | 11/25 |
| 121    | 岡本 浩一郎 | LEAP       | Compact Atom Switch integrated in 65nm-nodeBEOL                                                                                      | 2012 MRS Fall Meeting                               | 2012 | 11/26 |
| 122    | 蘇 洪亮   | 慶應義<br>塾大学 | SOTB をもちいた低消費電力リコンフィギャラブ<br>ルアクセラレータの設計                                                                                              | 電子情報通信学会 リコンフィギャ<br>ラブルシステム研究会(デザイン<br>ガイア 2012)    | 2012 | 11/27 |
| 123    | 阪本 利司  | LEAP       | Active switching elements in the back-end-of line for low power logic solutions                                                      | IEDM Short Course                                   | 2012 | 12/9  |
| 124    | 多田 宗弘  | LEAP       | Improving Reliability of Cu Atom Switch by<br>Using Ternary Cu-alloy and RuTa Electrodes                                             | International Electron Devices<br>Meeting 2012      | 2012 | 12/9  |
| 125    | 角田 浩司  | LEAP       | Increased Thermal Stability and Reduced<br>Switching Current of STT-MRAM Using<br>Dummy Free Layer with Dual Tunnel Junction         | International Electron Devices<br>Meeting 2012      | 2012 | 12/10 |
| 126    | 森川 貴博  | LEAP       | Low Power Nano-crystalline Phase Change<br>Memory Using Thermally Resistive<br>Doped-Ge <sub>2</sub> Sb <sub>2</sub> Te <sub>5</sub> | International Electron Devices<br>Meeting 2012      | 2012 | 12/10 |
| 127    | 宮村 信   | LEAP       | First Demonstration of Logic Mapping on<br>Nonvolatile Programmable Cell Using<br>Complementary Atom Switch                          | International Electron Devices<br>Meeting 2012      | 2012 | 12/11 |
| 128    | 杉井 寿博  | LEAP       | 混載 SRAM 置き換え用 STT-MRAM の高性能<br>化とインテグレーション (Invited)                                                                                 | 電子情報通信学会 集積回路研<br>究会                                | 2012 | 12/17 |
| 129    | 酒井 忠司  | LEAP       | ナノカーボン材料の微細配線応用に向けて<br>(Invited)                                                                                                     | 東大工学部マテリアル応用工学科                                     | 2013 | 1/9   |
| 130    | 長永 隆志  | LEAP       | MgO based magnetic tunnel junction with Co <sub>20</sub> Fe <sub>60</sub> B <sub>20</sub> sensing layer for magnetic field sensors   | 12th Joint MMM /Intermag<br>Conference              | 2013 | 1/14  |
| 131    | 吉田 親子  | LEAP       | Enhanced Thermal Stability in Perpendicular<br>Top-pinned Magnetic Tunnel Junction with<br>Synthetic Antiferromagnetic Free Layers   | 12th Joint MMM /Intermag<br>Conference              | 2013 | 1/14  |
| 132    | 網代 慎也  | 芝浦工<br>業大学 | 薄膜 BOX-SOI における基板バイアス効果を利<br>用した動的なマルチ Vth 設計の検討                                                                                     | 電子情報通信学会 VLSI 設計技術研究会                               | 2013 | 1/16  |
| 133    | 波田 博光  | LEAP       | 超低消費電力原子移動型スイッチデバイスの特<br>徴と課題                                                                                                        | 日本学術復興会 薄膜第 131 委<br>員会·半導体界面制御技術第 154<br>委員会 合同研究会 | 2013 | 1/18  |
| 134    | 酒井 忠司  | LEAP       | ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー                                                                                                 | 日本学術復興会 薄膜第 131 委<br>員会·半導体界面制御技術第 154<br>委員会 合同研究会 | 2013 | 1/18  |
| 135    | 阪本 利司  | LEAP       | ーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーーー                                                                                                 | 学振 181 委員会                                          | 2013 | 1/21  |

| 番号  | 発表者   | 所属         | タイトル                                                                                                       | 発表誌名、ページ番号                                                                                                                          | 発表年  | 月日   |
|-----|-------|------------|------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------|------|------|
| 136 | 住広 直孝 | LEAP       | 抵抗変化型不揮発デバイスで低電圧限界に挑む                                                                                      | ゲートスタック研究会                                                                                                                          | 2013 | 1/25 |
| 137 | 宮村 信  | LEAP       | 相補型原子スイッチを用いた不揮発プログラマ<br>ブルセルとその回路マッピング実証                                                                  | IEDM 特集研究会                                                                                                                          | 2013 | 1/30 |
| 138 | 吉田 親子 | LEAP       | Effects of Sputtering Deposition Process on<br>Perpendicular Magnetic Anisotropy of (Co/Pt)<br>Multilayers | The 3rd CSIS International<br>Symposium on Spintronics-based<br>VLSIs and The 11th RIEC<br>International Workshop on<br>Spintronics | 2013 | 1/31 |
| 139 | 多田 宗弘 | LEAP       | 原子移動型スイッチを使ったスマート配線技術と<br>低電力再構成回路への応用                                                                     | 2013年シリコンテクノロジー分科会<br>多層配線システム研究会 電子情<br>報信学会シリコン材料・デバイス研<br>究会                                                                     | 2013 | 2/4  |
| 140 | 杉井 信之 | LEAP       | FDSOI 技術動向 (Invited)                                                                                       | JEITA STRJ WG3 調查委員会                                                                                                                | 2013 | 2/6  |
| 141 | 北森 邦明 | 慶應義<br>塾大学 | SOTB を用いたマイコンの電力最適化                                                                                        | 電子情報通信学会 コンピュータ<br>システム研究会                                                                                                          | 2013 | 2/14 |
| 142 | 杉井 信之 | LEAP       | 超低電力 LSI を実現する薄膜<br>BOX-SOI(SOTB)CMOS デバイス (Invited)                                                       | 応用物理学会シリコンテクノロジー<br>分科会                                                                                                             | 2013 | 2/22 |
| 143 | 杉井 寿博 | LEAP       | High-performance STT-MRAM and Its<br>Integration for Embedded Cache Memory                                 | 4th Annual Non-Volatile Memories<br>Workshop                                                                                        | 2013 | 3/5  |
| 144 | 岡本 望  | 慶應義<br>塾大学 | Ruthenium Oxide Contact-layer for<br>Low-resistance CNT Via Interconnects<br>Technology                    | International Winterschool on<br>Electronic Properties of Novel<br>Materials                                                        | 2013 | 3/7  |
| 145 | 澤部 亮介 | 慶應義<br>塾大学 | Growth of Multilayer Graphene on<br>Polycrystalline Ni Thin Film with Artificial Steps                     | International Winterschool on<br>Electronic Properties of Novel<br>Materials                                                        | 2013 | 3/7  |
| 146 | 酒井 忠司 | LEAP       | ナノカーボン配線技術                                                                                                 | 応用物理学会 シリコンテクノロジ<br>一分科会 第158回研究集会                                                                                                  | 2013 | 3/7  |
| 147 | 住広 直孝 | LEAP       | 抵抗変化型不揮発デバイスで低電圧限界に挑む                                                                                      | STRJ workshop                                                                                                                       | 2013 | 3/8  |
| 148 | 増原 利明 | LEAP       | 「統合的高度信頼化設計のためのモデル化と検<br>出・訂正・回復技術」実用化に対する期待                                                               | CREST「ディペンダブル VLSIシス<br>テムの基盤技術」研究領域                                                                                                | 2013 | 3/11 |
| 149 | 藤 恵輔  | 芝浦工<br>業大学 | FDSOI における基板バイアス効果を考慮したエネルギー最小電圧の分析                                                                        | 電子情報通信学会総合大会                                                                                                                        | 2013 | 3/19 |
| 150 | 洗平 昌晃 | 筑波大<br>計科セ | 第一原理計算による相変化メモリデバイスの構<br>造同定と電気伝導特性                                                                        | 日本物理学会 第68回年次大会                                                                                                                     | 2013 | 3/26 |
| 151 | 今関 兼也 | 芝浦工<br>業大学 | 剥離した高配向熱分解グラファイトへの臭素添<br>加の検討                                                                              | 2013 年 第 60 回応用物理学会<br>春季学術講演会                                                                                                      | 2013 | 3/27 |
| 152 | 篠原 博文 | LEAP       | Silicon-on-Thin-Buried Oxide (SOTB) CMOS<br>SRAMの 0.4V動作に対するVthばらつきの影響                                     | 2013 年 第 60 回応用物理学会<br>春季学術講演会                                                                                                      | 2013 | 3/27 |

| 番号  | 発表者    | 所属         | タイトル                                                                                                          | 発表誌名、ページ番号                                               | 発表年  | 月日   |
|-----|--------|------------|---------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|------|------|
| 153 | 水谷 朋子  | 東京大<br>学生研 | 完全空乏型Silicon-on-Thin-BOX (SOTB) MOS<br>トランジスタにおけるサブスレッショルド係数ばら<br>つきの統計的解析                                    | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/27 |
| 154 | 山崎 雄一  | LEAP       | 高アスペクト比微細ビア内へのカーボンナノチュ<br>ーブ成長およびその電気的特性評価                                                                    | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/28 |
| 155 | 宮崎 久生  | LEAP       | 多層グラフェン配線における電気伝導と低抵抗化                                                                                        | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/28 |
| 156 | 伊藤 和幸  | 慶應義<br>塾大学 | 3 次元 LSI 配線のための層数確定多層グラフェンの電気抵抗測定                                                                             | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/28 |
| 157 | 多田 宗弘  | LEAP       | シリコンテクノロジー分科会受賞記念講演 原子<br>移動型スイッチの低電圧化と信頼性の改善                                                                 | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/28 |
| 158 | 森川 貴博  | LEAP       | 低熱伝導のナノ結晶材料を用いた低電力相変<br>化デバイス                                                                                 | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/28 |
| 159 | 鈴木 真理子 | LEAP       | 多層カーボンナノチューブ単体の電気特性                                                                                           | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/29 |
| 160 | 石倉 太志  | LEAP       | 多層グラフェン/Ni 触媒積層配線の形成と特性<br>評価                                                                                 | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/29 |
| 161 | 西出 大亮  | LEAP       | 300mmウエハ対応ナノカーボン合成プロセス開発(2)                                                                                   | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/29 |
| 162 | 澤部 亮介  | 慶應義<br>塾大学 | 人工ステップを有する多結晶 Ni 薄膜への多層<br>グラフェン成長                                                                            | 2013 年 第 60 回応用物理学会<br>春季学術講演会                           | 2013 | 3/30 |
| 163 | 阪本 利司  | LEAP       | Nonvolatile programmable logic array using Complementary Atom Switch                                          | MRS Spring Meeting & Exhibit                             | 2013 | 4/2  |
| 164 | 森川 貴博  | LEAP       | Electrothermal modeling of reset and set dynamics in phase change memory                                      | MRS Spring Meeting & Exhibit                             | 2013 | 4/2  |
| 165 | 角田 浩司  | LEAP       | STT-MRAMの特性改善に向けたダミーフリー層<br>と2重トンネル接合を有する新しいMTJ                                                               | 集積回路研究会(ICD)                                             | 2013 | 4/11 |
| 166 | 宮村 信   | LEAP       | 相補型原子スイッチを用いたプログラマブルロジ<br>ックでの RTJ 記述からの回路マッピング                                                               | 集積回路研究会(ICD)                                             | 2013 | 4/11 |
| 167 | 森川 貴博  | LEAP       | 低熱伝導のナノ結晶材料を用いた低電力相変<br>化デバイス                                                                                 | 集積回路研究会(ICD)                                             | 2013 | 4/11 |
| 168 | 上口 光   | 中央<br>大学   | Highly Reliable, Low-Power Super-Lattice<br>Phase-Change Memory without Melting and<br>Write-Pulse Down Slope | 2013 IEEE International Reliability<br>Physics Symposium | 2013 | 4/14 |
| 169 | 北森 邦明  | 慶應義<br>塾大学 | Power optimization of micro-controller with<br>Silicon on Thin Buried Oxide                                   | COOL Chips XVI                                           | 2013 | 4/18 |

| 番号  | 発表者    | 所属         | タイトル                                                                                                                                                                                               | 発表誌名、ページ番号                                                            | 発表年  | 月日   |
|-----|--------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------|------|------|
| 170 | 宮崎 久生  | LEAP       | Electric Transport in Multilayer Graphene<br>Interconnects and Resistance Reduction by<br>Intercalation                                                                                            | 17th International Symposium on<br>Intercalation Compounds            | 2013 | 5/12 |
| 171 | 中村 昌平  | 芝浦工<br>業大学 | 薄膜 BOX-SOI を用いた超低電圧向けレベルシ<br>フタ回路の検討                                                                                                                                                               | 電子情報通信学会 VLSI 設計技術研究会                                                 | 2013 | 5/16 |
| 172 | 上口 光   | 中央<br>大学   | Write Voltage and Read Reference Current<br>Generator for Multi-Level Ge <sub>2</sub> Sb <sub>2</sub> Te <sub>5</sub> -based<br>Phase Change Memories with Temperature<br>Characteristics Tracking | 5ht IEEE International Memory<br>Workshop                             | 2013 | 5/26 |
| 173 | 多田 宗弘  | LEAP       | ULSI プロセス技術の基礎と抵抗変化デバイス<br>技術                                                                                                                                                                      | 慶應義塾大学 応用化学化特別<br>講義                                                  | 2013 | 5/27 |
| 174 | 増原 利明  | LEAP       | Low Energy Silicon Solution toward Smart and Sustainable Society                                                                                                                                   | The 2013 International Meeting for<br>Future Electron Devices, Kansai | 2013 | 6/5  |
| 175 | 鄭 承旻   | 東京大<br>学生研 | Impact of Drain-Induced Barrier Lowering on<br>Ultra-Low Supply Voltage CMOS Circuits                                                                                                              | 2013 Silicon Nanoelectronics<br>Workshop                              | 2013 | 6/9  |
| 176 | 水谷 朋子  | 東京大<br>学生研 | Reduced Cell Current Variability in Fully<br>Depleted Silicon-on-Thin-BOX (SOTB) SRAM<br>Cells                                                                                                     | 2013 Silicon Nanoelectronics<br>Workshop                              | 2013 | 6/9  |
| 177 | 高浦 則克  | LEAP       | PCM for bridging latency gap in memories                                                                                                                                                           | 2013 Silicon Nanoelectronics<br>Workshop                              | 2013 | 6/10 |
| 178 | 増原 利明  | LEAP       | LEAP: Overview and Recent Progress 2013<br>Update                                                                                                                                                  | ICCI Meeting (VLSI symposium)                                         | 2013 | 6/11 |
| 179 | 高浦 則克  | LEAP       | Charge Injection Super-Lattice Phase Change<br>Memory for Low Power and High Density<br>Storage Device Applications                                                                                | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/11 |
| 180 | 梅木 洋平  | 神戸<br>大学   | A 65-nm 0.4-V 8-Mb STT-MRAM Using<br>Process-Variation-Tolerant Sense Amplifier                                                                                                                    | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/11 |
| 181 | 高浦 則克  | LEAP       | Technology Rump session "R-2:Novel Hierarchy in Emerging Memory"                                                                                                                                   | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/11 |
| 182 | 青木 正樹  | LEAP       | A Novel Highly Scalable Multi-level-Cell for<br>STT-MRAM with Stacked Perpendicular MTJs                                                                                                           | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/12 |
| 183 | 射場 義久  | LEAP       | Top-pinned Perpendicular MTJ Structure with a<br>Counter Bias Magnetic Field Layer for<br>Suppressing a Stray-Field in Highly Scalable<br>STT-MRAM                                                 | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/12 |
| 184 | 山本 芳樹  | LEAP       | Ultra Low Voltage Operation and Energy<br>Optimization Of Silicon-on-Thin-BOX (SOTB)<br>SRSM Utilizing Adaptive body bias                                                                          | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/13 |
| 185 | 岡本 浩一郎 | LEAP       | Bidirectional TaO-Diode-Selected,<br>Complementary Atom Switch (DCAS) for<br>Area-Efficient, Nonvolatile Crossbar Switch<br>Block                                                                  | 2013 Symposia on VLSI<br>Technology and Circuits                      | 2013 | 6/13 |
| 186 | 和田 真   | LEAP       | Graphene Interconencts Selectively Grown on<br>Catalytic Metal Damascene Structure and Its<br>Growth Mechanism on Ni Catalyst                                                                      | 2013 IEEE International<br>Interconnect Technology<br>Conference      | 2013 | 6/13 |

| 番<br>号 | 発表者    | 所属               | タイトル                                                                                                                                              | 発表誌名、ページ番号                                                                                                                                       | 発表年  | 月日   |
|--------|--------|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|------|------|
| 187    | 片桐 雅之  | LEAP             | Electrical Properties of Multilayer Graphene<br>Interconnects Prepared by Chemical Vapor<br>Deposition                                            | 2013 IEEE International<br>Interconnect Technology<br>Conference                                                                                 | 2013 | 6/14 |
| 188    | 蘇 洪亮   | 慶應義<br>塾大学       | CMASOTB/LPT-3:The first prototype of Cool<br>Mega Array on Silicon On Thin BOX                                                                    | HEART 2013                                                                                                                                       | 2013 | 6/14 |
| 189    | 木村 紳一郎 | LEAP             | Aiming to Reduce Operation Voltage of Devices<br>for Low Power Electronics                                                                        | International Symposium on<br>Ultra-Low-Voltage VLSI Devices<br>and Circuits                                                                     | 2013 | 6/15 |
| 190    | 松本 貴士  | LEAP             | Wafer-scaled growth of highly vertically aligned<br>carbon nanotube on CVD-Ni catalyst for very<br>high aspect ratio (A/R>17) contact fabrication | NT13: The Fourteenth<br>International Conference on the<br>Science and Application of<br>Nanotubes                                               | 2013 | 6/24 |
| 191    | 岡本 浩一郎 | LEAP             | Bidirectional TaO-Diode-selected,<br>Complementary Atom Switch (DCAS) for<br>Area-efficient, Nonvolatile Crossbar Switch<br>Block                 | TIA-nano ワークショップ                                                                                                                                 | 2013 | 6/28 |
| 192    | 杉井 信之  | LEAP             | Silicon on Thin Buried Oxide(SOTB) Technology<br>for Ultralow-Power Applications                                                                  | ULSIC vs.TFT4 4th International<br>Conference on Semiconductor<br>Technology for Ultra Scale<br>Integrated Circuits and Thin Film<br>Transistors | 2013 | 7/9  |
| 193    | 上口 光   | 中央<br>大学         | 書込みパスルダウンスロープを用いない高信頼<br>超格子相変化メモリ                                                                                                                | 2013 IRPS 報告会                                                                                                                                    | 2013 | 7/25 |
| 194    | 杉井 信之  | LEAP             | Silicon on Thin Buried Oxide(SOTB) Technology                                                                                                     | JEITA ロードマップ委員会<br>WG6 PIDS                                                                                                                      | 2013 | 8/2  |
| 195    | 山本 芳樹  | LEAP             | Adaptive Back Bias 技術を用いた薄膜<br>BOX-SOI,2Mibit SRAMの0.37V 超低電圧動作                                                                                   | 応用物理学会シリコンテクノロジー<br>分科会第163回研究集会                                                                                                                 | 2013 | 8/7  |
| 196    | 万沢 勇貴  | 京都工<br>芸繊維<br>大学 | 65nm 完全空乏型薄膜 BOX-SOI(SOTB)プロセ<br>ルによる低電力型耐放射線フリップフロップ                                                                                             | ソフトエラー勉強会                                                                                                                                        | 2013 | 8/29 |
| 197    | 原田 諒   | 大阪<br>大学         | 薄膜 BOX-SOI(SOTB)を用いた超低電圧<br>SRAM のα線起因 SEU 耐性                                                                                                     | ソフトエラー勉強会                                                                                                                                        | 2013 | 8/29 |
| 198    | 住広 直孝  | LEAP             | LSIの低電圧限界に挑む                                                                                                                                      | SEAJ 技術部会                                                                                                                                        | 2013 | 8/29 |
| 199    | 西出 大亮  | LEAP             | 300mm wafer-scale growth of multi-layer<br>graphene on damascene Ni patterns for<br>interconnect applications                                     | International Conference on<br>Diamond and Carbon Materials<br>2013                                                                              | 2013 | 9/2  |
| 200    | 酒井 忠司  | LEAP             | Low Temperature Growth and integration of<br>Graphene and CNT for 3D Interconnect<br>applications                                                 | International Conference on<br>Diamond and Carbon Materials<br>2013                                                                              | 2013 | 9/3  |
| 201    | 高浦 則克  | LEAP             | New Materials for Low Power PCM for Storage<br>Device Applications                                                                                | EPCOS 2013                                                                                                                                       | 2013 | 9/9  |
| 202    | 齊藤 雄太  | 産総研              | Study of SiTe/Sb <sub>2</sub> Te <sub>3</sub> phase Change superlattices                                                                          | EPCOS 2013                                                                                                                                       | 2013 | 9/9  |
| 203    | 大柳 孝純  | LEAP             | Process Integration of Superlattice PCM to be<br>Embedded in BEOL                                                                                 | EPCOS 2013                                                                                                                                       | 2013 | 9/9  |

| 番号  | 発表者                       | 所属               | タイトル                                                                                                                                                                                                             | 発表誌名、ページ番号                                                                           | 発表年  | 月日   |
|-----|---------------------------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------|------|------|
| 204 | Kanjanavirojk<br>ul Parit | 東京<br>大学         | Direct Burst Pulse Generator for Sub-millimeter<br>Wave Integrated on 65-nm CMOS                                                                                                                                 | 2013 年 電子情報通信学会ソサ<br>イエティ大会                                                          | 2013 | 9/17 |
| 205 | 小杉 諒佑                     | 芝浦工<br>業大学       | 臭素ドーピングによる剥離 HOPG のフェルミレベ<br>ル変化                                                                                                                                                                                 | 2013 年 第 74 回応用物理学会<br>秋季学術講演会                                                       | 2013 | 9/18 |
| 206 | 森川 貴博                     | LEAP             | 超格子素材を用いた低電力動作相変化デバイス                                                                                                                                                                                            | 2013 年 第 74 回応用物理学会<br>秋季学術講演会                                                       | 2013 | 9/19 |
| 207 | 田井 光春                     | LEAP             | 相変化デバイス向け poly-Si ダイオードの結晶化・<br>不純物活性化プロセス最適化検討                                                                                                                                                                  | 2013 年 第 74 回応用物理学会<br>秋季学術講演会                                                       | 2013 | 9/19 |
| 208 | 水谷 朋子                     | 東京大<br>学生研       | 完全空乏型 Silicon-on-Thin-BOX (SOTB)<br>SRAM セルの電源電圧 0.4Vにおけるセル電流<br>ばらつきの低減                                                                                                                                         | 2013 年 第 74 回応用物理学会<br>秋季学術講演会                                                       | 2013 | 9/19 |
| 209 | 蘇 洪亮                      | 慶應義<br>塾大学       | FD-SOIを用いた超低電力アクセラレータの実チ<br>ップ評価                                                                                                                                                                                 | 電子情報通信リコンフィギャラブ<br>ルシステム研究会                                                          | 2013 | 9/19 |
| 210 | 松本 貴士                     | LEAP             | CVD-Ni 触媒微粒子制御による超高アスペクト<br>比コンタクトホールへのカーボンナノチューブ配<br>線形成                                                                                                                                                        | 表面技術協会 第128回講演大会                                                                     | 2013 | 9/25 |
| 211 | 小林 和淑                     | 京都工<br>芸繊維<br>大学 | A Low-Power and Area-Efficient Radiation-Hard<br>Redundant Flip-Flop, DICE ACFF, in a 65nm<br>Thin-BOX FD-SOI                                                                                                    | RADEC2013                                                                            | 2013 | 9/26 |
| 212 | 阪本 利司                     | LEAP             | Impact of overshoot current in set operation of Atom Switch                                                                                                                                                      | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/25 |
| 213 | 宮崎 久生                     | LEAP             | Width Dependent Transport in Multilayer<br>Graphene Interconnects and Exploring Ways to<br>Reduce Resistance                                                                                                     | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/26 |
| 214 | 北村 匡史                     | LEAP             | Chemical Vapor Deposition GeTe / Sb <sub>2</sub> Te <sub>3</sub><br>Super-Lattice Phase Change Memory                                                                                                            | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/26 |
| 215 | 加藤 重徳                     | 筑波大<br>学数理       | Carrier Injection Induced Switching of<br>Supper-lattice GeTe / Sb <sub>2</sub> Te <sub>3</sub> Phase Change<br>Memories                                                                                         | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/26 |
| 216 | 槇山 秀樹                     | LEAP             | Speed Enhancement at $V_{dd} = 0.4$ V and Randam $\tau_{pd}$ Variability Reduction of Silicon on Thin Buried Oxide (SOTB)                                                                                        | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/27 |
| 217 | 水谷 朋子                     | 東京大<br>学生研       | Comparison of Minimum Operation Voltage<br>(Vmin) in Fully Depleted Silicon-on-Thin-BOX<br>(SOTB) and Bulk SRAM Cells                                                                                            | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/27 |
| 218 | 杉井 信之                     | LEAP             | Ultralow-Voltage Operation SOTB Technology<br>toward Energy Efficient Electronics                                                                                                                                | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/27 |
| 219 | 白石 賢二                     | 筑波<br>大学         | Physics in Charge Injection Induced On-Off<br>Switching Mechanism of Oxide-Based Resistive<br>Random Access Memory (ReRAM) and<br>Superlattice GeTe/Sb <sub>2</sub> Te <sub>3</sub> Phase Change Memory<br>(PCM) | 2013 International Conference on<br>Solid State Devices and Materials<br>(SSDM 2013) | 2013 | 9/27 |
| 220 | 片桐 雅之                     | LEAP             | Multilayer Graphene Grown by Chemical Vapor<br>Deposition at Low Temperatures for Interconnect<br>Applications                                                                                                   | Advanced Metallization Conference 2013,23 <sup>rd</sup> Asian Session                | 2013 | 10/8 |

| 番号  | 発表者    | 所属         | タイトル                                                                                                                                                                     | 発表誌名、ページ番号                                                                                                    | 発表年  | 月日    |
|-----|--------|------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|------|-------|
| 221 | 小杉 諒佑  | 芝浦工<br>業大学 | Bromine Doping of Multilayer Graphene for Low<br>Resistance Interconnects                                                                                                | Advanced Metallization Conference<br>2013,23 <sup>rd</sup> Asian Session                                      | 2013 | 10/8  |
| 222 | 木村 紳一郎 | LEAP       | Aiming at Voltage Reduction of Devices for<br>Low-power Electronics                                                                                                      | Advanced Metallization Conference<br>2013,23 <sup>rd</sup> Asian Session                                      | 2013 | 10/8  |
| 223 | 酒井 忠司  | LEAP       | Growth and Integration of Graphene and CNT for<br>3D Interconnect Applications                                                                                           | Advanced Metallization Conference<br>2013,23 <sup>rd</sup> Asian Session                                      | 2013 | 10/8  |
| 224 | 森川 貴博  | LEAP       | A Phase Change Memory using Confined<br>GeTe/Sb <sub>2</sub> Te <sub>3</sub> Superlattice Deposited by Chemical<br>Vapor Deposition                                      | Advanced Metallization Conference<br>2013,23 <sup>rd</sup> Asian Session                                      | 2013 | 10/10 |
| 225 | 角田 浩司  | LEAP       | A Novel MTJ for embedded STT-MRAM with a<br>Dummy Free Layer and Dual Tunnel Junctions                                                                                   | Advanced Metallization Conference<br>2013,23 <sup>rd</sup> Asian Session                                      | 2013 | 10/10 |
| 226 | 小池 帆平  | 産総研        | The Fist SOTB Implementation of Flex Power FPGA                                                                                                                          | S3S Conference 2013                                                                                           | 2013 | 10/9  |
| 227 | 諸橋 翔太朗 | 電気通<br>信大学 | A 44µW/10MHz Minimum Power Operation of<br>50K Logic Gate using 65nm SOTB Devices with<br>Back Gate Control                                                              | S3S Conference 2013                                                                                           | 2013 | 10/10 |
| 228 | 杉井 信之  | LEAP       | V <sub>min</sub> = 0.4 V LSIs are the real with<br>Silicon-on-Thin-Buried-Oxide (SOTB) -How is<br>the application with "Perpetuum-Mobile"<br>micro-controller with SOTB? | S3S Conference 2013                                                                                           | 2013 | 10/10 |
| 229 | 北森 邦明  | 慶應義<br>塾大学 | Power optimization of a micro-controller with<br>Silicon on Thin Buried Oxide                                                                                            | The 18th Workshop on Synthesis<br>And System Integration of Mixed<br>Information technologies<br>(SASIMI2013) | 2013 | 10/21 |
| 230 | 片桐 雅之  | LEAP       | Multilayer Graphene Grown by Chemical Vapor<br>Deposition at Low Temperatures for Interconnect<br>Applications                                                           | Advanced Metallization<br>Conference (AMC) 2013                                                               | 2013 | 10/23 |
| 231 | 石橋 孝一郎 | 電気通<br>信大学 | A Challenge to Perpetuum Computing using<br>SOTB Technology                                                                                                              | International Conference on<br>Advanced Computing and<br>Applications(ACOMP 2013)                             | 2013 | 10/24 |
| 232 | 多田 宗弘  | LEAP       | Opportunities and Challenges of Atom Switch<br>For Low-power Programmable Logic                                                                                          | 224th ECS Meeting                                                                                             | 2013 | 10/30 |
| 233 | 大柳 孝純  | LEAP       | Special Electrical Characteristics of Superlattice<br>Phase Change Memory                                                                                                | 224th ECS Meeting                                                                                             | 2013 | 10/31 |
| 234 | 小池 帆平  | 産総研        | SOTB トランジスタを用いた Super Flex Power<br>FPGA の開発                                                                                                                             | 産総研オープンラボ 2013                                                                                                | 2013 | 10/31 |
| 235 | 高浦 則克  | LEAP       | 相変化メモリのここが凄い                                                                                                                                                             | 産総研オープンラボ 2013                                                                                                | 2013 | 10/31 |
| 236 | 松本 貴士  | LEAP       | 三次元ナノカーボン配線技術の開発                                                                                                                                                         | Advanced Electronics<br>Symposium 2013                                                                        | 2013 | 10/31 |
| 237 | 長永 隆志  | LEAP       | Magnetic tunnel junctions for highly sensitive<br>magnetic field sensor by using CoFeB sensing<br>layer capped with MgO film                                             | The 58th Annual Magnetism and<br>Magnetic Materials (MMM)<br>Conference                                       | 2013 | 11/5  |

| 番号  | 発表者                 | 所属               | タイトル                                                                                                                                                       | 発表誌名、ページ番号                                                                                                                      | 発表年  | 月日    |
|-----|---------------------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|------|-------|
| 238 | 山本 芳樹               | LEAP             | Impact of Charge Induced by High-k<br>Incorporation on Mobility and VTH Variability in<br>Poly-Si/High-k / SiON / Silicon On Thin BOX<br>(SOTB) Transistor | 2013 International Workshop on<br>DIELECTRIC THIN FILMS<br>FOR FUTURE ELECTRON<br>DEVICES - SCIENCE AND<br>TECHNOLOGY - (IWDTF) | 2013 | 11/8  |
| 239 | 木村 紳一郎              | LEAP             | 超低消費電力 FDSOI デバイス                                                                                                                                          | 2013 年 京都賞シンポジウム                                                                                                                | 2013 | 11/12 |
| 240 | 高浦 則克               | LEAP             | 各種先端メモリ技術講演 新規抵抗変化型メモリ                                                                                                                                     | 第 29 回(2013)京都賞記念<br>ワークショップ 先端技術部門                                                                                             | 2013 | 11/12 |
| 241 | 梅木 洋平               | 神戸<br>大学         | A 0.38-V Operating STT-MRAM with Process<br>Variation Tolerant Sense Amplifier                                                                             | Asian Solid-State Circuits<br>Conference (A-SSCC2013)                                                                           | 2013 | 11/13 |
| 242 | 角田 浩司               | LEAP             | A Novel MTJ for embedded STT-MRAM with a Dummy Free Layer and Dual Tunnel Junctions                                                                        | New Non-Volatile Memory<br>Workshop 2013                                                                                        | 2013 | 11/14 |
| 243 | 永富 弘樹               | 電気通<br>信大学       | A 4pA/Gate Sleep Current 65nm SOTB Logic<br>Gates Using On-chip Vbb Generator for Energy<br>Harvesting Network Systems                                     | ICDV2013                                                                                                                        | 2013 | 11/15 |
| 244 | 水谷 朋子               | 東京大<br>学生研       | Statistical Characteristics Analysis of "N-curve"<br>and Static Noise Margin for Yield Prediction of<br>SRAM Cells                                         | ICCAD ワークショップ                                                                                                                   | 2013 | 11/18 |
| 245 | 上口 光                | 中央<br>大学         | Low-Power Super-Lattice Phase-Change<br>Memory without Melting and Write-Pulse Down<br>Slope                                                               | 2013 Phase Change Oriented Science                                                                                              | 2013 | 11/28 |
| 246 | 上口 光                | 中央<br>大学         | Write Voltage and Read Reference Current<br>Generator for MLC-PCM Considering with<br>Temperature Characteristics                                          | 2013 Phase Change Oriented<br>Science                                                                                           | 2013 | 11/28 |
| 247 | 馬 超                 | 産総研              | SOTB トランジスタを用いた最初の Flex Power<br>FPGA チップの評価                                                                                                               | 電子情報通信学会 リコンフィギ<br>ャラブルシステム研究会 デザイ<br>ンガイア 2013                                                                                 | 2013 | 11/28 |
| 248 | 蘇 洪亮                | 慶應義<br>塾大学       | SOTBトランジスタを用いた低電力リコンフィギャ<br>ラブルアクセラータの実チップ評価                                                                                                               | 電子情報通信学会 リコンフィギ<br>ャラブルシステム研究会 デザイ<br>ンガイア 2013                                                                                 | 2013 | 11/28 |
| 249 | 岸田 亮                | 京都工<br>芸繊維<br>大学 | バルクと SOTB におけるアンテナダメージによる<br>リングオシレータの発振周波数ばらつきの評価                                                                                                         | 電子情報通信学会 VLSI 設計<br>技術研究会 デザインガイア<br>2013                                                                                       | 2013 | 11/28 |
| 250 | 齊藤 雄太               | 産総研              | Theoretical and experimental research for SiTe/Sb <sub>2</sub> Te <sub>3</sub> phase change superlattices                                                  | PCOS2013                                                                                                                        | 2013 | 11/28 |
| 251 | Hoang MINH<br>THIEN | 電気通<br>信大学       | An Ultra-low Power LNA Design Using SOTB<br>CMOS Devices                                                                                                   | Thailand-Japan Micro Wave2013                                                                                                   | 2013 | 12/2  |
| 252 | 山崎 雄一               | LEAP             | Carbon nanotube growth at high-aspect ultrafine via holes and its electrical characterization                                                              | 2013 MRS Fall Meeting                                                                                                           | 2013 | 12/4  |
| 253 | 鈴木 拓也               | 慶應義<br>塾大学       | Low Temperature CVD Growth of Multi-layer<br>Graphene on Ni Single Crystal Substrates with<br>the Orientation of (111), (110) and (100)                    | 2013 MRS Fall Meeting                                                                                                           | 2013 | 12/5  |
| 254 | 増原 利明               | LEAP             | 超低電圧・超低電力 LSI:進化と展望                                                                                                                                        | SEMICON JAPAN 2013                                                                                                              | 2013 | 12/5  |

| 番<br>号 | 発表者   | 所属         | タイトル                                                                                                                                                                                      | 発表誌名、ページ番号                                                           | 発表年  | 月日    |
|--------|-------|------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|------|-------|
| 255    | 田井 光春 | LEAP       | 相変化材料を用いた超低電圧・不揮発デバイス                                                                                                                                                                     | SEMICON JAPAN 2013                                                   | 2013 | 12/5  |
| 256    | 角田 浩司 | LEAP       | Highly Manufacturable Multi-Level<br>Perpendicular MTJ with a Single Top-Pinned<br>Layer and Multiple Barrier/Free Layers                                                                 | 2013 International Electron<br>Devices Meeting (IEDM)                | 2013 | 12/9  |
| 257    | 吉田 親子 | LEAP       | Demonstration of Zero-Offset-Field Operation for<br>Top-pinned MTJ with Synthetic<br>Antiferromagnetic Free Layers                                                                        | 2013 International Electron<br>Devices Meeting (IEDM)                | 2013 | 12/9  |
| 258    | 長永 隆志 | LEAP       | Scalable sensing of current with magnetic tunnel junctions embedded in Cu interconnects                                                                                                   | 2013 International Electron<br>Devices Meeting (IEDM)                | 2013 | 12/10 |
| 259    | 大柳 孝純 | LEAP       | Charge-Injection Phase Change Memory with<br>High-Quality GeTe/SbTe <sub>2</sub> Te <sub>3</sub> SuperLattice<br>Featuring 70-µA RESET,10-ns SET and 100M<br>Endurance Cycles Operations  | 2013 International Electron<br>Devices Meeting (IEDM)                | 2013 | 12/11 |
| 260    | 槇山 秀樹 | LEAP       | Suppression of Die-to-Die Delay Variability of<br>Silicon on Thin Buried Oxide (SOTB) CMOS<br>Circuits by Balanced P/N Drivability Control<br>with Back-Bias for Ultralow-Voltage (0.4 V) | 2013 International Electron<br>Devices Meeting (IEDM)                | 2013 | 12/11 |
| 261    | 蘇 洪亮  | 慶應義<br>塾大学 | A Low Power Reconfigurable Accelerator using a Back-gate Bias Control Technique                                                                                                           | The International Conference on<br>Field-Programmable Technology     | 2013 | 12/10 |
| 262    | 住広 直孝 | LEAP       | IOT (Internet of Things) を支える LSI の超低電<br>カプラットフォーム                                                                                                                                       | 第4回つくばイノベーションアリー<br>ナ公開シンポジウム                                        | 2013 | 12/16 |
| 263    | 青木 正樹 | LEAP       | 垂直磁化 MTJ を積層した多値 MRAM 素子                                                                                                                                                                  | 日本磁気学会第194回研究会<br>「光や磁気を用いた3次元新機<br>能デバイス」                           | 2014 | 1/10  |
| 264    | 阪本 利司 | LEAP       | 原子スイッチを用いたプログラマブルロジックデ<br>バイスの開発                                                                                                                                                          | 超精密加工専門委員会 第67<br>回研究会「材料化学の深化が導<br>く電子デバイスの未来」                      | 2014 | 1/16  |
| 265    | 山本 芳樹 | LEAP       | 超低電圧動作 SOTB-CMOS 向け high-k ゲート<br>スタック技術 (招待講演)                                                                                                                                           | ゲートスタック研究会―材料・プ<br>ロセス・評価の物理―(第19回)                                  | 2014 | 1/25  |
| 266    | 高浦 則克 | LEAP       | 溶融しない相変化メモリ GeTe/Sb2Te3 超格子の<br>電荷注入機構による不揮発記憶                                                                                                                                            | ゲートスタック研究会―材料・プ<br>ロセス・評価の物理―(第19回)                                  | 2014 | 1/25  |
| 267    | 加藤 重徳 | 筑波大<br>学数理 | 超格子 GeTe/Sb2Te3 相変化メモリの動作メカニズ<br>ムの検討                                                                                                                                                     | ゲートスタック研究会一材料・プロセス・評価の物理—(第19回)                                      | 2014 | 1/25  |
| 268    | 森 陽紀  | 神戸<br>大学   | 磁性変化型メモリの書込み速度を改善するメモ<br>リアーキテクチャ                                                                                                                                                         | 集積回路研究会                                                              | 2014 | 1/28  |
| 269    | 槇山 秀樹 | LEAP       | P/N 駆動力バランスを考慮した基板バイアス制<br>御による超低電圧 0.4V 動作 SOTB-CMOS 回路<br>のダイ間遅延ばらつき制御                                                                                                                  | 応用物理学会 シリコンテクノロ<br>ジー分科会 第167回研究集会                                   | 2014 | 1/29  |
| 270    | 酒井 忠司 | LEAP       | ナノカーボン配線に関する研究開発動向                                                                                                                                                                        | 平成 25 年度第3回ナノエレクト<br>ロニクス標準化戦略G                                      | 2014 | 2/4   |
| 271    | 宮崎 久生 | LEAP       | Width Dependent Resistivity in Multilayer<br>Graphene Nanowires: Importance of Doping in<br>Graphene Interconnects                                                                        | Materials for Advanced<br>Metallization Conference 2014<br>(MAM2014) | 2014 | 3/4   |

| 番号  | 発表者    | 所属         | タイトル                                                                                                                                                                                         | 発表誌名、ページ番号                                   | 発表年  | 月日   |
|-----|--------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------|------|------|
| 272 | 和田 達矢  | 芝浦工<br>業大学 | SOTB での動的電圧制御に向けた温度モニタ回路の検討                                                                                                                                                                  | 電子情報通信学会 VLSI 設計技術研究会                        | 2014 | 3/5  |
| 273 | 三枝 樹規  | 芝浦工<br>業大学 | 薄膜 BOX-SOI における動的なマルチ Vth 技術<br>に関する設計手法                                                                                                                                                     | 電子情報通信学会 VLSI 設計技術研究会                        | 2014 | 3/5  |
| 274 | 杉井 寿博  | LEAP       | Toward High-density STT-MRAM for Embedded Cache Memory                                                                                                                                       | 5th Annual Non-Volatile<br>Memories Workshop | 2014 | 3/10 |
| 275 | 蓬田 拓夢  | 電気通<br>信大学 | CMOS R-2R ラダ-型 D/A コンバータの線形性<br>向上法                                                                                                                                                          | シリコンアナログ RF 研究会                              | 2014 | 3/11 |
| 276 | 塩野谷 雅仁 | 電気通<br>信大学 | 論理閾値変換回路を用いた Ring-VCO の発振<br>周波数範囲拡大に関する研究                                                                                                                                                   | シリコンアナログ RF 研究会                              | 2014 | 3/11 |
| 277 | 竹下 俊宏  | 京都<br>大学   | 動作状況に応じた電源電圧とボディバイアスの<br>同時調節による LSI のエネルギー効率最大化                                                                                                                                             | 2014 年電子情報通信学会 総<br>合大会                      | 2014 | 3/19 |
| 278 | 宮村 信   | LEAP       | 0.3V Programmable Logic using Complementary<br>Atom Switch                                                                                                                                   | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/18 |
| 279 | 西出 大亮  | LEAP       | 低温熱 CVD 法による 300mm ウェハ上への多層<br>グラフェン合成プロセスの開発                                                                                                                                                | 第61回応用物理学会春季学術<br>講演会                        | 2014 | 3/18 |
| 280 | 水谷 朋子  | 東京大<br>学生研 | 完全空乏型Silicon-on-Thin-BOX SRAM セルに<br>おける最低動作電圧の低減                                                                                                                                            | 第61回応用物理学会春季学術<br>講演会                        | 2014 | 3/19 |
| 281 | 水谷 朋子  | 東京大<br>学生研 | SRAM セル安定性指標パラメータ:N カーブとス<br>タティックノイズマージンの統計的解析                                                                                                                                              | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/19 |
| 282 | 田井 光春  | LEAP       | 超格子材料を用いた相変化デバイス(招待講<br>演)                                                                                                                                                                   | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/19 |
| 283 | 伴野 直樹  | LEAP       | 相補型原子スイッチの OFF 時電圧ストレス耐性                                                                                                                                                                     | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/20 |
| 284 | 岡本 浩一郎 | LEAP       | 省面積クロスバースイッチ向け双方向 TaO ダイ<br>オード選択相補型原子移動型スイッチ(DCAS)<br>のスイッチング動作                                                                                                                             | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/20 |
| 285 | 大野 仁嗣  | 東京大<br>学生研 | 微細トランジスタにおける Random Telegraph<br>Noise の統計分布のトレイン電流依存性                                                                                                                                       | 第 61 回応用物理学会春季学術<br>講演会                      | 2014 | 3/20 |
| 286 | 高浦 則克  | LEAP       | Understanding the Switching Mechanism of<br>Charge-Injection GeTe/Sb <sub>2</sub> Te <sub>3</sub> Phase Change<br>Memory through Electrical Measurement and<br>Analysis of 1R Test Structure | ICMTS2014                                    | 2014 | 3/25 |
| 287 | 洗平 昌晃  | 名古屋<br>大院工 | GeSbTe 相変化メモリ素子の電気伝導特性にお<br>けるスピン軌道相互作用の効果                                                                                                                                                   | 日本物理学会 第69回年次大会                              | 2014 | 3/28 |
| 288 | 田井 光春  | LEAP       | 超電圧・高速の総変化メモリTRAM                                                                                                                                                                            | SPI フォーラム「ストレージクラスメ<br>モリの現状と未来」             | 2014 | 3/28 |

| 番<br>号 | 発表者              | 所属               | タイトル                                                                                                                                                  | 発表誌名、ページ番号                                 | 発表年  | 月日   |
|--------|------------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|------|------|
| 289    | 石橋 孝一郎           | 電気通<br>信大学       | A Perpetuum Mobile 32bit CPU with<br>13.4pJ/cycle, 0.14µA Sleep Current using<br>Reverse Body Bias Assisted 65nm SOTB CMOS<br>Technology              | Cool Chips XV II                           | 2014 | 4/16 |
| 290    | 山本 芳樹            | LEAP             | Adaptive Body Bias 技術を用いた SOTB 2Mbit<br>SRAM の 0.37V 超低電圧動作(依頼講演)                                                                                     | 集積回路研究会(ICD)                               | 2014 | 4/18 |
| 291    | 齊藤 雄太            | 産総研              | Ab-Initio Calculations and Experimental Studies<br>of [(SiTe)x/(Sb <sub>2</sub> Te <sub>3</sub> )y]z Interfacial Phase Chenge<br>Memory               | MRS 2014                                   | 2014 | 4/21 |
| 292    | 伴野 直樹            | LEAP             | Bias-stress Reliability of OFF-state<br>Complementary Atom Switch                                                                                     | MRS 2014                                   | 2014 | 4/23 |
| 293    | 高浦 則克            | LEAP             | Theoretical and Experimental Understanding of<br>Charge-Injection GeTe/Sb <sub>2</sub> Te <sub>3</sub> Superlattice Phase<br>Change Memory (Invited)  | MRS 2014                                   | 2014 | 4/24 |
| 294    | 多田 宗弘            | LEAP             | Opportunities and Challenges of Atom Switch<br>embedded in Cu-BEOL For Nonvolatile<br>Programmable Logic (Invited)                                    | ICEP 2014                                  | 2014 | 4/25 |
| 295    | 津嵜 陽亮            | LEAP             | Development of closed-loop magnetic field<br>sensors consisting of monolithic magnetic tunnel<br>junctions and compensation wires                     | IEEE International Magnetics<br>Conference | 2014 | 5/5  |
| 296    | 吉田 親子            | LEAP             | Reduction of Offset-field in Top-pinned MTJ with Synthetic Antiferromagnetic Free Layer                                                               | IEEE International Magnetics<br>Conference | 2014 | 5/8  |
| 297    | 多田 宗弘            | LEAP             | Atom Switch Technology for Low-power<br>Nonvolatile Logic Application (Invited)                                                                       | 225th ECS Meeting                          | 2014 | 5/12 |
| 298    | 小笠原 泰弘           | 産総研              | Utility of High On-off ratio, High Off Resistance<br>Rewritable Device for EEPROM of Ultra-low<br>Voltage Logic with Steep Subthreshold Slope<br>FETs | IMW 2014                                   | 2014 | 5/21 |
| 299    | 和田 真             | LEAP             | Selective Carbon Nanotube growth in Via<br>Structure Utilizing Novel Arrangement of<br>Catalytic Metal                                                | 2014 IITC/AMC                              | 2014 | 5/22 |
| 300    | 斎藤 達朗            | LEAP             | Resistance reduction of CNTs on 300mm wafer<br>using two precursors with different growth<br>methods                                                  | 2014 IITC/AMC                              | 2014 | 5/23 |
| 301    | 張 利 ( 原 田<br>暁美) | LEAP             | Imaging and Nanoprobing of Graphene Layers on<br>Ni Damascene Interconnects by Conductive<br>Atomic Force Microscopy                                  | IRPS2014                                   | 2014 | 6/4  |
| 302    | 張魁元              | 京都工<br>芸繊維<br>大学 | Impact of Body Bias on Soft Error Tolerance of<br>Bulk and Silicon on Thin Box Structure in 65-nm<br>Process                                          | IRPS2014                                   | 2014 | 6/4  |
| 303    | 大野 仁嗣            | 東京大<br>学生研       | Comparison of Statistical Distributions of<br>Random telegraph Noise (RTN) in Subthreshold<br>Region anda Strong Inversion Region                     | IEEE Silicon Nanoelectronics<br>Workshop   | 2014 | 6/8  |
| 304    | 水谷 朋子            | 東京大<br>学生研       | Statistical Analysis of Minimum Operation<br>Voltage (Vmin) in Fully Depleted<br>Silicon-on-Thin-BOX (SOTB) SRAM Cells                                | IEEE Silicon Nanoelectronics<br>Workshop   | 2014 | 6/9  |
| 305    | 射場 義久            | LEAP             | A Highly Scalable STT-MRAM Fabricated by a<br>Novel Technique for Shrinking a Magnetic<br>Tunnel Junction with Reducing Processing<br>Damage          | 2014 Symposium on VLSI<br>Technology       | 2014 | 6/11 |

| 番号  | 発表者     | 所属               | タイトル                                                                                                                                                         | 発表誌名、ページ番号                                                  | 発表年  | 月日   |
|-----|---------|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------|------|------|
| 306 | 伴野 直樹   | LEAP             | A Fast and Low-Voltage Cu<br>Complementary-Atom-Switch 1Mb Array with<br>High-Temperature Retention                                                          | 2014 Symposium on VLSI<br>Technology                        | 2014 | 6/12 |
| 307 | 田井 光春   | LEAP             | 1T-1R Pillar-Type Topological-Switching<br>Random Access Memory (TRAM) and Data<br>Retention of GeTe/Sb <sub>2</sub> Te <sub>3</sub> Super-Lattice Films     | 2014 Symposium on VLSI<br>Technology                        | 2014 | 6/12 |
| 308 | 蒲原 史朗   | LEAP             | Ultralow-Voltage Design and Technology of<br>Silicon-on-Thin-Buried-Oxide (SOTB) CMOS<br>for Highly Energy Efficient Electronics in IoT<br>Era (Invited)     | 2014 Symposium on VLSI<br>Technology                        | 2014 | 6/12 |
| 309 | 藤田 悠    | 慶應義<br>塾大学       | 低電力リコンフィギャラブルアクセラレータ<br>CMA-SOTB のボディバイアス制御                                                                                                                  | 電子情報通信学会リコンフィギャ<br>ラブルシステム研究所                               | 2014 | 6/12 |
| 310 | 松本 貴士   | LEAP             | 立命館大学 SR センター 先端研究基盤共用・<br>プラットフォーム形成事業 成果報告会                                                                                                                | 立命館大学SRセンター 先端研<br>究施設共用促進事業                                | 2014 | 6/13 |
| 311 | 齊藤 雄太   | 産総研              | Structural and Electrical Properties of [(SiTe) <sub>x</sub> /(Sb <sub>2</sub> Te <sub>3</sub> ) <sub>y</sub> ] <sub>z</sub> Interfacial phase Change Memory | CIMTEC 2014 6th Forum on<br>New Materials                   | 2014 | 6/17 |
| 312 | 杉井 寿博   | LEAP             | Integration of STT-MRAM for Embedded Cache Memory                                                                                                            | CIMTEC 2014 6th Forum on<br>New Materials                   | 2014 | 6/18 |
| 313 | 籔内 美智太郎 | 京都工<br>芸繊維<br>大学 | Correlation between BTI-Induced Degradations<br>and Process Variations by Measuring Frequency<br>of ROs                                                      | IMFEDK 2014                                                 | 2014 | 6/20 |
| 314 | 中村 昌平   | 芝浦工<br>業大学       | Level Converter Design for Ultra-low Voltage<br>Operation in FDSOI Devices                                                                                   | ITC-CSCC 2014                                               | 2014 | 7/2  |
| 315 | 酒井 忠司   | LEAP             | 三次元ナノカーボン配線・材料技術                                                                                                                                             | 第 29 回材料解析テクノフォーラ<br>ム                                      | 2014 | 7/4  |
| 316 | 原田 諒    | 大阪<br>大学         | Measurement of Alpha- and Neutron-Induced<br>SEU and MCU on SOTB and Bulk 0.4 V SRAMs                                                                        | 2014 IEEE Nuclear and Space<br>Radiation Effects Conference | 2014 | 7/15 |
| 317 | 酒井 忠司   | LEAP             | 三次元ナノカーボン配線・材料技術                                                                                                                                             | 電気化学会第78回半導体・集積<br>回路技術シンポジウム                               | 2014 | 7/18 |
| 318 | 高浦 則克   | LEAP             | Process and device technologies of<br>topological-switching random access memory<br>(TRAM) (Invited)                                                         | IEEE INEC2014                                               | 2014 | 7/30 |
| 319 | 阪本 利司   | LEAP             | Low-power programmable-logic array using complementary atom switch (Invited)                                                                                 | IEEE INEC2014                                               | 2014 | 7/31 |
| 320 | 蓬田 拓夢   | 電気通<br>信大学       | A Circuit Structure for MOS Only R-2R Ladder<br>DAC Having Higher Linearity                                                                                  | ICCE 2014                                                   | 2014 | 7/31 |
| 321 | 杉井 寿博   | LEAP             | 混載メモリ適用に向けたスピン注入型 MRAM の<br>開発(招待講演)                                                                                                                         | 電子情報通信学会 ICD/SDM<br>研究会                                     | 2014 | 8/4  |
| 322 | 石橋 孝一郎  | 電気通<br>信大学       | A Perpetuum Mobile 32bit CPU with<br>13.4pJ/cycle, 0.14µA Sleep Current using<br>Reverse-Body-Bias Assisted 65nm SOTB CMOS<br>Technology (Invited)           | 電子情報通信学会 ICD/SDM<br>研究会                                     | 2014 | 8/4  |

| 番号  | 発表者     | 所属               | タイトル                                                                                                                                                     | 発表誌名、ページ番号                                                                                             | 発表年  | 月日   |
|-----|---------|------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|------|------|
| 323 | 大島 梓    | 京都工<br>芸繊維<br>大学 | 65nm SOTB プロセスで試作したリングオシレー<br>タを用いたアンテナダメージによる初期発振周<br>波数劣化の測定と評価                                                                                        | 電子情報通信学会 ICD/SDM<br>研究会                                                                                | 2014 | 8/5  |
| 324 | 水谷 朋子   | 東京大<br>学生研       | 完全空乏型 Silicon-on-Thin-BOX (SOTB)<br>SRAM セルにおける最低動作電圧 (Vmin)の<br>統計的解析                                                                                   | 電子情報通信学会 ICD/SDM<br>研究会                                                                                | 2014 | 8/5  |
| 325 | 伴野 直樹   | LEAP             | 低電力再構成回路を実現する低電圧・高信頼・<br>相補型原子スイッチ技術                                                                                                                     | 応用物理学会シリコンテクノロジ<br>ー分科会 第 175 回研究集会<br>2014 VLSI シンポジウム特集                                              | 2014 | 8/8  |
| 326 | 蒲原 史朗   | LEAP             | IoT 時代の高効率エレクトロニクスに向けた薄膜<br>BOX-SOI (SOTB) CMOS の超低電圧動作回路<br>およびデバイス技術                                                                                   | 応用物理学会シリコンテクノロジ<br>一分科会 第 175 回研究集会<br>2014 VLSI シンポジウム特集                                              | 2014 | 8/8  |
| 327 | 石橋 孝一郎  | 電気通<br>信大学       | A Perpetuum Mobile 32bit CPU on 65nm SOTB<br>CMOS Technology with Reverse-Body-Bias<br>Assisted Sleep Mode                                               | Hot Chips                                                                                              | 2014 | 8/10 |
| 328 | 杉井 信之   | LEAP             | Ultralow-Voltage Design and Technology of<br>Silicon-on-Thin-Buried-Oxide (SOTB) CMOS<br>for Highly Energy Efficient Electronics in IoT<br>Era (Invited) | The 9ht D2T<br>Symposium ,VDEC ,The<br>University og Tokyo                                             | 2014 | 8/26 |
| 329 | 杉井 信之   | LEAP             | Ultralow-Voltage Design and Technology of<br>Silicon-on-Thin-Buried-Oxide (SOTB) CMOS<br>for Highly Energy Efficient Electronics in IoT<br>Era           | International Symposium on<br>Leadging-edge SOI Technologies                                           | 2014 | 8/27 |
| 330 | 岸田 亮    | 京都工<br>芸繊維<br>大学 | リングオシレータの発振周波数測定から求めた<br>アンテナダメージによる初期および経年劣化評<br>価                                                                                                      | DA シンポジウム                                                                                              | 2014 | 8/28 |
| 331 | 籔内 美智太郎 | 京都工<br>芸繊維<br>大学 | リング型発振器の経年劣化と特性ばらつきの相<br>関の評価                                                                                                                            | DA シンポジウム                                                                                              | 2014 | 8/28 |
| 332 | 山口 潤己   | 京都工<br>芸繊維<br>大学 | 低電力向け 65nm プロセスにおける回路および<br>レイアウト構造の相違によるソフトエラー耐性の<br>評価                                                                                                 | DA シンポジウム                                                                                              | 2014 | 8/29 |
| 333 | 大島 梓    | 京都工<br>芸繊維<br>大学 | 発振周波数変動によりアンテナダメージとBTIの<br>関係を調べる回路                                                                                                                      | VDEC デザインアワード                                                                                          | 2014 | 8/29 |
| 334 | 岡西 忍    | LEAP             | SOTBトランジスタによる超低消費電力ソリューション                                                                                                                               | Renesas DevCon Japan 2014                                                                              | 2014 | 9/2  |
| 335 | 蘇 洪亮    | 慶應義<br>塾大学       | Body Bias Control for a Coarse Grained<br>Reconfigurable Accelerator implemented with<br>Silicon on thin BOX technology                                  | FPL 2014                                                                                               | 2014 | 9/3  |
| 336 | 住広 直孝   | LEAP             | IOT(Interhet of Things)を支える LISI の超低電<br>カプラットフォーム                                                                                                       | モノづくり日本会議 第1回新産<br>業技術促進検討会(NEDO セミ<br>ナー)                                                             | 2014 | 9/3  |
| 337 | 廣川 綜一   | 大阪<br>大学         | SOTB SRAM と BULK SRAM のソフトエラー耐性比較評価                                                                                                                      | ソフトエラー勉強会 2014                                                                                         | 2014 | 9/4  |
| 338 | 作田 賢志朗  | 大阪<br>大学         | 薄膜 BOX-SOI デバイスに対するα線誘起ソフト<br>エラーの解析                                                                                                                     | ソフトエラー勉強会 2014                                                                                         | 2014 | 9/4  |
| 339 | 中川 格    | 産総研              | Parameter-Extraction Strategy of Ultra-Thin<br>Silicon and BOX Layer MOSFETs for Low<br>Voltage Applications                                             | 2014 International Conference on<br>Simulation of Semiconductor<br>Processes and a Devices<br>Workshop | 2014 | 9/8  |

| 番号  | 発表者    | 所属               | タイトル                                                                                                                                                        | 発表誌名、ページ番号                                                                 | 発表年  | 月日   |
|-----|--------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------|------|------|
| 340 | 西出 大亮  | LEAP             | Synthesis of highly crystalline graphene on<br>300mm Si wafer by low-temperature thermal<br>chemical vapor deposition                                       | International Conference on<br>Diamond and Carbon Materials<br>(ICDCM2014) | 2014 | 9/9  |
| 341 | 曽根崎 詠二 | 京都工<br>芸繊維<br>大学 | Radiation Hardness Evaluations of 65 nm<br>FD-SOI and Bulk processes by Measuring SET<br>Pulse Widths and SEU Rates                                         | SSDM2014                                                                   | 2014 | 9/9  |
| 342 | 宮崎 久生  | LEAP             | Resistivity of graphene nanowires: Requirements<br>of quality and doping for inter-connect<br>applications                                                  | SSDM2014                                                                   | 2014 | 9/10 |
| 343 | 森川 貴博  | LEAP             | A 4F <sup>2</sup> -cross-point Phase Change Memory Using<br>Nano-crystalline Doped GeSbTe Material                                                          | SSDM2014                                                                   | 2014 | 9/10 |
| 344 | 岸田 亮   | 京都工<br>芸繊維<br>大学 | Initial and Long-Term Frequency Degradation on<br>Ring Oscillators from Plasma Induced Damage in<br>65 nm Bulk and Silicon On Thin BOX processes            | SSDM2014                                                                   | 2014 | 9/10 |
| 345 | 伴野 直樹  | LEAP             | Mechanism of OFF-State Lifetime Improvement in Complementary Atom Switch                                                                                    | SSDM2014                                                                   | 2014 | 9/10 |
| 346 | 水谷 朋子  | 東京大<br>学生研       | Detaiied Analysis of Minimum Operation Voltage<br>(Vmin) of Extraordinarily Unstable Cells in Fully<br>Depleted Silicon-on-Thin-BOX (SOTB)<br>6T-SRAM       | SSDM2014                                                                   | 2014 | 9/10 |
| 347 | 邱浩     | 東京大<br>学生研       | Comparison and Statistical Analysis of Four<br>Write Stability Metrics in Bulk CMOS SRAM<br>Cells                                                           | SSDM2014                                                                   | 2014 | 9/10 |
| 348 | 鈴木 真理子 | LEAP             | Electrical resistance measurements on individual<br>carbon nanotubes by a<br>high-resolution-SEM-based nano-probing system<br>for future VLSI interconnects | E-MRS 2014 FALL MEETING                                                    | 2014 | 9/15 |
| 349 | 津嵜 陽亮  | LEAP             | CoFeB センシング層を適用したセンサ用磁気ト<br>ンネル接合における磁気特性の MgO キャップ<br>層膜厚依存性                                                                                               | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/17 |
| 350 | 薮崎 勝也  | 慶應義<br>塾大学       | 非平衡グリーン関数を用いたグラフェンナノリボ<br>ン配線伝導特性へのエッジ揺らぎ効果の第一原<br>理計算                                                                                                      | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/17 |
| 351 | 小池 帆平  | 産総研              | SOTBトランジスタを用いた2つ目の Flex Power<br>FPGA チップについて                                                                                                               | 電子情報通信学会リコンフィギャ<br>ラブル研究会                                                  | 2014 | 9/18 |
| 352 | 田井 光春  | LEAP             | TRAM (topological-switching RAM) デバイス<br>の熱安定性評価                                                                                                            | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/18 |
| 353 | 水谷 朋子  | 東京大<br>学生研       | 完全空乏型 Silicon-on-Thin-BOX (SOTB)<br>SRAM セルにおける最低動作電圧 (Vmin)の<br>統計的解析                                                                                      | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/18 |
| 354 | 田中 克久  | 東京大<br>学生研       | 完全空乏型 Silicon-on-Thin-BOX (SOTB)<br>MOSFET および Bulk MOSFET における特性ば<br>らつきの系統的統計解析                                                                           | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/18 |
| 355 | 古峰 祐樹  | 東京大<br>学生研       | Bulk MOSFET と SOTB MOSFET におけるラン<br>ダムテレグラフノイズ(RTN)の統計分布比較                                                                                                  | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/18 |
| 356 | 川上 誠純  | 東京大<br>学生研       | 微細バルクトランジスタの線形領域と飽和領域に<br>おけるランダムテレグラフノイズ(RTN)の統計分<br>布解析                                                                                                   | 第 75 回応用物理学会秋季学術<br>講演会                                                    | 2014 | 9/18 |

| 番<br>号 | 発表者                 | 所属               | タイトル                                                                                                                                               | 発表誌名、ページ番号                                          | 発表年  | 月日    |
|--------|---------------------|------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|------|-------|
| 357    | 伊東 伴                | LEAP             | ビア内カーボンナノチューブ選択成長のための<br>CMP プロセス開発                                                                                                                | 第 75 回応用物理学会秋季学術<br>講演会                             | 2014 | 9/19  |
| 358    | 松本 勇士               | 芝浦工<br>業大学       | 臭素ドープ多層グラフェン配線のためのパッシ<br>ベーション膜の検討                                                                                                                 | 第 75 回応用物理学会秋季学術<br>講演会                             | 2014 | 9/19  |
| 359    | 青木 正樹               | LEAP             | 垂直磁化 MTJ を積層した多値 MRAM 素子                                                                                                                           | 第 75 回応用物理学会秋季学術<br>講演会                             | 2014 | 9/20  |
| 360    | 岸田 亮                | 京都工<br>芸繊維<br>大学 | アンテナ形状の違いによる初期周波数劣化の評<br>価                                                                                                                         | 電子情報通信学会ソサイエティ<br>大会                                | 2014 | 9/23  |
| 361    | 大島 梓                | 京都工<br>芸繊維<br>大学 | アンテナダメージによる初期発振周波数劣化測<br>定から求めたしきい値電圧変動の評価                                                                                                         | 電子情報通信学会ソサイエティ<br>大会                                | 2014 | 9/23  |
| 362    | 山口 潤己               | 京都工<br>芸繊維<br>大学 | 回路構造によるフリップフロップのソフトエラー耐<br>性評価                                                                                                                     | 電子情報通信学会ソサイエティ<br>大会                                | 2014 | 9/24  |
| 363    | 山崎 雄一               | LEAP             | Graphene nanoribbon growth on<br>high-thermostability metal wire by low<br>temperature plasma chemical vapor deposition                            | Recent Progress in Graphene<br>Research (RPGR) 2014 | 2014 | 9/24  |
| 364    | 大柳 孝純               | LEAP             | [Sb2Te3/GeTe]超格子膜からなる TRAM<br>(Topoligcal switching RAM)における Gete 配列<br>とスイッチング動作                                                                  | 2014 年 電気化学秋季大会                                     | 2014 | 9/27  |
| 365    | 内田 昂紀               | 芝浦工<br>業大学       | 配線応用のためのエタノール原料を用いた Co<br>触媒上の多層グラフェン成長                                                                                                            | 2014 年 電気化学秋季大会                                     | 2014 | 9/27  |
| 366    | 蒲原 史朗               | LEAP             | Ultralow-Voltage Design and Technology of<br>Silicon-on-Thin-Buried-Oxide (SOTB) CMOS<br>for Highly Energy Efficient Electronics in IoT<br>Era     | Semicon Europe                                      | 2014 | 10/7  |
| 367    | 大柳 孝純               | LEAP             | Non-Melting Phase Change Memory -<br>Topological - Switching RAM (TRAM)                                                                            | 226th ECS Meeting                                   | 2014 | 10/8  |
| 368    | Hoang MINH<br>THIEN | 電気通<br>信大学       | A 53µW-82dBm Sensitivity 920MHz OOK<br>Receiver Design Using Bias Switch Technique on<br>65nm SOTB CMOS Technology                                 | IEEE S3S Conference 2014                            | 2014 | 10/7  |
| 369    | 永富 弘樹               | 電気通<br>信大学       | A 36nA Thermal Run-away Immune VBB<br>Generator Using Dynamic Substrate Controlled<br>Charge Pump for Ultra Low Sleep Current Logic<br>on 65nm     | IEEE S3S Conference 2014                            | 2014 | 10/7  |
| 370    | 橋本 昌宜               | 大阪<br>大学         | Toward Robust Subthreshold Circuit Design :<br>Variability and Soft Error Perspective - on SOTB<br>and bulk 0.4 V SRAMs (Invited)                  | IEEE S3S Conference 2014                            | 2014 | 10/7  |
| 371    | 小笠原 泰弘              | 産総研              | Near-0.1V Ultra-low Voltage Operation of SOTB<br>1M Logic Gates                                                                                    | IEEE S3S Conference 2014                            | 2014 | 10/8  |
| 372    | 小池 帆平               | 產総研              | More than An Order of Magnitude Energy<br>Improvement of FPGA by Combining 0.4V<br>Operation and Multi-Vt Optimization of 20k<br>Body Bias Domains | IEEE S3S Conference 2014                            | 2014 | 10/9  |
| 373    | 北森 邦明               | 慶應義<br>塾大学       | SOTB を用いたマイコンの電力最適化                                                                                                                                | 電子情報通信学会コンピュータ<br>シルテム研究会                           | 2014 | 10/10 |

| 番号  | 発表者    | 所属               | タイトル                                                                                                                                                   | 発表誌名、ページ番号                                                          | 発表年  | 月日    |
|-----|--------|------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|------|-------|
| 374 | 槇山 秀樹  | LEAP             | 超低電圧 0.4V 動作 SOTB-CMOS 回路のダイ間<br>遅延ばらつきを抑制する基板バイアス制御技術<br>(招待講演)                                                                                       | シリコン材料・デバイス研究会<br>(SDM)                                             | 2014 | 10/17 |
| 375 | 住広 直孝  | LEAP             | nbASIC原子スイッチで構成されるプログラマ<br>ブルロジック                                                                                                                      | 第 31 回 低消費電力・高速 LSI<br>技術懇談会                                        | 2014 | 10/20 |
| 376 | 射場 義久  | LEAP             | システム LSI 混載用スピン注入型 MRAM の高<br>性能化技術                                                                                                                    | 応用電子物性分科学研究例会<br>「次世代不揮発メモリの最前線」                                    | 2014 | 10/21 |
| 377 | 宮崎 久生  | LEAP             | Estimation of requirements for sub-10-nm-wide graphene interconnect                                                                                    | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 378 | 磯林 厚伸  | LEAP             | CNT Via Integration with Highly Dense and Selective CNT Growth                                                                                         | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 379 | 松本 勇士  | 芝浦工<br>業大学       | Passivation of Bromine-Doped Multilayer<br>Graphene for Interconnect Applications                                                                      | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 380 | 張 利    | LEAP             | Direct Imaging and Nano-Probing of Graphene<br>Sheets for Interconnects by Conductive Atomic<br>Force Microscopy                                       | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 381 | 三澤 太一  | 慶應義<br>塾大学       | Monte Carlo Simulation of Graphene Nanoribbon<br>Interconnects using Real Space Edge Roughness<br>Model                                                | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 382 | 岡本 浩一郎 | LEAP             | Logic Compatible Process Technology for<br>Embedded Atom Switches in CMOS                                                                              | Advanced Metallization<br>Conference 2014                           | 2014 | 10/23 |
| 383 | 小池 帆平  | 産総研              | Flex power FPGA-Ultra-low-power-FPGA with Fine-Grained Threshold Voltage Programmability                                                               | 12th International System-on-chip<br>Conference Exhibit & Workshops | 2014 | 10/23 |
| 384 | 田井 光春  | LEAP             | Fabrication Process of Pillar-type GeTe/Sb <sub>2</sub> Te <sub>3</sub><br>Super-lattice Topological Switching Random<br>Access Memory (TRAM)          | Advanced Metallization<br>Conference 2014                           | 2014 | 10/24 |
| 385 | 高浦 則克  | LEAP             | Fabrication of Topological-Switching RAM (INVITED)                                                                                                     | NVMTS2014                                                           | 2014 | 10/28 |
| 386 | 伴野 直樹  | LEAP             | A Fast and Low-Voltage Cu<br>Complementary-Atom-Switch 1Mb Array with<br>High-Temperature Retention                                                    | 4th International Workshop on Resistive Memories                    | 2014 | 10/28 |
| 387 | 増原 利明  | LEAP             | IoT,ウェアラブル機器を展望した半導体デバイス<br>と材料                                                                                                                        | 東京大学 工学部マテリアル工<br>学科                                                | 2014 | 10/29 |
| 388 | 邱 浩    | 東京大<br>学生研       | Statistical Analysis of Four Write Stability<br>Metrics in Fully Depleted Silicon-on-Thin-BOX<br>(SOTB) and Bulk SRAM Cells at Low Supply<br>Voltage   | ICSICT                                                              | 2014 | 10/30 |
| 389 | 津嵜 陽亮  | LEAP             | Temperature dependence of magnetoresistance in<br>magnetic tunnel junction with CoFeB sensing<br>layer capped with MgO film for sensor<br>applications | 59th Annual Magnetism &<br>Magnetic materials Conference            | 2014 | 11/4  |
| 390 | 岸田 亮   | 京都工<br>芸繊維<br>大学 | Initial Frequency Degradation and Variation on<br>Ring Oscillators from Plasma Induced Damage in<br>Fully-Depleted Silicon on Insulator Process        | VMC2015(ICCAD後に行われる<br>サテライトワークショップ)                                | 2014 | 11/6  |

| 番号  | 発表者                 | 所属                 | タイトル                                                                                                                                           | 発表誌名、ページ番号                                                                                       | 発表年  | 月日    |
|-----|---------------------|--------------------|------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------|------|-------|
| 391 | 塩野谷 雅仁              | 電気通<br>信大学         | 位相同期ループに向けた電圧制御発振器の性<br>能向上                                                                                                                    | 2014 年 旭化成 学術シンポジ<br>ウム                                                                          | 2014 | 11/8  |
| 392 | 張 利                 | LEAP               | 導電性原子間力顕微鏡(C-AFM)による配線向<br>け多層グラフェンの微視的抵抗二次元分布及び<br>配線抵抗評価                                                                                     | 第 34 回 ナノテスティングシンポ<br>ジウム                                                                        | 2014 | 11/14 |
| 393 | Minh-Thien<br>HOANG | 電気通<br>信大学         | A 0.75V 0.574mW 2.16GHz - 3.2GHz<br>Differential Multipass Ring Oscillator on 65nm<br>SOTB CMOS Technology                                     | ICDV2014                                                                                         | 2014 | 11/14 |
| 394 | 石橋 孝一郎              | 電気通<br>信大学         | Perpetuum-Mobile Sensor Network Systems<br>using a CPU on 65nm SOTB CMOS Technology<br>(Invited)                                               | ICDV2014                                                                                         | 2014 | 11/14 |
| 395 | 作田 賢志朗              | 大阪大<br>学(九州<br>大学) | Anayisis of Single Event Upsets Induced by<br>Alpha Particles in Silicon-on-Thin-BOX<br>CMOSFET                                                | CSS-EES116(Cross Straits<br>Symposium on Energy anda<br>Environmnetal Science and<br>Technology) | 2014 | 11/14 |
| 396 | 蒲原 史朗               | LEAP               | Ultralow-Voltage Design and Technology of<br>Silicon-on Thim-Buried-Oxide (SOTB) CMOS<br>for Highly Energy Efficient Electronics in IoT<br>Era | International Workshop on<br>Advanced Solid-State Circuits in<br>Kyoto                           | 2014 | 11/17 |
| 397 | 伊東 伴                | LEAP               | CMP process for selectively-grown carbon nanotubes in via structure                                                                            | International Conference on<br>Planarizetion/CMP Technology<br>(ICPT2014)                        | 2014 | 11/20 |
| 398 | 奥原 颯                | 慶應義<br>塾大学         | リコンフィギャラブルアーキテクチャのためのバッ<br>クゲートバイアス印加時間解析                                                                                                      | 電子情報通信学会 リコンフィギ<br>ャラブルシステム研究会 デザイ<br>ンガイア                                                       | 2014 | 11/26 |
| 399 | 曽根崎 詠二              | 京都工<br>芸繊維<br>大学   | 65nm 薄膜 BOX-SOI とバルクプロセスにおける<br>SET パルス幅の電圧依存性の評価                                                                                              | 電子情報通信学会 VLSI 設計<br>技術研究会(デザインガイア)                                                               | 2014 | 11/26 |
| 400 | 高浦 則克               | LEAP               | ストレージクラスメモリの展望と抵抗変化型不揮<br>発メモリによる低電圧化限界への挑戦                                                                                                    | STRJ ワークショップ                                                                                     | 2014 | 11/27 |
| 401 | 松本 貴士               | LEAP               | Investigation on a correlation between crystal<br>orientation and electric properties of 300mm<br>wafer scale multi-layer graphene             | 2014 MRS Fall Meeting & Exhibit                                                                  | 2014 | 12/2  |
| 402 | 岸田 亮                | 京都工<br>芸繊維<br>大学   | 65nm プロセスにおけるアンテナダメージによる<br>経年劣化の測定と評価                                                                                                         | ICD 研究会                                                                                          | 2014 | 12/2  |
| 403 | 大柳 孝純               | LEAP               | XRD analysis TRAM composed from<br>(Sb <sub>2</sub> Te <sub>3</sub> /GeTe) Superlattice film and its switching<br>characteristics              | 2014 MRS Fall Meeting & Exhibit                                                                  | 2014 | 12/3  |
| 404 | 西田 靖孝               | LEAP               | First-principles study of electronic transport<br>properties of graphene nanoribbons with<br>pentagon-heptagon (5-7) line defects              | 2014 MRS Fall Meeting & Exhibit                                                                  | 2014 | 12/4  |
| 405 | 藤田 悠                | 慶應義<br>塾大学         | Image Processing by a 0.3V 2MW<br>Coarse-Grained Reconfigurable Accelerator<br>CMA-SOTB with a Solar Battery                                   | ICFPT2014                                                                                        | 2014 | 12/10 |
| 406 | 山本 芳樹               | LEAP               | Small Variability and Its Mechanism of<br>Poly-Si/High-k/SiON Gate Stack For Silicon on<br>Thin BOX (SOTB) Transistor                          | 45th IEEE Semiconductor<br>Interface Specialists Conference                                      | 2014 | 12/11 |
| 407 | 角田 浩司               | LEAP               | Area Dependence of Thermal Stability Factor in<br>Perpendicular STT-MRAM Analyzed by<br>Bi-directional Data Flipping Model                     | 2014 International Electron<br>Devices Meeting                                                   | 2014 | 12/16 |

| 番号  | 発表者   | 所属         | タイトル                                                                                                                                                                                                           | 発表誌名、ページ番号                                                                            | 発表年  | 月日    |
|-----|-------|------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|------|-------|
| 408 | 高浦 則克 | LEAP       | 55-μA Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> Superlattice<br>Topological-switching Random-access Memory<br>(TRAM) and Study of Atomic Arrangement in<br>Ge-Te and Sb-Te Structures | 2014 International Electron<br>Devices Meeting                                        | 2014 | 12/17 |
| 409 | 張 利   | LEAP       | 導電性原子間力顕微鏡(C-AFM)による配線向<br>け多層グラフェンの微視的抵抗二次元分布及び<br>配線抵抗評価                                                                                                                                                     | STRJ WG14 (Metrology) 会議                                                              | 2014 | 12/19 |
| 410 | 杉井 信之 | LEAP       | Ultralow-Power System Design Based on<br>Silicon-on-Thin-Buried-Oxide (SOTB)<br>Technology                                                                                                                     | 20thAsia and South Pacific<br>Design Automation Conference<br>(ASP-DAC2015), Turorial | 2015 | 1/19  |
| 411 | 蒲原 史朗 | LEAP       | Ultralow-Voltage Design and Technology of<br>Silicin-on-Thin-Buried-Oxide(SOTB)CMOS for<br>Highly Energy Efficient Electronics in IoT Era                                                                      | ICDREC seminar                                                                        | 2015 | 1/19  |
| 412 | 熊谷 勇一 | 芝浦工<br>業大学 | Power Gating for FDSOI using Dynamically<br>Body-Biased Power Switch                                                                                                                                           | EUROSOI-ULIS                                                                          | 2015 | 1/26  |
| 413 | 中村 昌平 | 芝浦工<br>業大学 | Measurement og the Minimum Energy Point in<br>Silicon on Thin-BOX (SOTB) and Bulk<br>MOSFET                                                                                                                    | EUROSOI-ULIS                                                                          | 2015 | 1/28  |
| 414 | 小坂 翼  | 芝浦工<br>業大学 | 薄膜 BOX-SOI を用いた基板バイアス印加温度<br>センサの検討                                                                                                                                                                            | VLSI 設計技術研究会                                                                          | 2015 | 1/29  |
| 415 | 高戸 真之 | 名古屋<br>大学  | 第一原理計算による超格子 GeTe/Sb2Te3を用いた相変化メモリ(TRAM)のスイッチングメカニズムの検討                                                                                                                                                        | 第20回ゲートスタック研究会                                                                        | 2015 | 1/31  |
| 416 | 高浦 則克 | LEAP       | IEDM 2014 最先端デバイス・メモリのさらなる<br>進化                                                                                                                                                                               | SEAJ                                                                                  | 2015 | 2/15  |
| 417 | 白 旭   | LEAP       | Architecture of Reconfigurable-Logic Cell Array<br>with Atom Switch:Cluster Size & Routing<br>Fabrics                                                                                                          | 23rd ACM/SIGDA International<br>Symposium on<br>Field-Programmable Gate Arrays        | 2015 | 2/23  |
| 418 | 伊東 伴  | LEAP       | ビア内カーボンナノチューブ選択成長のための<br>CMP プロセス開発                                                                                                                                                                            | 「プラナリゼーション CMP とその<br>応用技術専門委員会」第 139 回<br>研究会                                        | 2015 | 2/23  |
| 419 | 宮村 信  | LEAP       | Low-active power of 17µW/MHz,zero-sleep<br>power programmable logic using BEOL<br>nonvolatile configuration switch                                                                                             | 23rd ACM/SIGDA International<br>Symposium on<br>Field-Programmable Gate Arrays        | 2015 | 2/24  |
| 420 | 小池 帆平 | 產総研        | FPGA Development with Emerging Research Devices                                                                                                                                                                | 2015 ITRS ERD                                                                         | 2015 | 2/26  |
| 421 | 梶田 明広 | LEAP       | 選択成長を用いた CNT ビアのインテグレーショ<br>ン                                                                                                                                                                                  | 応用物理学会 シリコンテクノロ<br>ジー分科会 多層配線システム<br>研究委員会 第180回研究集会                                  | 2015 | 3/2   |
| 422 | 角田 浩司 | LEAP       | 双方向遷移モデルを用いた垂直磁化型<br>STT-MRAM における熱安定性の面積依存性評価                                                                                                                                                                 | 集積回路研究会(シリコン材料・<br>デバイス研究会)                                                           | 2015 | 3/2   |
| 423 | 川崎 純  | 芝浦工<br>業大学 | 薄膜 BOX-SOI における論理合成対象電圧の選択によるエネルギー最小化                                                                                                                                                                          | 電子情報通信学会 VLSI 設計<br>技術研究会(VLD)                                                        | 2015 | 3/4   |
| 424 | 藤田 悠  | 慶應義<br>塾大学 | 低電力リコンフィギャラブルアクセラレータ<br>CMA-SOTB の電力最適化                                                                                                                                                                        | 電子情報通信学会コンピュータ<br>システム研究会                                                             | 2015 | 3/7   |

| 番<br>号 | 発表者     | 所属               | タイトル                                                                                                                                                                   | 発表誌名、ページ番号                                                                                 | 発表年  | 月日   |
|--------|---------|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------|------|------|
| 425    | 鈴木 拓也   | 慶應義<br>塾大学       | Study on Low Temperature CVD Growth<br>Mechanism of Multi-layer Graphene on Single<br>Crystal Ni(111) Wafer and Polycrystalline Ni<br>Thin Film with Artificial Facets | 29th International Winterschool<br>on the Electronic Properties of<br>Novel Materials      | 2015 | 3/9  |
| 426    | 小方 貴雅   | 慶應義<br>塾大学       | Electrical Properties of Palladium Carbide<br>End-Contacts for Multi-Layered Graphene for<br>Next Generation LSI Interconnects                                         | 29th International Winterschool<br>on the Electronic Properties of<br>Novel Materials      | 2015 | 3/9  |
| 427    | 三澤 太一   | 慶應義<br>塾大学       | Monte Carlo simulations of line width<br>dependence of carrier transport properties in<br>graphene nanoribbon interconnects with real<br>space edge roughness          | 29th International Winterschool<br>on Electronic Properties of Novel<br>Materials (IWEPNM) | 2015 | 3/9  |
| 428    | 佐野 翔太   | 芝浦工<br>業大学       | Cuキャップ層を持つ Co 触媒からの固相析出に<br>よる多層グラフェン形成                                                                                                                                | 2015 年 第 62 回応用物理学会<br>春季学術講演会                                                             | 2015 | 3/11 |
| 429    | 青笹 明彦   | 芝浦工<br>業大学       | 無電解めっき NiB 触媒を用いた熱 CVD による<br>ナノカーボンの形成                                                                                                                                | 2015 年 第 62 回応用物理学会<br>春季学術講演会                                                             | 2015 | 3/11 |
| 430    | 水谷 朋子   | 東京大<br>学生研       | 完全欠乏型 Silicon-on-Thin-BOX<br>(SOTB)SRAM における異常不安定セルの最低<br>動作電圧(Vmin)の詳細解析                                                                                              | 2015 年 第 62 回応用物理学会<br>春季学術講演会                                                             | 2015 | 3/12 |
| 431    | Hao Qiu | 東京大<br>学生研       | Statistical Analysis of Four Write Stability<br>Metrics in Fully Depleted Silicon-on-Thin-BOX<br>(SOTB) SRAM Cells at Low Supply Voltage<br>Down to 0.4V               | 2015 年 第 62 回応用物理学会<br>春季学術講演会                                                             | 2015 | 3/12 |
| 432    | Hao Qiu | 東京大<br>学生研       | Measurements and Statistical Comparison of<br>Four Write Stability Metrics in Bulk CMOS<br>SRAM Cells                                                                  | 2015 年 第 62 回応用物理学会<br>春季学術講演会                                                             | 2015 | 3/12 |
| 433    | 奥原 颯    | 慶應義<br>塾大学       | Time Analysis of Applying Back Gate Bias for<br>Reconfigurable Architectures with SOTB<br>MOSFET                                                                       | The 19th Workshop on System<br>Integration of Mixed Information<br>Technologies            | 2015 | 3/17 |
| 434    | 小笠原 泰弘  | 産総研              | Measurement of $V_{th}$ due to STI Stress and Inverse Narrow Channel Effect at Ultra-Low Voltage in a Variability-Suppressed Process                                   | IEEE International Confrence on<br>Microelectronic Test Structures<br>(ICMTS)              | 2015 | 3/25 |
| 435    | 小笠原 泰弘  | 産総研              | Reduction of Overhead in Adaptive Body Bias<br>Technology due to Triple-well Structure based on<br>Measurement and Simulation                                          | IEEE International Confrence on<br>Microelectronic Test Structures<br>(ICMTS)              | 2015 | 3/26 |
| 436    | 多田 宗弘   | LEAP             | Innovation of BEOL Devices for Energy Efficient<br>Computing (Invited)                                                                                                 | 2015 MRS Spring Meeting & Exhibit                                                          | 2015 | 4/8  |
| 437    | 阪本 利司   | LEAP             | 0.39-V, 18.26-µW/MHz SOTB CMOS<br>Microcontroller with Embedded Atom-Switch<br>ROM                                                                                     | COOL Chips XVIII                                                                           | 2015 | 4/15 |
| 438    | 奥原 颯    | 慶應義<br>塾大学       | A Leakage Current Monitor Circuit Using Silicon<br>on Thin BOX MOSFET for Dynamic Back Gate<br>Bias Control                                                            | COOL Chips XVIII                                                                           | 2015 | 4/15 |
| 439    | 増山 滉一朗  | 慶應義<br>塾大学       | Ultra Low Power Reconfigurable Accelerator<br>CMA-SOTB-2                                                                                                               | COOL Chips XVIII                                                                           | 2015 | 4/15 |
| 440    | 高浦則克    | 日立               | Ge 欠陥系超格子を用いた<br>Topological-switching random access memory<br>(TRAM)                                                                                                  | ICD2015                                                                                    | 2015 | 4/17 |
| 441    | 岸田 亮    | 京都工<br>芸繊維<br>大学 | Negative Bias Temperature Instability Caused by<br>Plasma Induced Damage in 65 nm Bulk and<br>Silicon On Thin BOX (SOTB) Processes                                     | IRPS2015                                                                                   | 2015 | 4/22 |

| 番号  | 発表者                              | 所属           | タイトル                                                                                                                                                                  | 発表誌名、ページ番号                                                     | 発表年  | 月日   |
|-----|----------------------------------|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|------|------|
| 442 | ワン モハマト アイ<br>ズディン ビン ワン<br>モハマト | 慶應義<br>塾大学   | Molecular Dynamics and Ab-initio Calculations<br>on Stability and Doping Effects of Intercalated<br>Graphene Nano-Ribbons for Future Low<br>Resistivity Interconnects | INC11                                                          | 2015 | 5/11 |
| 443 | 石倉 太志                            | LEAP         | Electrical Properties of 30 nm Width Bi-Layer<br>Interconnects of Multi Layer Graphene and Ni                                                                         | 2015 IITC/AMC                                                  | 2015 | 5/18 |
| 444 | 佐野 翔太                            | 芝浦工<br>業大学   | Enhanced Direct Growth of Multilayer Graphene<br>on SiO2 by Annealing Carbon doped Cobalt with<br>Copper Capping Layer                                                | 2015 IITC/AMC                                                  | 2015 | 5/18 |
| 445 | 藪崎 勝也                            | 慶應義<br>塾大学   | Ab-initio calculations of edge roughness effects<br>on electrical properties of graphene nanoribbon<br>interconnects using non-equilibrium Green's<br>function        | 2015 IITC/AMC                                                  | 2015 | 5/18 |
| 446 | Hao Qiu                          | 東京大<br>学生研   | Impact of random telegraph noise on write<br>stability in Silicon-on-Thin-BOX (SOTB) SRAM<br>cells at low supply voltage in sub-0.4V regime                           | VLSI Tech.2015                                                 | 2015 | 6/16 |
| 447 | 田井光春                             | 日立           | A 50-nm 1.2-V Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> Superlattice<br>Topological-Switching Random-access Memory<br>(TRAM)                 | VLSI Tech.2015                                                 | 2015 | 6/17 |
| 448 | 辻 幸秀                             | LEAP         | Sub-µW standby power, <18<br>µW/DMIPS@25MHz MCU with embedded<br>atom-switch programmable logic and ROM.                                                              | VLSI Tech.2015                                                 | 2015 | 6/17 |
| 449 | 山本芳樹                             | LEAP         | Impact of random telegraph noise on write<br>stability in Silicon-on-Thin-BOX (SOTB) SRAM<br>cells at low supply voltage in sub-0.4V regime                           | VLSI Tech.2015                                                 | 2015 | 6/18 |
| 450 | 高浦則克                             | 日立           | Device technologies of Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub><br>topological switching random access memory<br>(TRAM)                     | AWAD2015                                                       | 2015 | 6/29 |
| 451 | 高浦則克                             | 日立           | GeTe/Sb <sub>2</sub> Te <sub>3</sub> 超格子を用いた相変化デバイスの<br>研究                                                                                                            | 第 79 回半導体集積回路シンポ<br>ジウム                                        | 2015 | 7/10 |
| 452 | 吉田 親子                            | 富士通          | 追参加処理 MgO バリア MTJ の TMR 特性と界<br>面元素拡散                                                                                                                                 | 第 39 回日本磁気学会学術講演<br>会                                          | 2015 | 9/9  |
| 453 | 松本貴士                             | 東京エレ<br>クトロン | Low-temperature synthesis of highly crystalline<br>multi-layer graphene by using of the preferred<br>orientation controlled Ni catalytic film                         | ICDCM2015                                                      | 2015 | 9/9  |
| 454 | 粟野祐二                             | 慶應義<br>塾大学   | Nano-Carbon Interconnect Technologies for<br>LSIs: Important Considerations of Edge<br>Control                                                                        | The 49th<br>Fullerenes-Nanotubes-Graphene<br>General Symposium | 2015 | 9/9  |
| 455 | 高浦則克                             | 日立           | Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> topological-switching<br>random-access memory (TRAM)                                               | EPCOS2015 CSL Workshop                                         | 2015 | 9/9  |
| 456 | 吉田 親子                            | 富士通          | 追参加処理 MgO バリア MTJ の繰り返し書き換<br>え耐性                                                                                                                                     | 第 76 回応用物理学会秋季学術<br>講演会                                        | 2015 | 9/13 |
| 457 | 河本啓輔                             | 芝浦工<br>業大学   | 臭素ドープ多層グラフェンの安定性                                                                                                                                                      | 第 76 回応用物理学会秋季学術<br>講演会                                        | 2015 | 9/13 |
| 458 | 富田貢丞                             | 芝浦工<br>業大学   | 常圧 CVD によるカーボンナノチューブの形成                                                                                                                                               | 第 76 回応用物理学会秋季学術<br>講演会                                        | 2015 | 9/13 |

| 番<br>号 | 発表者           | 所属               | タイトル                                                                                                                                                                                                                                                                                      | 発表誌名、ページ番号                                                                             | 発表年  | 月日    |
|--------|---------------|------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------|------|-------|
| 459    | 斎藤達朗          | 東芝               | Ni 細線上へのグラフェン選択形成条件の検討                                                                                                                                                                                                                                                                    | 第 76 回応用物理学会秋季学術<br>講演会                                                                | 2015 | 9/14  |
| 460    | 片桐雅之          | 東芝               | Resistivity Reduction of Multilayer Graphene<br>Interconnects Prepared by Low-Temperature<br>Chemical Vapor Deposition                                                                                                                                                                    | Advanced Metallization<br>Conference 2015                                              | 2015 | 9/18  |
| 461    | 杉井 寿博         | 富士通              | Process Development of STT-MRAM for<br>Embedded Cache Memory                                                                                                                                                                                                                              | 2015 International Conference on<br>Solid State Devices and<br>Materials, Short Course | 2015 | 9/27  |
| 462    | 宮崎久生          | 東芝               | Intercalation Doping with Metal Chlorides in<br>Low-Temperature-Grown Multilayer CVD<br>Graphene for Interconnect Applications                                                                                                                                                            | SSDM2015                                                                               | 2015 | 9/28  |
| 463    | 水谷 朋子         | 東京大<br>学生研       | Transistor-level Characterization of SRAM Bit<br>Failures Induced by Random Telegraph Noise                                                                                                                                                                                               | SSDM 2015                                                                              | 2015 | 9/29  |
| 464    | Kuiyuan Zhang | 京都工<br>芸繊維<br>大学 | Estimation of Soft Error Tolerance according to<br>the Thickness of Buried Oxide and Body Bias<br>28-nm and 65-nm in FD-SOI Processes by a<br>Monte-Carlo Simulation                                                                                                                      | SSDM 2015                                                                              | 2015 | 9/30  |
| 465    | 石橋 孝一郎        | 電気通<br>信大学       | Designs of Ultra-Low-Power and<br>Ultra-Low-Leakage 65nm-SOTB LSI for IoT<br>Applications                                                                                                                                                                                                 | IEEE S3S Conference 2015,<br>Short Course (Invited)                                    | 2015 | 10/5  |
| 466    | 高浦則克          | 日立               | What does IoT mean for Si technology?                                                                                                                                                                                                                                                     | S3S IEEE Conference Rump<br>Session                                                    | 2015 | 10/7  |
| 467    | 小池 帆平         | 産総研              | The Missing XDXMOS Found!<br>- A SOTB Circuit Acceleration Technique Using<br>Front and Back Gate Interaction -                                                                                                                                                                           | IEEE S3S Conference 2015                                                               | 2015 | 10/8  |
| 468    | 高浦則克          | 日立               | GexTe <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> superlattice<br>topological-switching random-access memory                                                                                                                                                                          | NVMTS2015                                                                              | 2015 | 10/13 |
| 469    | 杉井 寿博         | 富士通              | Nanofabrication Technique for High Density<br>Magnetic RAMs                                                                                                                                                                                                                               | 28 <sup>th</sup> International Microprocesses<br>and Nanotechnology Conference         | 2015 | 11/13 |
| 470    | 高浦則克          | 日立               | Ge <sub>x</sub> Te <sub>1-x</sub> /Sb <sub>2</sub> Te <sub>3</sub> topological switching random access memory (TRAM)                                                                                                                                                                      | IWDTF2015                                                                              | 2015 | 11/3  |
| 471    | 井福亮太          | 東京エレ<br>クトロン     | Relationship between in-plane crystallinity and stacking order of 300mm wafer scale multi-layer graphene                                                                                                                                                                                  | 2015 MRS Fall Meeting & Exhibit                                                        | 2015 | 11/30 |
| 472    | 高戸真之          | 名大               | First principles examination of the switching<br>mechanism of the phase change memory<br>(TRAM) using superlattice GeTe/Sb2Te3                                                                                                                                                            | 46th IEEE Semiconductor<br>Interface Specialists Conference                            | 2015 | 12/2  |
| 473    | 栗野祐二          | 慶應義<br>塾大学       | Present Status and Future Prospects of<br>Nano-Carbon Interconnect Technologies for LSIs                                                                                                                                                                                                  | 2015 International Electron<br>Device Meeting                                          | 2015 | 12/8  |
| 474    | 白石賢二          | 名大               | First principles examination of the switching<br>mechanism of the phase change memory<br>(TRAM) using superlattice GeTe/Sb2Te3<br>Theoretical studies of the switching mechanism<br>of the topological switching memory (TRAM)<br>using superlattice GeTe/Sb2Te3 phase change<br>memories | 2016MRS Spring Meeting                                                                 | 2016 | 3/28  |

#### 【論文】

| 番号 | 発表者              | 所属             | タイトル                                                                                                                                                                                     | 発表誌名<br>ページ番号                                                                  | 投稿年  | 発表<br>年月日 |
|----|------------------|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|------|-----------|
| 1  | 吉田 親子            | LEAP           | Micromagnetic study of Current Pulse Induced<br>Magnetization Switching in Magnetic Tunnel<br>junction with Antiferromagnetically and<br>Ferromagnetically Coupled Synthetic free layers | Applied Physics Letters,<br>Volume99, Issue22, 222505                          | 2011 | 2011/11   |
| 2  | 山崎 雄一            | LEAP           | Low-temperature graphene growth originating at crystalline facets of catalytic metal                                                                                                     | Applied Physics Express,<br>Volume5 ,Number2, 025101                           | 2011 | 2012/02   |
| 3  | 吉田 親子            | LEAP           | Correlation Between Microstructure and<br>Electromagnetic Properties in Magnetic Tunnel<br>Junctions with Naturally Oxidized MgO Barrier                                                 | Journal of Applied Physics,<br>Volume111, Issue7 , 07C716                      | 2011 | 2012/04   |
| 4  | 斎藤 達朗            | LEAP           | A Study on Electrical Resistance of Carbon<br>Nanotubes and Their Metal Contacts Using<br>Simplified Test Structure                                                                      | Japanese Journal of Applied<br>Physics, Volume51,<br>Number5S, 05ED01          | 2011 | 2012/05   |
| 5  | 片桐 雅之            | LEAP           | Fabrication and Characterization of Planarized<br>Carbon Nanotube Via Interconnects                                                                                                      | Japanese Journal of Applied<br>Physics, Volume51,<br>Number5S, 05ED02          | 2011 | 2012/05   |
| 6  | 多田 宗弘            | LEAP           | Improved Off-state Reliability of Nonvolatile<br>Resistive Switch With low Programming Voltage                                                                                           | IEEE Transactions on Electron<br>Devices, Volume59, Issue9,<br>pp.2357-2362    | 2012 | 2012/09   |
| 7  | A. V.<br>Kolobov | 産総研            | p-Type conductivity of GeTe :The role of lone-pair electrons                                                                                                                             | Physica Status Solidi (B),<br>Volume 249,<br>Issue10 ,pp.1902-1906             |      | 2012/10   |
| 8  | 阪本 利司            | LEAP           | Electronic Conduction Mechanism in Atom Switch<br>using Polymer Solid-Electrolyte                                                                                                        | IEEE Transactions on Electron<br>Devices, Volume59, Issue12,<br>pp.3574 – 3577 | 2012 | 2012/12   |
| 9  | 上野 和良            | 芝浦<br>工業<br>大学 | Heat-Resistant Co-W Catalytic Metals for<br>Multilayer Graphene Chemical Vapor Deposition                                                                                                | Japanese Journal of Applied<br>Physics, Volume52,<br>Number4S, 04CB04          |      | 2013/04   |
| 10 | 水谷 朋子            | 東京<br>大学<br>生研 | Statistical Analysis of Subthreshold Swing in Fully<br>Depleted Silicon-on-Thin-BOX (SOTB)<br>MOSFETs and Bulk MOSFETs                                                                   | Japanese Journal of Applied<br>Physics, Volume52,<br>Number4S, 04CC02          |      | 2013/04   |
| 11 | 上野 和良            | 芝浦<br>工業<br>大学 | Low-Resistance Metal Contacts for Nanocarbon /<br>Cobalt Interconnects                                                                                                                   | Japanese Journal of Applied<br>Physics, Volume52,<br>Number5S3, 05FD01         |      | 2013/05   |
| 12 | 大柳 孝純            | LEAP           | Superlattice Phase Change Memory Fabrication<br>Process for Back End of Line Devices                                                                                                     | Japanese Journal of Applied<br>Physics, Volume52,<br>Number5S3, 05FF01         |      | 2013/05   |
| 13 | 伊藤 和幸            | 慶應<br>義塾<br>大学 | Electrical Resistivity Measurements of Layer<br>Number Determined Multilayer Graphene Wiring<br>for Future Large Scale Integrated Circuit<br>Interconnects                               | Japanese Journal of Applied<br>Physics, Volume52,<br>Number6S, 06GD08          |      | 2013/06   |
| 14 | 吉田 親子            | LEAP           | Enhanced Thermal Stability in Perpendicular<br>Top-pinned Magnetic Tunnel Junction with<br>Synthetic Antiferromagnetic Free Layers                                                       | IEEE Transactions on<br>Magnetics, Volume49,<br>Issue7,pp.4363-4366            |      | 2013/07   |
| 15 | 長永 隆志            | LEAP           | MgO based magnetic tunnel junctions with Co <sub>20</sub> Fe <sub>60</sub> B <sub>20</sub> sensing layer for magnetic field sensors                                                      | IEEE Transactions on<br>Magnetics, Volume49, Issue7,<br>pp.3878- 3881          |      | 2013/07   |
| 16 | 多田 宗弘            | LEAP           | Improved On-state Reliability of Atom Switch using<br>Alloy Electrodes                                                                                                                   | IEEE Transactions on Electron<br>Devices, Volume60, Issue10,<br>pp.3534 - 3540 | 2013 | 2013/10   |

| 番<br>号 | 発表者   | 所属               | タイトル                                                                                                                                                                        | 発表誌名<br>ページ番号                                                                                   | 投稿年  | 発表<br>年月日 |
|--------|-------|------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|------|-----------|
| 17     | 多田 宗弘 | LEAP             | Three-terminal Nonvolatile Resistive-change Device integrated in Cu-BEOL                                                                                                    | IEEE Transactions on Electron<br>Devices, Volume61, Issue2,<br>pp.505- 510                      | 2013 | 2014/02   |
| 18     | 齊藤 雄太 | 産総研              | Ab-initio calculations and structural studies of (SiTe) <sub>2</sub> (Sb <sub>2</sub> Te <sub>3</sub> )n (n:1,2,4 and 6) phase-change superlattice films                    | Physica Status Solidi RRL<br>(Rapid Research Letters),<br>Volume8, Issue4, pp.302-306           | 2014 | 2014/04   |
| 19     | 槇山 秀樹 | LEAP             | Speed enhancement at $V_{dd} = 0.4 \text{ V}$ and random $\tau_{pd}$ variability reduction and analysis of $\tau_{pd}$ variability of silicon on thin buried oxide circuits | Japanese Journal of Applied<br>Physics, Volume.53,<br>Number .4S, 04EC07                        | 2013 | 2014/04   |
| 20     | 水谷 朋子 | 東京<br>大学<br>生研   | Comparison and Distribution of Minimum<br>Operation Voltage (Vmin) in Fully Depleted<br>Silicon-on-Thin-BOX (SOTB) and Bulk SRAM<br>Cells                                   | Japanese Journal of Applied<br>Physics, Volume.53,<br>Number .4S, 04EC18                        | 2013 | 2014/04   |
| 21     | 上口 光  | 中央<br>大学         | NAND Phase Change Memory with Block-Erase<br>Architecture and Pass-Transistor Design<br>Requirements for Write and Disturbance                                              | IEICE Transactions on<br>Electronics, Volume E97-C<br>No.4 , pp.351-359                         | 2014 | 2014/04   |
| 22     | 上口 光  | 中央<br>大学         | A Temperature Tracking Read Reference Current<br>and Write Voltage Generator for Multi-Level Phase<br>Change Memories                                                       | IEICE Transactions on<br>Electronics, Volume E97-C<br>No.4, pp.342-350                          | 2014 | 2014/04   |
| 23     | 上野 和良 | 芝浦<br>工業<br>大学   | Bromine Doping of Multilayer Graphene for Low<br>Resistance Interconnects                                                                                                   | Japanese Journal of Applied<br>Physics, Volume53 Number<br>5S2, 05GC02                          | 2013 | 2014/05   |
| 24     | 長永 隆志 | LEAP             | Magnetic tunnel junctions for highly sensitive<br>magnetic field sensor by using CoFeB sensing layer<br>capped with MgO film                                                | Journal of Applied Physics,<br>Volume 115, Issue 17, 17E524                                     | 2013 | 2014/05   |
| 25     | 大柳 孝純 | LEAP             | GeTe sequences in superlattice phase change<br>memories and their electrical characteristics                                                                                | Applied Physics Letter,<br>volume 104, lssue 25, 252106                                         | 2014 | 2014/06   |
| 26     | 杉井 信之 | LEAP             | Ultralow-power SOTB CMOS Technology<br>Operating Down to 0.4 V                                                                                                              | Journal of Low Power<br>Electronics and Applications<br>(JLPEA), Volume4, Issue2,<br>pp.65-76   | 2014 | 2014/06   |
| 27     | 小林 和淑 | 京都工<br>芸繊維<br>大学 | A Low-Power and Area-Efficient Radiation-Hard<br>Redundant Flip-Flop, DICE ACFF , in a 65 nm<br>Thin-BOX FD-SOI                                                             | Transactions of Nuclear<br>Science, Volume61, Issue4,<br>pp.1881-1888                           | 2014 | 2014/08   |
| 28     | 日置 雅和 | 産総研              | SOTB Implementation of a Field Programmable<br>Gate Array with Fine-Grained Vt Programmability                                                                              | Journal of Low Power<br>Electronics and Applications<br>(JLPEA), Volume4, Issue3,<br>pp.188-200 | 2014 | 2014/09   |
| 29     | 住広 直孝 | LEAP             | IOT 時代に向けた超低電圧 LSI                                                                                                                                                          | 『応用物理』第 83 巻第 10 号<br>p.808                                                                     | 2014 | 2014/10   |
| 30     | 杉井 寿博 | LEAP             | Integration of STT-MRAMs for Embedded Cache<br>Memories                                                                                                                     | Advance in Science and<br>Technology, Volume 95,<br>pp.146-149                                  |      | 2014/10   |
| 31     | 伴野 直樹 | LEAP             | Improved Switching Voltage Variation of Cu Atom<br>Switch for Nonvolatile Programmable Logic                                                                                | IEEE Transactions on Electron<br>Devices, Volume61, Issue11,<br>pp. 3827- 3832                  | 2014 | 2014/11   |
| 32     | 吉田 親子 | LEAP             | Reduction of Offset field in Top-pinned MTJ with<br>Synthetic Antiferromagnetic Free Layer                                                                                  | IEEE Transactions on<br>Magnetics, Volume50,<br>Issue11, 3401804                                | 2014 | 2014/11   |

| 番号 | 発表者    | 所属               | タイトル                                                                                                                                                                                  | 発表誌名<br>ページ番号                                                                                                                         | 投稿年  | 発表<br>年月日 |
|----|--------|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------|------|-----------|
| 33 | 梅木 洋平  | 神戸<br>大学         | STT-MRAM Operating at 0.38-V Using<br>Negative-Resistance Sense Amplifier                                                                                                             | IEICE TRANSACTIONS on<br>Fundamentals of Electronics,<br>Communications and Computer<br>Sciences, VolumeE97-A,<br>No.12, pp.2411-2417 | 2014 | 2014/12   |
| 34 | 阪本 利司  | LEAP             | 原子スイッチを用いたプログラマブルロジックデバ<br>イスの開発                                                                                                                                                      | 超精密加工専門委員会 会誌<br>「超精密 Vol.20」                                                                                                         | 2014 | 2014/12   |
| 35 | 西田 靖孝  | LEAP             | First-principles study of chemical-edge-doping<br>effect on transport properties of armchair-edge<br>graphene nanoribbons                                                             | Japanese Journal of Applied<br>Physics, Volume54, Number1,<br>015101                                                                  | 2014 | 2015/01   |
| 36 | 白石 賢二  | 名古屋<br>大学        | データセンター向け SSD への適用を目指した新型<br>相変化デバイスの TRAM の開発に成功-新しい<br>GeTe/Sb2Te3 超格子構造により高速・低電力・高信<br>頼化を実現                                                                                       | 電子情報通信学会誌 Vol.98,<br>No.1, pp.63-65                                                                                                   | 2014 | 2015/01   |
| 37 | 杉井 信之  | LEAP             | Low-power consumption fully depleted silicon-on-insulator technology                                                                                                                  | Microelectronic Engineering,<br>Volume 132, Pages 226–235,<br>2014/8/19 (on line)                                                     | 2014 | 2015/01   |
| 38 | 伊藤 和幸  | 慶應義<br>塾大学       | Ultra-low Contact Resistivity in Annealed Titanium<br>Edge Contacts for Multi-layered Graphene                                                                                        | Applied Physics Express,<br>Volume8, Number2, 025101                                                                                  | 2014 | 2015/02   |
| 39 | 高浦 則克  | LEAP             | ITRS2013 の和訳                                                                                                                                                                          | STRJ-ERD                                                                                                                              | 2014 | 2015/03   |
| 40 | 高浦 則克  | LEAP             | A 4F <sup>2</sup> -cross-point phase change memory using nano-crystalline doped GeSbTe material                                                                                       | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DD01                                                                    | 2014 | 2015/04   |
| 41 | 邱 浩    | 東京大<br>学生研       | Comparison and statistical analysis of four write stability metrics in bulk CMOS SRAM cells                                                                                           | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DC09                                                                    | 2014 | 2015/04   |
| 42 | 水谷 朋子  | 東京大<br>学生研       | Detailed analysis of minimum operation voltage<br>(Vmin) of extraordinarily unstable sells in fully<br>deplleted silicin-on-thin-BOX(SOTB)6T-SRAM                                     | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DC16                                                                    | 2014 | 2015/04   |
| 43 | 岸田 亮   | 京都工<br>芸繊維<br>大学 | Initial and long-term frequency degradation of ring<br>oscillators caused by plasma-induced damage in 65<br>nm bulk and fully depleted silicon-on-insulator<br>processes              | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DC19                                                                    |      | 2015/04   |
| 44 | 古田 潤   | 京都工<br>芸繊維<br>大学 | Radiation hardness evaluations of 65 nm fully<br>depleted silicon on insulator and bulk processes by<br>measuring single event transient pulse widths and<br>single event upset rates | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DC15                                                                    |      | 2015/04   |
| 45 | 伴野 直樹  | LEAP             | Mechanism of OFF-State lifetime improvement in complementary atom switch                                                                                                              | Japanese Journal of Applied<br>Physics, Volume54, No.4S,<br>04DD08                                                                    | 2014 | 2015/04   |
| 46 | 廣川 綜一  | 大阪<br>大学         | Charabterizing alpha-and neutton-induced SEU and MCU on SOTB and bulk 0.4V SRAMs                                                                                                      | IEEE Transactions on Nuclear<br>Science, volume 62, No. 2, pp.<br>420-427                                                             | 2014 | 2015/04   |
| 47 | 石橋 孝一郎 | 電気通<br>信大学       | A Perpetuum Mobile 32bit CPU on 65nm SOTB<br>CMOS Technology with Reverse-Body-Bias<br>Assisted Sleep Mode                                                                            | IEICE Transactions on<br>Electronics, Vol. E98-C, No. 7,<br>pp. 536-543                                                               | 2014 | 2015/07   |
| 48 | 阪本 利司  | LEAP             | SWITCH APPLICATION IN PROGRAMMABLE                                                                                                                                                    | Publisher:Wiley-VCH                                                                                                                   | 2013 | 2015/     |

| 番<br>号 | 発表者                 | 所属         | タイトル                                                                                                                                          | 発表誌名<br>ページ番号                                                      | 投稿年  | 発表<br>年月日                            |
|--------|---------------------|------------|-----------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|------|--------------------------------------|
| 49     | 田井 光春               | LEAP       | Fabrication process of pillar-type GeTe/Sb <sub>2</sub> Te <sub>3</sub><br>super-lattice topological switching random access<br>memory (TRAM) | JJAP Special Issue (ADME<br>TA2014)                                | 2014 | 2015 掲載<br>予定                        |
| 50     | 張 利                 | LEAP       | Imaging and Nanoprobing of Graphene Layers for<br>Interconnects by Conductive Atomic Force<br>Microscopy                                      | Japanese Journal of Applied<br>Physics, Volume54, No.5S,<br>05EB02 | 2014 | 2015/04                              |
| 51     | 西田 靖孝               | LEAP       | First-principles study of electronic transport<br>properties of graphene nanoribbons with<br>pentagon-heptagon (5-7) line defects             | 2014 MRS Fall Meeting<br>Proceedings,<br>mrsf14-1727-k20-02        | 2014 | 2015/01                              |
| 52     | 多田 宗弘               | LEAP       | Electro/Ion-migration Reliability of ON-state Cu<br>Atom Switch under Current-temperature Stress                                              | IEEE Transactions on Electron Devices                              | 2015 | 2015 掲載<br>予定                        |
| 53     | 岡本 浩一郎              | LEAP       | Logic Compatible Process Technology for<br>Embedded Atom Switches in CMOS                                                                     | JJAP Special Issue (ADME<br>TA2014)                                | 2014 | 2015/05 掲<br>載予定                     |
| 54     | 阪本 利司               | LEAP       | Low-power embedded ROM using Atom switch and Silicon-On-Thin-Buried-oxide transistor                                                          | Applied Physics Express<br>volume 8, No. 4, 045201                 | 2014 | 2015/04                              |
| 55     | Minh-Thien<br>HOANG | 電気通<br>信大学 | A-76dBm Sensitivity 27.6 μW 315MHz<br>Low-Complexity OOK Receiver with On-Off RF<br>Front-End for Power Reduction                             | IEICE Electronics Express, Vol.<br>12, No. 7, pp. 20150206         | 2014 | 2015/04                              |
| 56     | 小笠原 泰弘              | 産総研        | Impact of Low-Variability SOTB Process on<br>Ultra-Low Voltage Operation of 1 Million Logic<br>Gates                                          | J. Low Power Electron. Appl. 2015, 5(2), p. 116-129                | 2015 | 2015/05                              |
| 57     | 伴野 直樹               | LEAP       | Steepened Switching Slope of Cu Atom Switch by<br>Cu ionization control Demonstrated in 1Mb Switch<br>Array                                   | IEEE Transactions on Electron<br>Devices                           | 2015 | 未定                                   |
| 58     | 阪本 利司               | LEAP       | 0.39-V, 18.26-μW/MHz SOTB CMOS<br>Microcontroller with Embedded Atom Switch ROM                                                               | IEEE Micro                                                         | 2015 | in press<br>(2015/Nov/<br>Dec issue) |

#### 【書籍】

| 番<br>号 | 発表者  | 所属   | タイトル                                                                                                                                     | 出版社      | 発表<br>年月日 |
|--------|------|------|------------------------------------------------------------------------------------------------------------------------------------------|----------|-----------|
| 1      | 杉井信之 | LEAP | Low-Power Electron Devices (in "Green Computing<br>with Emerging Memory" edited by T. Kawahara and<br>H. Mizuno). ISBN 978-1-4614-0811-6 | Springer | 2012      |
| 2      | 高浦則克 | LEAP | 半導体ストレージ 次世代記憶装置の最新動向<br>- 速く、軽く、堅牢に                                                                                                     | 日経 BP 社  | 2011/07   |
| 3      | 高浦則克 | LEAP | 「半導体ストレージ 2014」相変化メモリの最新動向                                                                                                               | 日経 BP 社  | 2013/07   |
| 4      | 高浦則克 | LEAP | 「化学便覧 応用化学編 第7版」 19.3.2 メモリー                                                                                                             | 丸善出版株式会社 | 2014/01   |

| 5 | 杉井信之 | LEAP | Silicon-on-insulator (SOI) complementary metal oxide<br>semiconductor (CMOS) circuits for ultralow-power<br>(ULP) applications ( in "Silicon-On-Insulator (SOI)<br>Technology, 1st Edition, Manufacture and<br>Applications," Eds. Oleg Kononchuk and Bich-yen<br>Nguyen (Soitec). ISBN :9780857095268 | Woodhead Publishing Limited<br>(Elsevier) | 2014/06/05 |
|---|------|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------|------------|
| 6 | 増原利明 | LEAP | Chips 2020-Vol.2 (Editor: Bernd Hoefflinger ) New<br>Vistas in Nanoelectronics<br>Chapter 2, The Future of Low-Power Electronics.<br>ISBN 978-3-319-22093-2                                                                                                                                            | Springer, Editor: Bernd<br>Hoefflinger    | 2015/09    |

2. 分科会における説明資料

次ページより、プロジェクト推進部署・実施者が、分科会においてプロジェクトを説明す る際に使用した資料を示す。

### ITイノベーションプログラム

### 「低炭素社会を実現する超低電圧デバイスプロジェクト」

(2010年度~2015年度 6年間)

### (事後評価)

### プロジェクトの概要 (公開)

〇「事業の位置づけ・必要性」、及び「研究開発マネジメント」 (NEDO)

O「研究開発成果」、及び「実用化等の見通し」(住広PL)

#### NEDO

電子・材料・ナノテクノロジー部

2015年 12月 3日

(NEDO)

(住広PL)

## 目次

- I.事業の位置づけ・必要性について (NEDO)
- Ⅱ. 研究開発マネジメント

**Ⅲ. 研究開発成果** 

IV. 実用化・事業化に向けての見通しについて (住広PL)

プロジェクト期間を1年延長し、平成27年度は、下記2テーマの研究開発項目を継続実施 ②相変化デバイス:更なる省エネ効果の見極めを実施(日立、東芝) ④ナノカーボン配線:新たな課題解決の見極めを実施(東芝、TEL、荏原)

当初計画:平成22年度(2010年度)から平成26年度(2014年度)まで ⇒ 1年延長し、平成22年度(2010年度)から平成27年度(2015年度)までに

※他のテーマは、計画通り平成27年2月末で終了 ①磁性変化デバイス、③原子移動型スイッチ、⑤ナノトランジスタ構造デバイス



3/21

I. 事業の位置付け・必要性について

## 背景と事業の目的

(1)NEDOの事業としての妥当性



#### 事業の目的

低炭素社会の実現のため、IT機器の飛躍的な低電力化が必要

■ IT機器の消費電力を1/10とする超低電圧(0.4V)動作のデバイスコア技術を早期に開発







事業の位置付け・必要性について
 (1)NEDOの事業としての妥当性

### NEDO中期目標における位置付け

#### 「高度な情報通信社会の実現」、「IT産業の国際競争力の強化」のため、 情報技術開発分野の半導体における技術開発の一環として実施。

●高度情報通信社会とそれを支える技術分野



事業目的:ナノテクノロジーで培われた新規材料・デバイス構造に立脚して、 集積回路の低電圧動作と高機能・高集積化を実現し、集積回路 の低電力化を通してエレクトロニクス機器の消費電力を大幅に 低減する技術を確立する。

低炭素社会の実現には、飛躍的な低電力化が必須 省エネルギー、地球温暖化対 デバイスの低電圧動作と不揮発動作が不可欠な技術要素 策に貢献する技術 抵抗変化型BEOLデバイス 集積化基盤技術 日本の技術優位性により ナノテクノロジーで培われた新規の機能材料や新規の 産業競争力強化に繋がる技 デバイス構造 術 •不揮発性メモリ ・ナノトランジスタ構造デバイス 産学官共同研究体制が 実用化まで長期間を要するハイリスクな「基盤技術開発」 適する 欧米において、大型の産学連携ナノエレクトロニクス イコールフッティング 拠点が飛躍的に整備されつつある NEDO技術開発機構が関与すべき事業 7/21

I. 事業の位置付け・必要性について

(1)NEDOの事業としての妥当性



### 低炭素社会を実現する超低電圧デバイスプロジェクトの総事業費:118.5 億円/6年間

350000

300000

250000

200000

150000

100000

50000

0

百万ドル

経済効果

半導体IC市場予測:2020年に33兆円以上 (2018年以降、年3.1%成長を仮定)

2020年に

ロジック、マイコン:8000億円 メモリ:1兆2000億円

省エネ効果

本研究開発が対象とする集積回路を 用いた産業機器やコンシューマ機器は、 大幅な省エネルギー効果が期待できる。

2020年に 163.4億kWh/年

> 697万トン/年

半導体世界市場(出展:WSTS2015春版)

他国に先駆けて省エネ機器を実現することで、2020年において、 不揮発デバイスは、デジタル家電用混載メモリで5割、データセンター用固体ストレージ等で3割、 低電圧デバイスは、IT機器用汎用マイコン等において3割の普及率を目指す。

**CO2** 

換算

※成功確率を100%で計算

MOS Memory

MOS Micro

Logic

Analog

■推測

#### I. 事業の位置付け・必要性について (2)事業目的の妥当性

## 他研究機関の開発状況

赤字は競合するテーマ

| 組織                       | IMEC                                                                                                                                                | MINATEC                                                                                                                | CEA/LETI                                                                   | Albany<br>NanoTech                                                                                                                              | ITRI<br>Electronics &<br>Opto. Res. Lab                   | Fusionopolis                                                                                           | 超低電圧デバイスプロジェクト<br>(Tsukuba-TIA)                                                                                                                                               |
|--------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------|--------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 国・地域                     | ベルギー                                                                                                                                                | フランス                                                                                                                   | フランス                                                                       | 米国                                                                                                                                              | 台湾                                                        | シンガポール                                                                                                 | 日本                                                                                                                                                                            |
| ターゲット                    | ナノエレクトロニクス<br>CMOS技術<br>ヘルスケア                                                                                                                       | マイクロエレクトロニクス、<br>ナノテクノロジー、<br>エネルギー                                                                                    | マイクロエレクトロニクス、<br>情報、ヘルスケア                                                  | CMOS技術<br>(リソグラフィ中<br>心 )                                                                                                                       | 光電子融合、<br>MRAM、3D積層<br>BEOL Lab                           | R&D ファンダリ<br>CMOS& MEMS<br>プロセス                                                                        | 超低電圧不揮発デバイス・基<br>盤技術<br>BEOLプラットフォーム                                                                                                                                          |
| 主要テーマ                    | <ul> <li>CMOS微細化<br/>(&lt;20nm)</li> <li>新構造デバイス</li> <li>ナ/カーボン、新材<br/>料不揮発デバイ<br/>ス(MRAM,相変<br/>化、RRAM,原子<br/>移動デパイスメモ<br/>リ応用)</li> </ul>        | <ul> <li>マイクロ・ナノテ<br/>クノロジ</li> <li>(300mm)</li> <li>MEMS</li> <li>(200mm)</li> <li>バイオテクノロジ</li> <li>エネルギー</li> </ul> | FD-SOI<br>応用向デバイス<br>・ ヘルスケア・医療<br>・ 通信<br>・ 運輸・環境・環<br>境モニタ・安全<br>・ 防衛・宇宙 | <ul> <li>CMOS微細化<br/>(&lt;20nm)</li> <li>低電力志向</li> <li>FD-SOI</li> <li>ク'ラフェン、<br/>CNT応用デバ<br/>イス(大学)</li> </ul>                               | <ul> <li>ウエハ3次元積層、実装</li> <li>相変化を用いた新材料不揮発メモリ</li> </ul> | <ul> <li>ストレージ応用<br/>新材料不揮発デ<br/>バイス(相変化、<br/>MRAM)</li> <li>CMOS基板に<br/>BEOL工程新デ<br/>バイス付加</li> </ul> | <ul> <li>新材料不揮発デバイス<br/>磁性変化、相変化、原子移<br/>動等BEOLプロセスで構築</li> <li>集積化基板技術<br/>ナノカーボン(CNT, グラフェン)<br/>配線、ナノ構造トランジスタ<br/>(SOTB)</li> <li>BEOL工程で異種材料を融<br/>合するプラットフォーム</li> </ul> |
| クリーン<br>ルーム面積<br>(ウェハ径 ) | 4800m <sup>2</sup> 300mm<br>3200m <sup>2</sup> 200mm                                                                                                | 8000m²<br>( 300, 200mm)                                                                                                | 8000m²<br>(200, 300,<br>MEMS用)                                             | 北(3200m <sup>2</sup> )<br>南(3000m <sup>2</sup> )<br>(300mm)                                                                                     | 200 mm                                                    | 5200m²<br>(200mm)                                                                                      | SCR (3000m <sup>2</sup> ) ( 300mm)<br>研究ライン (1500m <sup>2</sup> )                                                                                                             |
| 参加企業<br>組織・大学            | <ul> <li>ASML, Infineon,<br/>NXP, Bosch,<br/>SOITEC, STMicro,<br/>Thales, Thomson<br/>Silicon<br/>Components.</li> <li>エルビーダ、パナ<br/>ソニック</li> </ul> | ●Leti, STMicro,<br>Semitool<br>●AIST, NIMS,<br>MMC(日本)<br>●250社以上                                                      | • MINATEC、IBM、<br>STMicro,<br>• Micro Machine<br>Center (日本)               | <ul> <li>IBM, Global<br/>Foundaries,<br/>ASML, Micron,<br/>Toshiba, 東エ<br/>レ、AMAT、<br/>ASML、Vistec,</li> <li>Sematech</li> <li>300以上</li> </ul> |                                                           | <ul> <li>日米欧の32社<br/>参加(日東電工<br/>等)</li> <li>スタンフォード大、<br/>精華大学など26<br/>校がパートナー。</li> </ul>            | <ul> <li>組合: 荏原、東芝、東京エレクトロン、NEC、富士通、富士通セミコン、日立国際電気、日立、三菱、ルネサスエレクトロニクス</li> <li>産総研、慶応大学、神戸大、芝浦工大、東京大学、電気通信大、立命館大</li> </ul>                                                   |
| その他                      | 研究者 2051<br>(職員1276)<br>予算<br>332M •<br>(2012年)                                                                                                     | 人員 4000(内<br>Leti2400)+学生<br>560<br>予算 350M •<br>(内Leti220M •)<br>(2015)                                               | 研究者 2400<br>予算 220M・<br>(2015年)(25%<br>政府資金)                               | CNSE 366M\$<br>(2014)                                                                                                                           | <b>人員</b> 5740<br>(2012年)                                 |                                                                                                        | 研究者 55<br>2010年度(20.5億円)<br>2011年度(22.9億円)<br>2012年度(28.2億円)<br>2013年度(17.5億円)<br>2014年度(23.3億円)<br>2015年度(6億円)<br>(総額 118億円/6年9/21                                           |

事業の目標

Ⅱ.研究開発マネジメント

(1)研究開発目標の妥当性



# 各研究開発項目の目標

| 研究開発項目                                                    | 内容                                                                                                                     | 研究開発目標(最終目標)                                                                                                                                                                                                                               | 根拠                                                                                                          |  |  |  |
|-----------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------|--|--|--|
| ①磁性変化<br>デバイス<br>(STT-MRAM)                               | 低電力化要件(低電圧読み書き、不<br>揮発)と、混載SRAMを置き換えるた<br>めの要件(高集積、高速、高書き換え<br>耐性)を満たすメモリの開発を行う。                                       | ・メモリマクロで、読み書き電圧0.4V以下、読み書き電流<br>100 µ A以下、読み書き時間10ns (電力量0.4pJ以下)、<br>1.2V動作SRAMの1/10の電力の実証<br>・リテンション10年、書換回数10 <sup>16</sup> 回の実証                                                                                                        | 混載SRAMと同等の読み書き特性と書換耐性を実現し、<br>低電力、混載メモリ容量増大、チップサイズ小、高信頼<br>性などの新たな付加価値を実現する目標に設定                            |  |  |  |
| ②相変化<br>デバイス                                              | 外部記憶の圧倒的な消費電力低減を<br>実現するため、高集積、高速、低電力<br>の要件を満たすメモリの開発を行う。                                                             | H26年度末<br>長終目標<br>・データ転送速度400MB/sの高速、従来の1/10の電力<br>66mW の低電力動作実証<br>・書換回数10 <sup>6</sup> 回以上                                                                                                                                               | 上位ストレージを2017年に相変化デバイスで置き換え<br>るために、要求性能トレンドから設定                                                             |  |  |  |
| (TRAM)                                                    |                                                                                                                        | H27年度末         ・TRAM <sup>(*)</sup> の1.2V以下の動作実証           最終目標         ・更なる電力削減効果(33mW以下)の見通しを得る                                                                                                                                          | 最上位ストレージを2020年に新組成超格子を用いた<br>TRAMで置き換えるために、要求性能トレンドから設定                                                     |  |  |  |
| ③原子移動型<br>スイッチ<br>(原子SW)                                  | ロジック集積回路の低消費電力化・低<br>電圧化に対応可能であり、かつ、スイ<br>ッチの書き換え時、および保持時の低<br>消費電力化を実現する超低電圧・不<br>揮発スイッチデバイスの開発を行う。                   | プログラマブルロジックデバイスを想定し、原子移動型<br>スイッチの抵抗特性による低電圧適応性、超小型性に<br>よるスイッチ容量および配線容量・抵抗低減、不揮発<br>性による待機時電力低減により、電力削減目標を設定                                                                                                                              |                                                                                                             |  |  |  |
| ④三次元ナノ                                                    | 三次元集積を実現するための、微細<br>幅・超低電気抵抗、超高アスペクト比<br>配線・材料技術を開発する。                                                                 | H26年度末<br>最終目標<br>・微細線幅(≤20nm)、超距離(0.7mm)、低抵抗(シート<br>抵抗<3Ω/□)の配線実証<br>・微細直径(90nm)、超高アスペクト比(30)のコンタクト<br>ホールへのナノカーポン材料埋め込み実証                                                                                                                | 4~8Tbit 3次元縦型NANDフラッシュメモリを想定し、<br>横方向配線と縦方向配線の目標性能を設定                                                       |  |  |  |
| カーボン 配線<br>(グラフェン/CNT)                                    |                                                                                                                        | H27年度末<br>最終目標<br>・20nm以細幅のグラフェンに対し、低抵抗化に<br>有効な、触媒金属等の腐食を制御可能なドーピ<br>ング材料の決定。<br>・ピアプラグ材料としてのCNT構造に適したドーピン<br>グ手法の見極め。                                                                                                                    | 実用化に向けた重要課題として抽出された、グラフェン<br>ドーピングにおける触媒金属の保護、層間ドープ困難<br>なCNTへのドーピング可能性検証のために設定。                            |  |  |  |
| ⑤ナノトランジスタ<br>構造デバイス<br>(SOTB)                             | しきい値ばらつきを低減でき、かつ、<br>使用状態に応じて動作条件を変化さ<br>せる基板パイアス電圧制御が可能な<br>構造を有するナハランジスタ構造デ<br>パイスを開発すると共に、それを集積<br>するために必要な技術開発を行う。 | ・従来デパイスに比較して消費電力を1/10に低減できる基盤技<br>術を確立                                                                                                                                                                                                     | Si-CMOSでは電源電圧Vdd=0.4V付近で、動作あたり<br>の消費エネルギーが最低(効率最大)になる。アプリケ<br>ーションに合わせた適応制御をおこない、出来る限り<br>動作電圧を下げて、高効率化を図る |  |  |  |
| ⑥BEOL<br>プラットフォーム                                         | 300mmCMOS基板上に、下地CMOSと<br>デザインルールの整合性を保ちなが<br>ら、配線層の一部として様々な新材<br>料・新構造デバイスを形成するための<br>製造基盤及び設計基盤を開発する。                 | MOSと         ・新材料や新構造デパイスに共通に使え、それぞれのデパイスの特<br>なが<br>性を損なうことのない、BEOLプロセスレシピ、汚染管理プロトコルの<br>所材<br>作成<br>とめの<br>・ PDK(Process Design Kit)の作成<br>する。         共通基盤技術により、新材料・新構造デパ<br>的、効果的研究開発環境を構築<br>製造基盤および設計基盤技術の目標を行<br>製造基盤および設計基盤技術の目標を行 |                                                                                                             |  |  |  |
| (*) TRAM:Topological-switching Random Access Memory 11/21 |                                                                                                                        |                                                                                                                                                                                                                                            |                                                                                                             |  |  |  |

Ⅱ. 研究開発マネジメント

(2)研究開発計画の妥当性

# 研究開発スケジュール

| 事業年度                                                                                                                           | 平成22年度<br>(2010年度)  | 平成23年度<br>(2011年度)                          | 平成24年度<br>(2012年度)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 平成25年度<br>(2013年度) | 平成26年度<br>(2014年度) | 平成27年度<br>(2015年度)    |
|--------------------------------------------------------------------------------------------------------------------------------|---------------------|---------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------|--------------------|-----------------------|
|                                                                                                                                |                     | LEAP(超低電圧·                                  | デバイス技術研究                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | (組合)で実施            |                    | 民間4社で実施               |
| <ol> <li>①磁性変化デバイス<br/>(平成26年度終了)</li> <li>②相変化デバイス</li> <li>③原子移動型<br/>スイッチデバイス<br/>(平成26年度終了)</li> <li>④三次元ナノカーボン</li> </ol> | SCR<br>立ち<br>土<br>七 | 単体レベル<br>デバイス<br>実証<br>BEOL<br>プラット<br>フォーム | 集積化<br>プロセス<br>構築                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | マクロ<br>レベル<br>集証   | プロト<br>試頼性         | ②相変化<br>④ナ/カーボン       |
| <ul> <li>記線・材料技術</li> <li>5ナノトランジスタ<br/>構造デバイス</li> <li>(平成26年度終了)</li> <li>6 BEOLプラットフォ<br/>ーム</li> <li>(平成23年度終了)</li> </ul> | 装置立ち上げ<br>AIST SCR  | Total Control<br>原子スイッチ<br>SOTB             | dark-field<br>M <sup>7</sup> TEM<br>M <sup>8</sup><br>M <sup>9</sup><br>M <sup>9</sup> |                    | 時間 読ん              |                       |
|                                                                                                                                | METI                | •                                           | △<br>2012年8月<br>中間評価                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | NEDO               |                    | △<br>2015年12月<br>事後評価 |

### 開発予算の推移

|                         |                            |           |                              |                             | 1)                         | 単位:百万円、(数  | (字)は見込み)           |
|-------------------------|----------------------------|-----------|------------------------------|-----------------------------|----------------------------|------------|--------------------|
|                         | H22年度                      | H23年度     | H24年度                        | H25年度                       | H26年度                      | H27年度      | 合 計                |
| ①磁性変化デバイス               | 181                        | 348       | 607                          | 425                         | 561                        | -          | 2,122              |
| ②相変化デバイス                | 547                        | 205       | 525                          | 364                         | 411                        | (323)      | 2,052              |
| ③原子移動型<br>スイッチ          | 187                        | 237       | 390                          | 323<br>(3) 11月度加速適用<br>(40) | 306                        | -          | 1,443              |
| ④三次元<br>ナノカーボン配線        | 868                        | 362       | 314                          | 264<br>(2)9月度加速適用<br>(12)   | 269                        | (277)      | 2,077              |
| ⑤ナノトランジスタ<br>構造デバイス     | 263                        | 366       | 982<br>(1) 11月度加速適用<br>(541) | 376                         | 785<br>(4)6月度加速適用<br>(274) | -          | 2,772              |
| ⑥BEOL<br>プラットフォーム       | -                          | 781       | -                            | -                           | -                          | -          | 781                |
| 総開発予算                   | <b>2,046</b> <sup>%1</sup> | 2,299     | 2,818                        | 1,752                       | 2,331                      | (600)      | 11,246<br>(11,846) |
| (内)共同実施費<br>(内)設備購入・リース | 25<br>1,333                | 63<br>622 | 96<br>692                    | 73<br>180                   | 39<br>182                  | -<br>( - ) | 296<br>3,009       |

# ※1:経済産業省直執行分 13/21

Ⅱ. 研究開発マネジメント (3)研究開発の実施体制

# 研究開発の実施体制(H22年度~H26年度)

| <b>業務委員会(6回/年:計33回)</b>                                                                                                                                                   |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 共同実施先との打ち合わせ(1回/2ヶ月)                                                                                                                                                      |
| <u>共同実施先</u><br>14大学、1独立行政法人と共同実施                                                                                                                                         |
| <ul> <li>①学校法人 立命館大学 (H23~)</li> <li>①国立大学法人 神戸大学 (H23~)</li> <li>②国立大学法人 東京大学 (H23)</li> </ul>                                                                           |
| <ul> <li>⇒字校法人 甲央大字(H24~、所属変更)</li> <li>●②独立行政法人 産業技術総合研究所(H23~)</li> <li>●②国立大学法人 筑波大学(H24,~H25)</li> <li>⇒国立大学法人 名古屋大学(H26、所属変更)</li> </ul>                             |
| •③国立大学法人 東京大学(H23~)<br>•③国立大学法人 筑波大学(H25~)<br>•④学校法人 芝浦工業大学(H22~)<br>•④学校法人 慶広美塾(H22~)                                                                                    |
| ●④学校法人 東京工芸大学(H25~)<br>●⑤国立大学法人 東京大学生産技術研究所(H22~)<br>●⑤国立大学法人 電気通信大学(H23~)<br>●⑥回立大学法人 電気通信大学(H23~)                                                                       |
|                                                                                                                                                                           |
| <ul> <li>・ショムノチ法人 東京ノ子 (H24~)</li> <li>・⑤国立大学法人 京都大学 (H24~)</li> <li>・⑤国立大学法人 京都工芸繊維大学 (H24~)</li> <li>・⑤国立大学法人 大阪大学 (H24~)</li> <li>・⑤国立大学法人 東京理科大学 (H24~H25)</li> </ul> |
|                                                                                                                                                                           |

II. 研究開発マネジメント(3)研究開発の実施体制

## ┿ 共同実施体制とその役割(H22年度~H26年度)

|             | 共同実施先                          | 研究開発に対する役割                                |
|-------------|--------------------------------|-------------------------------------------|
| 研究開発        | <b>立命館大学</b> (道関 隆国教授)         | 低電圧動作SoC用の素子モデリングとシステム応用検討                |
| 項目①         | 神戸大学(吉本雅彦教授川口博准教授)             | 低電圧動作のメモリ用センス回路設計と高速化アーキテクチャ検討            |
|             | <b>中央大学</b> (竹内健教授)            | 相変化デバイスの周辺回路設計                            |
| 研究開発<br>項日② | 名古屋大学(白石 賢二教授)                 | 相変化デバイスシミュレーション及び信頼性研究                    |
| XIU         | <b>產業技術総合研究所</b> (富永 淳二首席研究員)  | 超格子材料技術開発                                 |
| 研究開発        | <b>東京大学</b> (山口 周教授 渡邊 聡教授)    | 原子移動型スイッチにおけるスイッチング機構の、実験的、理論的解明          |
| 項月(3)       | <b>筑波大学</b> (山口 佳樹 講師)         | 不揮発スイッチデバイスの配線アーキテクチャに関する研究               |
|             | <b>産業技術総合研究所</b> (小池帆平グループ長)   | 原子スイッチを用いたプログラマブルロジックへの回路マッピングのための設計ツール開発 |
| 研究開発<br>項日④ | <b>慶応義塾</b> (粟野 祐二教授)          | ナノカーボン材料配線適用のための伝導特性シミュレーション              |
|             | <b>芝浦工業大学</b> (上野 和良教授)        | ナノカーボン材料のドーピング、低抵抗金属接触の検討                 |
|             | <b>東京工芸大学</b> (松本里香准教授)        | 超低抵抗ナノカーボン配線インターカレーション技術の研究               |
|             | <b>東京大学 生產技術研究所</b> (平本 俊郎教授)  | CMOS特性ばらつきの評価解析、ナノトランジスタ特性最適化指針の提示        |
|             | <b>電気通信大学</b> (石橋孝一郎教授 範公可准教授) | 超低電力LSI設計における基板バイアス制御技術、超低電力連想メモリの検討      |
|             | <b>芝浦工業大学</b> (宇佐美 公良教授)       | 低消費電力アーキテクチャの検討、回路レイアウト・タイミング検証技術の検討      |
|             | <b>産業技術総合研究所</b> (小池帆平グループ長)   | 低電力、高効率基板バイアス制御FPGAの検討                    |
| 研究開発        | <b>慶応義塾</b> (天野 英晴教授)          | アクセラレータ回路技術の検討、プロセッサ論理合成シミュレーション          |
| 項目⑤         | <b>東京大学</b> (浅田邦博教授、池田誠教授)     | 低電圧動作におけるタイミング保障の検討、超高速センサの検討             |
|             | <b>京都大学</b> (小野寺 秀俊教授)         | 回路動作から見たばらつきの評価技術、ばらつき対処回路技術の検討           |
|             | <b>京都工芸繊維大学</b> (小林和淑教授)       | 超低電圧動作論理回路信頼性とソフトエラ一解析、論理回路設計フローの開発       |
|             | <b>大阪大学</b> (橋本昌宜准教授)          | 超低電圧動作SRAM信頼性とソフトエラー解析                    |
|             | <b>東京理科大学</b> (兵庫明教授)          | 基板制御アナログ回路設計、低電圧演算増幅器の検討                  |
|             |                                | 15/21                                     |

II. 研究開発マネジメント(3)研究開発の実施体制

研究開発の実施体制(H27年度)



# 共同実施体制とその役割(H27年度)

|             | 共同実施先                         | 研究開発に対する役割                         |  |  |
|-------------|-------------------------------|------------------------------------|--|--|
|             | 名古屋大学(白石 賢二教授)                |                                    |  |  |
| 研究開発        | <b>北海道大学</b> (有田 正志准教授)       | 相変化デバイス透過電子線顕微鏡その場観察技術の研究          |  |  |
| 項目②         | <b>東京大学</b> (白澤 徹郎助教)         | GeTe/Sb2Te3 超格子膜構造の高分解能・短時間分析技術の研究 |  |  |
|             | <b>產業技術総合研究所</b> (富永 淳二首席研究員) | 超格子の組成・構造の最適化の研究                   |  |  |
|             | <b>慶応義塾</b> (粟野 祐二教授)         | ナノカーボン材料配線適用のための伝導特性シミュレーション       |  |  |
| 研究開発<br>項目④ | <b>芝浦工業大学</b> (上野 和良教授)       | ナノカーボン材料ドーピングプロセス技術の研究             |  |  |
|             | <b>東京工芸大学</b> (松本里香准教授)       | ナノカーボン材料インターカレーション技術の研究            |  |  |

17/21

II. 研究開発マネジメント (4)研究開発成果の実用化

知財マネージメント戦略

# ・知財マネジメント強化のため知財の創出/権利化を推進する体制を構築 ・プロジェクト研究開発活動で出てきた知的財産の権利化を戦略的に推進


#### Ⅱ.研究開発マネジメント

(5)状況変化への対応

### 状況変化への対応





#### Ⅱ.研究開発マネジメント

(5)状況変化への対応

### 中間評価への対応

| 総論   | 評価委員指摘事項                                                                                                                                                           | 対 応                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|      | 研究開発について<br>・メモリの実用化を早めるためにも、書込み・読出しに必要な周辺回路や、既存のIPとの整合性についてもプロジェクト内で検討の対象に入れるべきではないか。<br>・新しい材料や製造方法を用いるため、現象の解明とともに低コスト化の検討も重要である。                               | ・デバイス単体の性能向上の研究開発に加えて、実際に使うための周辺回路や活用するアプリ情報と<br>整合性を考慮した研究開発を実施した。<br>具体的には、評価TEG(Test Element Group)に、デバイス単体の評価チップだけではなく、実用化を<br>考慮したメモリマクロや書込み・読出しに必要な周辺回路、マクロの実証チップ等を、開発成果創出促<br>進費用(加速費用)も活用しながら一緒に作り込み、実際に動作させることにより、各デバイスの有効性<br>を実証した。                                                                                                                                                                                                                                                       |
|      | 実用化・事業化について<br>・プロジェクト終了時までに受け入れる企業側の事業戦略を具体的に示す必要がある。                                                                                                             | ・「実用化・事業化の見通しについて」にて各企業から説明。                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|      | <ul> <li>・最終目標に向けては、実用化・事業化を視野に入れた<br/>開発をさらに意識する必要があり、そのための課題およ<br/>び体制を十分に検討し、必要なら研究計画の柔軟な見<br/>直しを行われたい。</li> </ul>                                             | <ul> <li>・研究開発項目②、及び④において、研究開発で得られた知見や新たな課題対策のため、新たな目標を設定し、研究開発期間を一年延長させる計画変更、それに伴う実施体制の見直しを行った(基本計画から変更)。</li> </ul>                                                                                                                                                                                                                                                                                                                                                                                |
| 総合評価 | 成果の有効活用について<br>・横の連携を一層密にすることにより、全体としてより大<br>きなストーリーが描けないだろうか。                                                                                                     | <ul> <li>○横連携として、超低電力デバイスの有力市場の一つであるIoT(Internet Of Things)市場に向け、超低電力デバイスの有効性を示すため、各デバイスの研究開発に加え、⑥BEOLプラットフォームを活用し、⑤のSOTBトランジスタを下地とした各不揮発デバイスとの連携のため下記取り組みも実施(各取り組みの詳細は次頁にて説明)。</li> <li>・第一段階としてH24年11月に⑤SOTBデバイスでの取り組み(加速(1))(実証チップの開発)</li> <li>・第二段階としてH25年11月に③原子SWデバイスでの取り組み(加速(3))(SOTB、原子SWを使用した超低電圧動作のROMモジュール開発)</li> <li>・第三段階としてH26年6月に⑤SOTB中心にした取り組み(加速(4))(⑤SOTBをベースとしたIoTのポテンシャルカスタマ向け評価実証チップの開発)</li> <li>○併せて、IoTのポテンシャルカスタマを入れた超低電力デバイスユーザーフォーラム活動を推進。本研究開発成果の有効性を提示した。</li> </ul> |
|      | 知財について<br>・事業化において外国企業へLSIの生産委託を行い、そ<br>のデバイスを活用する場合には、ライセンスを含めた技<br>術移転の戦略を今から構築しておく必要がある。<br>・クロスライセンスの観点からも、有用技術については余<br>さず特許化を図り、知的財産の確保に一層注力していく<br>ことが望まれる。 | <ul> <li>・発明審議会等を通して、特許出願前に開発成果を活用する各企業と、実用化・事業化に対する戦略<br/>(知的財産権の維持・確保を含む)を議論し、特許出願の有無を含めた各社分担の明確化を図った。</li> <li>特に連携部分は、それぞれの役割分担を明確にしながら研究開発を進めた。</li> <li>・有効技術については残らず、特許化、特にPCTを含めた海外出願を図った。</li> </ul>                                                                                                                                                                                                                                                                                        |

#### 開発状況、外部情勢を踏まえ、効率的な開発成果創出促進費用の投入を実施

| 回数 | テーマ                                     | 実施内容                                                                                                                                                                                                                                                             | 成果                                                                                                                                                              |  |  |
|----|-----------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 1  | ⑤ナノトランジスタ<br>構造デパイス                     | 平成24年11月(541百万円)<br>ナノトランジスタ構造デバイスのプロセス開発を加速させるため、キー工程である<br>トランジスタのドレイン/ソース部に選択的にドレイン/ソースを積み上げる新規の<br>選択エピタキシャル装置を導入(平成25年3月)、及びSOTBの効果を確認するた<br>めの実証アプリチップの設計開発、試作を実施。                                                                                         | ・試作した実証アプリチップで目標とする動作電圧0.4V以下での完全動作を1年前倒し<br>で確認することができた(平成25年6月に<br>NEDOとの共同プレス実施)。<br>・プロジェクト終了段階では、デバイス特性<br>バラツキの極小化、高い歩留まりの達成等<br>プロセスの完成度を上げることができた。      |  |  |
| 2  | ④三次元ナノカー<br>ボン配線                        | 平成25年9月(12百万円)<br>新材料であるグラフェンの生成条件やグラフェンへのドーピングなどによる抵抗特<br>性変化を見極めるため、グラフェン表面の状態を直接測定できるよう装置(走査顕<br>微鏡の追加オプション)の導入を図り、微細幅グラフェンの詳細評価に活用した。                                                                                                                        | ・グラフェンの特性解明に活用、グラフェン<br>の表面特性を直接計測、評価出来るように<br>なり、抵抗削減の取り組みの良否を早い段<br>階で確認できるようになった。                                                                            |  |  |
| 3  | ③原子移動型スイ<br>ッチ<br>(⑤ナノトランジスタ<br>構造デパイス) | 平成25年11月(40百万円)<br>⑤SOTB、③原子SWを使用した超低電圧動作のROMモジュール開発<br>各研究開発項目のシナジー効果実証のため、③原子SWを使った書き換え可能<br>ROMモジュールの開発を実施。                                                                                                                                                   | <ul> <li>・書き換え可能な不揮発ROMとして0.4Vの<br/>低電圧動作と従来比 1/10の低消費電力<br/>特性を得た。</li> <li>・SOTBと原子SWの融合の有効性を実証で<br/>きた。</li> </ul>                                           |  |  |
| 4  | ⑤ナノトランジスタ<br>構造デバイス                     | <ul> <li>平成26年6月(274百万円)</li> <li>⑤SOTBの有効性を実証するため、SOTBをベースとしたIoTのポテンシャルカスタマ向けの実証チップ開発を実施。</li> <li>具体的には、カスタマヒヤリングにより4つのアプリケーション領域(ウエアラブル、見守り、環境モニタ、医療)に絞り込んだそれぞれの実証チップ、及び共通IPとしての高信頼性超低電力SRAMチップを新たに追加するため、それらに必要なIP等の要素技術開発、レイアウト設計、ワンチップの設計開発を実施。</li> </ul> | <ul> <li>・各領域でのSOTBの有効性を実証できた。</li> <li>・超低電力デバイスユーザーフォーラム活動を通じて、試作した各実証チップを使ってポテンシャルカスタマのへ本研究開発成果の有効性を提示した。</li> <li>※現在も実用化に向け開発成果を活用する各企業で交渉を継続中。</li> </ul> |  |  |

21/21

「低炭素社会を実現する超低電圧デバイスプロジェクト」 事後評価 分科会 資料 5-2

### ITイノベーションプログラム

### 「低炭素社会を実現する超低電圧デバイスプロジェクト」

(2010年度~2015年度 6年間)

### (事後評価)

#### プロジェクトの概要 (公開)

○「事業の位置づけ・必要性」、及び「研究開発マネジメント」(NEDO)

#### O「研究開発成果」、及び「実用化等の見通し」 (住広PL)

## <u>目次</u>

| I. 事業の位置づけ・必要性について     | (NEDO) |
|------------------------|--------|
| Ⅱ. 研究開発マネジメント          | (NEDO) |
| Ⅲ. 研究開発成果              | (住広PL) |
| Ⅳ. 実用化・事業化に向けての見通しについて | (住広PL) |

2/32

Ⅲ.研究開発成果

### 足踏み状態の低電圧化

□ 消費電力低減には動作電圧の低減が最も効果的だが、低電圧化は 難しくなっている。



#### Ⅲ.研究開発成果

### 超低電圧、どのように実現するのか(ロジック)





#### Ⅲ. 研究開発成果

## LEAPが取り組む超低電圧デバイス



6/32

Ⅲ.研究開発成果

## 何ができるようになるのか(GREEN OF IT)



#### 2020年電力削減効果試算 (更なる電力削減の可能性)

| ITシステム            | 機器                     | 削減電力<br>(億kWh/年) | 総削減電力<br>(億kWh/年) |  |
|-------------------|------------------------|------------------|-------------------|--|
| データセンター           | サーバ<br>ストレージ<br>ネットワーク | 86               |                   |  |
| ルーち               | 2—                     | 87               | 163.4<br>(基本計画)   |  |
| テレ                | Ľ                      | 27               | Ų                 |  |
| PC                |                        | 9 240            |                   |  |
| IT利用電<br>(Green I | <b>力削減</b><br>by IT)   | 31               |                   |  |
|                   |                        |                  |                   |  |

太陽光発電 250Km<sup>2</sup>分 (山手線内面積の4倍)

2020年IT機器消費電力予想 (1600億kWh)の15%に相当

Ⅲ. 研究開発成果

## さらに、何ができるようになるのか



亚. 研究開発成果

### IoTにおける顧客価値



## 超低電圧デバイス 製造プラットフォーム



Ⅲ.研究開発成果

## 超低電圧デバイス集積化検証システム

### □ 製造ラインと繋げた効率的な検証環境を活用して、プロトの試作・検証と アプリ開拓を実施した



Ⅲ.研究開発成果

## 研究開発スケジュール



12/32

Ⅲ. 研究開発成果

# プロトタイプチップのデモンストレーション(成果報告会)



ポスターセッション会場(B1 ギャラリー1)



ポスターセッション会場(B2 ホワイエ) <デモ展示会場>



ナノトランジスタ(SOTB) 超低電力アクセラレータ



磁性変化デバイス 磁気(電流)センサー



原子スイッチ 再構成論理回路





ナノトランジスタ(SOTB) 超低電圧論理回路(16bit乗算器、温度モニタ回路、等) 市販FPGAとの比較デモ の温度変化に対する動的リバースバイアス制御

#### Ⅲ.研究開発成果

(1) 最終目標の達成度

## 最終目標の達成状況(1)

| 研究開発值日                                           |                                                                                 | 星级日熠                                                                                                                     | 研究關發成里                                                                                                                                 | 造成度 |  |
|--------------------------------------------------|---------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|-----|--|
|                                                  |                                                                                 |                                                                                                                          |                                                                                                                                        |     |  |
| ①磁性変化テバイ<br>ス                                    | (1)-(1) 加速詞<br>え回数10 <sup>16</sup> 回                                            | 、験による10 年間のリテンションと、書き換<br>の達成。                                                                                           | トンネル絶縁膜質の改善により、電界加速試験で、10年間のリテンジョンおよび1016回の書き換え耐性を実証。                                                                                  | 0   |  |
| システムLSIに混                                        | ①-(2) 実用に                                                                       | こ耐える信頼性技術確立への指針の提示。                                                                                                      | 実用に耐える信頼性技術として、素子アレイの多点評価と電界加速<br>試験による信頼性評価手法を確立。                                                                                     | 0   |  |
| 載 さ れ て い る<br>SRAMを代替でき<br>る低電圧動作の不<br>揮発メモリを開発 | <ol> <li>①-(3)低電圧</li> <li>読み書き電圧</li> <li>き時間10ns、</li> <li>と共に、メガル</li> </ol> | E動作用の周辺回路を備えたメモリマクロで、<br>E0.4V、読み書き電流100μA以下、読み書<br>1.2V動作SRAMの1/10の電力を実証する<br>バイト級メモリの実現可能性の提示。                         | メモリマクロで、MTJ素子への印加電圧0.4V、書き換え電流100μA<br>以下、読み書き時間10nsを達成。メモリの動作率に依存するが、1.2V<br>動作SRAMの1/10以下の電力を実証。更なる低電力化に向け、<br>15μAまで書き換え電流を低減。      | 0   |  |
|                                                  | ①-(4) メモリ<br>従来SRAM比                                                            | マクロでの多値動作を実証することによる、<br>2 倍の高集積化の可能性を提示。                                                                                 | MTJを縦積みした多値MTJを集積し、そのメモリマクロで多値動作を<br>実証。従来SRAM比2倍の高集積化の可能性を提示。                                                                         |     |  |
| <ol> <li>②相変化デバイス</li> <li>外部記憶の高速</li> </ol>    | H26年度末<br>最終目標                                                                  | ②-(1) クロスポイント型メモリセルを集積<br>化したメモリアレイ試作と動作実証。                                                                              | W配線/Siダイオード/相変化膜/W配線から成る1D-1Rクロスポイント<br>型メモリアレイを試作し、読み出し・書き換え動作を確認                                                                     | 0   |  |
| 低電力データ転送を実現する、高集                                 |                                                                                 | ②-(2) 書き換え回数106回以上の達成                                                                                                    | <ul> <li>GeTe/Sb<sub>2</sub>Te<sub>3</sub>超格子素子を開発し、書換え10<sup>8</sup>回を実証</li> <li>Nano-GST相変化素子を開発し、書換え10<sup>7</sup>回を実証</li> </ul>  | Ø   |  |
| 槓・高迷低竜刀書<br>き込み・不揮発デ<br>バイスを開発                   |                                                                                 | <ul> <li>②-(3) データ転送速度400MB/sの高速<br/>動作実証</li> <li>②-(4) 従来の1/10 の電力(66mW)の低<br/>電力動作実証(書き換えエネルギー5pJに<br/>相当)</li> </ul> | Nano-GST相変化素子の書換エネルギー3.6pJを実証<br>(データ転送速度400MB/sを、従来の1/10の電力(66mW)で実現に<br>相当)                                                          | 0   |  |
|                                                  | H27年度末<br>最終目標                                                                  | ②-(5) メモリセル面積4F <sup>2</sup> (F:最小加工寸<br>法)のメモリアレイによる高集積性実証                                                              | ワード線と選択スイッチダイオードを自己整合的に配置する4F <sup>2</sup> セル<br>の加エプロセスを開発し、正常な選択・半選択・非選択動作を確認                                                        | 0   |  |
|                                                  |                                                                                 | ②–(1) TRAM <sup>(*)</sup> の1.2V以下の動作実証<br><sup>(*)</sup> TRAM: Topological-switching Random<br>Access Memory             | <ul> <li>●1T1R 単体デバイスを開発し、書き換え電圧1V以下を実証</li> <li>●1T1R 16kbテストチップを開発し、書き換え電圧1V以下を実証</li> </ul>                                         | 0   |  |
|                                                  |                                                                                 | <ul> <li>②-(2) 更なる電力削減効果(33mW以下)</li> <li>の見通しを得る(書き換えエネルギー</li> <li>2.5pJIC相当)</li> </ul>                               | Ge欠損系Ge <sub>1-X</sub> Te <sub>X</sub> /Sb <sub>2</sub> Te <sub>3</sub> 超格子素子を開発し、書き換えエネルギ<br>1.9pJを実証(更なる電力削減効果(33mW以下)の見通し取得に相<br>当) | 0   |  |

◎ 大幅達成、〇 達成、△ 達成見込み、× 未達

14/32

#### Ⅲ. 研究開発成果

(1) 最終目標の達成度

### 最終目標の達成状況(2)

| 研究開発項目                                                                  |                                                                                                                                                                                                                                                                          | 最終目標(平成26年度末)                                                                                                             | 研究開発成果                                                                                                                                                                                                                                                     | 達成度       |
|-------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|
| ③原子移動型ス<br>イッチ<br>プログラマブル<br>ロジックの低消費<br>電力化を実知                         | ③-(1) 大規 <sup>;</sup><br>きを低減                                                                                                                                                                                                                                            | 摸集積化に必要なスイッチ素子特性のばらつ                                                                                                      | <ul> <li>・Cu表面の清浄化技術の開発</li> <li>・バッファ層最適化によるスイッチング速度高速化技術およびリーク<br/>電流低減技術等の開発</li> <li>・スイッチング電圧バラツキσ=0.186Vを達成</li> <li>・上記開発により、スマートセンサ用データ圧縮アルゴリズムが検証<br/>可能な大規模原子移動型スイッチ集積化技術として完成</li> </ul>                                                        | 0         |
| る<br>か<br>弾<br>光<br>能<br>禄<br>り<br>換<br>え<br>ス<br>イ<br>ッ<br>チ<br>開<br>発 | <ul> <li>③-(2) 300mm ウエハにロジック集積回路を試作し下記を<br/>達成する。</li> <li>a) 本スイッチにより配線切り換えを行ったロジック集積回<br/>路が0.4Vで動作可能であり、その際の消費電力SRAM<br/>スイッチにより配線切り替えを行った従来型1.2V動作<br/>ロジック集積回路の1/10以下。</li> <li>b) スイッチ素子面積が同一世代のSRAM スイッチを用い<br/>たプログラマブルロジックデバイス (PLD)に比べ1/20<br/>以下。</li> </ul> |                                                                                                                           | ・原子移動型スイッチを用いたプログラマブルロジック回路が0.4V以<br>下の0.3Vまで動作可能であることを実証<br>・アクティブ電力がSRAMスイッチにより配線切り替えを行った従来型<br>0.8V動作ロジック集積回路に比べ約1/10であることを実証(1.2V動<br>作SRAMスイッチに対しては1/20以下)<br>・集積化した原子移動型スイッチ素子のスイッチ面積は0.7um2であり、<br>スイッチ素子の面積が同一世代のSRAMスイッチの約14um2の1/20<br>であることを実証。 | Ø         |
| ④三次元ナノカー<br>ボン配線                                                        | H26年度末<br>最終目標                                                                                                                                                                                                                                                           | <ul> <li>④→(1) 微細線幅(≦20nm)、長距離</li> <li>(0.7mm)、低抵抗(シート抵抗≦3Ω/□)の</li> <li>配線実証</li> </ul>                                 | ・微細幅(線幅~30nm HP30nm)長距離(0.7mm)、低抵抗(シート抵<br>抗1.1Ω/□)を実証                                                                                                                                                                                                     | 0         |
| 三次元集積を実<br>現するための、微<br>細幅・超低電気抵<br>抗、超高アスペク<br>ト比配線・材料技<br>術開発          |                                                                                                                                                                                                                                                                          | <ul> <li>④-(2) 微細直径(90nm)、超アスペクト比</li> <li>(30)のコンタクトホールへのナノカーボン材</li> <li>料埋め込みと、W以下の抵抗(接触抵抗を</li> <li>含む)の実証</li> </ul> | <ul> <li>・超高アスペクト比化の進展動向から、当初目標より微細な直径(最小50nm)でより高い超高アスペクト比(40以上)のコンタクトホール開発を行い、当該構造のホール底からのCNT成長を実証し、埋め込み見通しについて達成</li> <li>・CNT抵抗率を直径1.4nmまで検証し、抵抗上昇の無い特性を初めて示し、微細径(~5nm以下)領域ではW等より低抵抗となる可能性を提示</li> </ul>                                               | 0         |
|                                                                         | H27年度末<br>最終目標                                                                                                                                                                                                                                                           | ④-(1) 20nm以細幅のグラフェンに対し、低<br>抵抗化に 有効な、触媒金属等の腐食を制<br>御可能なドーピ ング材料の決定                                                        | ・金属塩化物 ×ドーピング後処理プロセスによる触媒腐食抑制と微<br>細幅配線対応を実証し、ドーピング材料を決定                                                                                                                                                                                                   | △<br>(2月) |
|                                                                         |                                                                                                                                                                                                                                                                          | ④-(2)ビアプラグ材料としてのCNT構造に<br>適したドー ピング手法の見極め                                                                                 | <ul> <li>ドーパント添加触媒上からのCNT成長と同時ドーピングによりCNT</li> <li>へのドーピング可能性を提示</li> </ul>                                                                                                                                                                                | △<br>(2月) |

◎ 大幅達成、〇 達成、△ 達成見込み、× 未達

#### Ⅲ. 研究開発成果

#### (1) 最終目標の達成度

## 最終目標の達成状況(3)

| 研究開発項目                                                                                   |                               | 最終目標(平成26年度末)                                                                                                 | 研究開発成果                                                                                                                                                | 達成度 |
|------------------------------------------------------------------------------------------|-------------------------------|---------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-----|
| ⑤ナノトランジスタ<br>構造デバイス<br>ナノトランジスタ<br>構造デバイスと既<br>存のCMOSトラン                                 | ⑤-(1) ナノト<br>ンジスタとの<br>計環境構築・ | ・ランジスタ構造デバイスと既存のCMOS トラ<br>融合集積化技術を確立するとともに、その設<br>への指針を提示する。                                                 | ナノトランジスタ構造トランジスタおよびハイブリッドバルクトランジスタ<br>用の標準セル、自動配置配線環境、設計フローなどの設計環境を開<br>発し、各種回路やチップの設計試作を通じて有効性を検証。                                                   | 0   |
| ジスタを統合集積<br>化するための技術<br>開発、並びに、高<br>集積機能素子に<br>おける低電圧動<br>作実証                            | ⑤-(2) 従来<br>できる基盤打<br>の達成目処?  | デバイスに比較して消費電力を1/10 に低減<br>5術を確立するとともに、実用化回路レベルで<br>を示す。                                                       | ナノトランジスタ構造デバイスの特長である超低電圧動作特性を活か<br>した各種回路・マクロ・チップの試作評価を通じて、従来デバイスに比<br>較して消費電力を1/10に低減できる目処を実証。<br>マイコンなどの実証アプリケーションチップ開発を通じて実用化回路<br>レベルでの低消費電力化を実証。 | Ø   |
| <ul> <li>⑥ BEOL 設計・製</li> <li>造基盤</li> <li>(プラットフォーム)開発」</li> </ul>                      | H23年度末<br>最終目標                | ⑥-(1)新材料や新構造デバイスに共通で<br>使え、かつ、新材料の相互汚染や熱耐性、<br>プロセス雰囲気の影響等の観点から、それ<br>ぞれのデバイスの特性を損なうことのない、<br>BEOL プロセスレシピの作成 | <ul> <li>SCR300mmラインで、半導体製造ラインで形成した多層配線/CMOS<br/>基板上にファイン配線およびセミグローバル配線を形成する配線製<br/>造基盤技術を開発</li> <li>所望の配線特性を実証</li> </ul>                           | 0   |
| <ul> <li>個別デバイス</li> <li>(研究開発項目①</li> <li>~③)の研究開</li> <li>発を推進するための共通基盤として、</li> </ul> |                               | ⑥-(2)相互汚染防止、汚染除去、汚染評価などからなる管理プロトコルの作成                                                                         | 新材料の汚染管理として、1. エッジカットリングによる新材料付着防止、2. 薬液による新材料除去、3. 新材料上HDP膜による汚染拡散防止、4. FOUPによるハンドリング管理手法、を開発し効果を確認。                                                 | 0   |
| BEOL設計・製造<br>基盤(プラットフォ<br>ーム)を開発<br>(平成23年度で<br>終了したテーマ)                                 |                               | ⑥-(3) PDK として、設計ルール、配線特性<br>パラメータ、OPC ルールの策定                                                                  | 半導体製造ラインPDKと SCR(Super Clean Room)-PDKを統合した、<br>設計ルール、配線特性パラメータ、OPCルール等からなる連携ファブ<br>PDKを策定                                                            | 0   |

◎ 大幅達成、〇 達成、△ 達成見込み、× 未達

16/32

# I. 研究開発成果 (2) 成果の意義 成果の概要(研究開発項目①;磁性変化デバイス)



### Ⅲ.研究開発成果(2)成果の意義

### 成果の概要(研究開発項目②;相変化デバイス)



Ⅲ.研究開発成果

### <sup>(2) 成果の意義</sup> 成果の概要(研究開発項目③:原子移動型スイッチ)



- 2. 大規模集積化技術を開発し、プログラム電圧ばらつきを0.19V以下に低減。
- ┃ 3. 同じ65nmノードで比較し、SRAMを用いたロジックセルに対し、セル面積1/4を実現。
  - 4. SRAMスイッチ版に対し遅延-65%、動作時電力-65%。市販低電力FPGAに対し、遅延-60%、消費電力-30%を実証。



### Ⅲ.研究開発成果(2)成果の意義

### \*\* 成果の概要(研究開発項目④:ナノカーボン配線)



Ⅲ. 研究開発成果

### <sup>(2) 成果の意義</sup> 成果の概要(研究開発項目5:ナノトランジスタ構造デバイス)



#### Ⅲ. 研究開発成果

### <sup>(2) 成果の意義</sup> 成果の概要(研究開発項目⑥:BEOL設計・製造基盤)



- Ⅲ. 研究開発成果
- (3) 知的財産権、成果の普及

## 知的財産権、成果の普及

|          |         | H22 | H23 | H24 | H25 | H26 | H27 | 計   |
|----------|---------|-----|-----|-----|-----|-----|-----|-----|
| 烸        | 国内      | 2   | 31  | 43  | 34  | 30  | 12  | 152 |
| 許出       | 外国、PCT※ | 0   | 4   | 27  | 28  | 31  | 16  | 106 |
| 順        | PCTから移行 | 0   | 0   | 0   | 0   | 13  | 1   | 14  |
| 特許       | 国内      | 0   | 0   | 0   | 2   | 6   | 9   | 17  |
| 登<br>録   | 外国      | 0   | 0   | 0   | 1   | 6   | 12  | 19  |
| 研究発表·講演  |         | 9   | 50  | 103 | 126 | 147 | 39  | 474 |
| 論文       |         | 0   | 2   | 6   | 9   | 22  | 13  | 52  |
| 新聞・プレス発表 |         | 0   | 2   | 10  | 12  | 3   | 0   | 27  |
| 展示会への出展  |         | 0   | 2   | 3   | 2   | 4   | 0   | 11  |
| 受賞実績     |         | 0   | 0   | 2   | 0   | 1   | 1   | 4   |

※Patent Cooperation Treaty :特許協力条約

<u>平成27年度11月12日現在</u>

### ユーザーフォーラム活動

#### 本プロジェクト成果の想定ユーザーへ、成果の普及と実用化に向けた協業関係構築を目的に、 「超低電力デバイスユーザーフォーラム」を設立し、活動を行った。 技術情報提供、サンプル貸与 評価情報フィードバック(開発方針・開発要求の情報共有) 成果の普及 アプリケーション議論 パートナーリング構築 提供可能サンプル・ボードと評価概要 ーフォーラム活動結果 ●訪問社数 第三期 第丨期 第Ⅲ期 Total 国内 海外 訪問社数 メモリ評価 47 21 26 처 PLD PLD ナハランジスタ構造デバイス 34 10 24 社 GPIO CPU HW股計試行 MRAM 原子移動型スイッチデバイス 14 11 3 社 メモリIF ユーザーへ 相変化デバイス 0 社 1 1 SRAM TRAM 提供可能な マイコン マイコン 磁性変化デバイス 1 1 0 社 SW設計試行 チップと ●ユーザーフォーラム登録会員数 UART UART UART 評価概要 SPI SPI SPI CPU CPU Total 国内 海外 CPU GPIO GPIO GPIO 登録会員数 9 0 9 一社 オフローダ SRAM SRAM SRAM ROM ROM ●サンプル提供社数 7+0/1P Total 国内 海外 サンプル提供社数 LEAP 基本性能評価用 ユーザーロジック評価用ボード 不揮発メモリ評価ボード 衦 3 3 0 提供可能ボード ボード(マイコン、PLD) ナハランジスタ構造デバイス 3 3 0 社 ユーザーロジック評価用ボード 原子移動型スイッチデバイス 0 社 1 1 V850 マイコン [ROM外付け] ● 原子SW内蔵ROM マイコン ●低電圧メモリとしてのMRAM、 0 社 相変化デバイス 1 1 (SOTB-CMOSベース) (SOTB-CMOS) TRAMの評価が可能なボードを提供 磁性変化デバイス 0 社 1 1 会員がプログラム書込みできる ・マイコンコントローラ (SOTB-CMOS) タ開示 ●サンプルのユーザー要求評価のデ 提供可能 評価ボード、チップを提供 ・原子SWプログラマブルI/F (〃) Total 国内 海外 ・MRAMマクロ、TRAMマクロ サンプル ● 48x48原子SWブログラマブル ● 64x64原子SWプログラマブル 要求評価データ開示 社 5 5 0 ロジック(Bulk-CMOSペース) ロジック ●実証アプリマイコンチップ、オフロー ナノトランジスタ構造デバイス 計 2 2 0 (SOTB-CMOS) 会員のRTLをLEAPが書込み、 ダマイコンチップ(原子SW-SOTB 融 原子移動型スイッチデバイス 3 3 0 衦 チップを提供 合技術、アナログ等各種 IP 集積) ●その他 (LPT-4, 4S) (LPT-6) (LPT-8) (LSIマスク) 原子移動型スイッチデバイス ューザーとのプロジェクトへ発展

24/32

Ⅲ.研究開発成果(4)成果の普及

### 技術移転/標準化活動

#### <u>技術移転</u>

研究開発項目⑥「BEOL設計・製造基盤(プラットフォ <u>ーム)開発」</u>のうち、「BEOLデバイス設計・製造基盤 (プラットフォーム)技術」を国立研究法人 産業技術 総合研究所(スーパークリーンルーム)に技術移転を 行った。

[BEOLデバイス設計・製造基盤(プラットフォーム)技術」

- ・ BEOLデバイス上に、配線層を形成するプロセスフロー 及び、各種プロセス装置の処理レシピ
- 多層配線のシート抵抗、配線間容量、ビア抵抗等 設計パラメータの技術情報



#### <u>標準化活動</u>

研究開発項目④「三次元ナノカーボン配線」におけるCNT単体抵抗評価成果をベースにして、平成25 年度から経済産業省国際標準化活動(テーマ名: ナノエレクトロニクスに用いるナノカーボン特性評 価に関する国際標準化)がスタートし、当技術研究 組合も参加・協力した。

同事業では、JEITAナノエレクトロニクス標準化 専門委員会、IEC(国際電気標準化会議)TC-113 (ナノエレ分科会)と連携して調査・提案活動を進め、 平成26年度には国際標準化すべき技術と評価項 目等の具体化を行って、IEC TC-113への標準化 提案Preliminary Work Item (PWI)に結び付いた。





LEAP Katagiri et al., J.J.A.P. (2012) 05ED02

平成26年度経産省委託標準化活動事業報告書より

### Ⅲ.研究開発成果(4)成果の普及

## **INC8 Best Poster Award (2012)**



Ⅲ. 研究開発成果 (4)成果の普及

## 2013 IWDTF Young Paper Award

受賞者:山本芳樹 (ナノトランジスタ構造デバイス研究グループ)

Impact of Charges and Dipoles on Mobility and VTH Variability in Poly-Si/High-k/SiON/Silicon on Thin BOX (SOTB) Transistor





#### Ⅲ. 研究開発成果 (4)成果の普及

# 2014 S3S Conference Best Paper Award 2015 COOL Chips XVIII Best Poster Award

S3S Conference 受賞者: 小池 汎平 (共同実施先 産業技術総合研究所) More than An Order of Magnitude Energy Improvement of FPGA by Combining 0.4 V Operation and Multi-Vt Optimization of 20k Body Bias Domains

COOL Chips 受賞者: 增山 滉一朗 (共同実施先 慶應義塾大学 天野研究室) Ultra Low Power Reconfigurable Accelerator CMA-SOTB-2



28/32

Ⅲ. 研究開発成果 (4)成果の普及

## **ADMETA AWARD 2014**

#### **ADMETA 2014 AWARD NOTICE**

8 Dec., 2014

The committee of Advanced Metallization Conference 2014 Asian Session has decided, following the evaluation process, give this year's awards to the following papers:

#### ADMETA AWARD

Authors: A. Isobayashi, M. Wada, B. Ito, T. Saito, D. Nishide, T. Ishikura, M. Katagiri, Y. Yamazaki, T. Matsumoto, M. Kitamura, M. Watanabe, N. Sakuma, A. Kajita and T. Sakai (Low-power Electronics Association & Project) Paper Title: CNT Via Integration with Highly Dense and Selective CNT Growth Paper Number: 4-5

#### TECHINCAL ACHIEVEMENT AWARD

Authors: Osamu Nakatsuka, Yunsheng Deng, Mitsuo Sakashita, and Shigeaki Zaima (Nagoya University) Paper Title: Formation of Epitaxial NiGe Layer on Ge(001) Substrate and Influence of Interface Structure on Schottky Barrier Height ADMETA2014において、最高賞の

Paper Number: 3-4

Authors: Hyun-Jung Lee<sup>1,</sup> Seung-Joon Lee<sub>1</sub>, Seungmin Yeo<sub>1</sub>, Yujin-Jang<sub>1</sub>, Taehoon Cheon ADMETA AWARDに選定された。

(授賞式は2015年9月) Paper Title: Atomic layer deposited Ru-Mn alloy film as a Cu direct plat Paper Number: 5-4

#### POSTER AWARD

Authors: Eiichi Kondoh, Yukihiro Tamegai, Mitsuhiro Watanabe and Lianhua Jin (University of Yamanashi) Paper Title: Selective Cu fill into nanopores using supercritical carbon dioxide Paper Number: P-2

An award ceremony will be held at the next ADMETA in 2015.

Ⅲ. 研究開発成果(4)成果の普及

### 第11回国際ナノテク会議(INC11) Best Poster AWARD



Tukim Monmote, Sumemote School right School "Improvement of magnetic-field angular dependence of critical current density for suppreseducting film by introducing disordered cristal gening as flux some centers"

Ⅲ.研究開発成果(4)成果の普及

### 成果掲載の新聞記事

記事等

30/32

スライドのみ

#### Ⅳ. 実用化・事業化に向けての見通しについて

## 実用化の可能性と事業化までのシナリオ



### 参考資料1 分科会議事録

#### 研究評価委員会

#### 「低炭素社会を実現する超低電圧ナノエレクトロニクスプロジェクト/ 低炭素社会を実現する超低電圧デバイスプロジェクト」(事後評価)分科会

#### 議事録

日 時:平成27年12月3日(木)9:30~18:00

場所:WTC コンファレンスセンター Room A

出席者(敬称略、順不同)

<分科会委員>

| 分科会長   | 伊藤 隆司  | 広島大学 ナノデバイス・バイオ融合科学研究所 客員教授            |
|--------|--------|----------------------------------------|
| 分科会長代理 | 松山 公秀  | 九州大学 大学院システム情報科学研究院 情報エレクトロニクス部門 教授    |
| 委員     | 大野 英男  | 東北大学 電気通信研究所長 省エネルギー・スピントロニクス集積化システム   |
|        |        | センター長 教授                               |
| 委員     | 吉川 公麿  | 広島大学 ナノデバイス・バイオ融合科学研究所長 教授             |
| 委員     | 新宮原 正三 | 関西大学・システム理工学部 機械工学科 教授                 |
| 委員     | 藤原 聡   | 日本電信電話株式会社 物性科学基礎研究所 量子電子研究部長 兼 ナノデバイス |
|        |        | 研究グループリーダー 主幹研究員(上席特別研究員)              |
| 委員     | 松澤 昭   | 東京工業大学、大学院理工学研究科 電子物理工学専攻 教育革新センター長 教授 |

<推進部署※メインテーブル着席者のみ>

山崎 知巳 NEDO 電子・材料・ナノテクノロジー部 部長

吉木 政行 NEDO 電子・材料・ナノテクノロジー部 統括研究員

波佐 昭則 NEDO 電子・材料・ナノテクノロジー部 主査

<実施者※メインテーブル着席者のみ>

増原 利明 超低電圧デバイス技術研究組合 専務理事 住広 直孝 (PL(H26 迄)) 超低電圧デバイス技術研究組合 研究本部 研究本部長 木村 紳一郎 (副 PL(H26 迄)) 超低電圧デバイス技術研究組合 研究本部 研究企画部 研究企画部長 株式会社東芝 研究開発センター 技監 柴田 英毅 (PL(H27)) (副 PL(H27)) 株式会社東芝 研究開発センター プログラムリーダー 國島 巖 杉井 寿博 超低電圧デバイス技術研究組合 研究本部 磁性変化デバイス研究グループ グループリーダー 長永 隆志 超低電圧デバイス技術研究組合 研究本部 磁性変化デバイス研究グループ 副リーダー 高浦 則克 超低電圧デバイス技術研究組合 研究本部 相変化デバイス研究グループ グループリーダー 浅尾 吉昭 株式会社東芝 研究開発センター 副リーダー(H27) 波田 博光 超低電圧デバイス技術研究組合 研究本部 電子移動型スイッチ研究グループ グループリーダー 酒井 忠司 超低電圧デバイス技術研究組合 研究本部 三次元ナノカーボン配線技術研究グループ グループリーダー(H26 讫) 梶田 明広 超低電圧デバイス技術研究組合 研究本部 三次元ナノカーボン配線技術研究グループ グループリーダー(H27) 杉井 信之 超低電圧デバイス技術研究組合 研究本部 ナノトランジスタ構造究グループ グループリーダー 蒲原 史郎 超低電圧デバイス技術研究組合 研究本部 ナノトランジスタ構造究グループ 主幹研究員

<評価事務局等※メインテーブル着席者のみ> 佐藤 義竜 NEDO 技術戦略研究センター 研究員 徳岡 麻比古 NEDO 評価部 部長 保坂 尚子 NEDO 評価部 統括主幹 三佐尾 均 NEDO 評価部 主査 議事次第

(公開セッション)

- 1. 開会、資料の確認
- 2. 分科会の設置について
- 3. 分科会の公開について
- 4. 評価の実施方法について
- 5. プロジェクトの概要説明
  - 5.1 「事業の位置づけ・必要性」及び「研究開発マネジメント」について
  - 5.2 「研究開発成果」及び「実用化等の見通し」について
  - 5.3 質疑応答

(非公開セッション)

- 6. プロジェクトの詳細説明(含む質疑)
  - 6.1 ロジック集積回路内1次メモリを対象とした、高集積・高速特性・高書き換え耐性などの機能を有する 超低電圧・不揮発デバイスの開発(①磁性変化デバイス)
  - 6.2 外部記憶の高速低電力データ転送を実現する、高集積・高速低電力書き込み特性などの機能を有する 超低電圧・不揮発デバイスの開発(②相変化デバイス)
  - 6.3 配線切り換えを可能とするスイッチを対象とした、低電流・高速書き換え、高オン・オフ抵抗比、 小面積などの機能を有する超低電圧・不揮発スイッチデバイスの開発(③原子移動型スイッチ)
  - 6.4 集積回路チップ内において、機能ブロックの三次元集積を実現するための、微細幅・超低電気抵抗、 超高アスペクト比配線・材料技術の開発(④三次元ナノカーボン配線)
  - 6.5 CMOS トランジスタの超低電圧動作、及びリーク電流抑制を同時に実現するための、低しきい値 ばらつきトランジスタを集積化するための技術開発、並びに、この技術を用いた高集積機能素子 における低電圧動作実証(⑤ナノトランジスタ構造デバイス)
- 7. 実用化、事業化の見通しについて(説明・質疑)
  - 7.1 富士通(株)/富士通セミコンダクター(株)
  - 7.2 三菱電機(株)
  - 7.3 (株)日立製作所
  - 7.4 日本電気(株)
  - 7.5 (株)東芝
  - 7.6 ルネサスエレクトロニクス(株)
- 8. 全体を通しての質疑

(公開セッション)

- 9. まとめ・講評
- 10. 今後の予定、その他
- 11. 閉会

#### 議事内容

(公開セッション)

- 1. 開会、資料の確認
  - ・配布資料確認(評価事務局)
  - ・出席者の紹介(推進部署、評価事務局)
- 分科会の設置について
   研究評価委員会分科会の設置について、資料1に基づき評価事務局より説明。
- 分科会の公開について 評価事務局より資料2及び3に基づき説明し、議題6. プロジェクトの詳細説明、議題7. 実用化、事業化の 見通しについて、及び議題8. 全体を通しての質疑を非公開とした。
- 評価の実施方法
   評価の手順を評価事務局より資料 4-1~4-5 に基づきパワーポイントで説明した。
- 5. プロジェクトの概要説明
  - 5.1 「事業の位置づけ・必要性」及び「研究開発マネジメント」について 推進部署より資料5-1に基づき説明が行われた。
  - 5.2 「研究開発成果」及び「実用化等の見通し」について 実施者より資料5-2に基づき説明が行われた。
  - 5.3 質疑応答

上記の内容に対し質疑応答が行われた。

【伊藤分科会長】 ありがとうございました。

ただ今のお二方の説明に対して、ご意見、ご質問等があればお願いします。

私から口火を切らせて頂きます。最初の説明の中で他機関のテーマと研究規模が図示されていましたが、

これを表面的に見ると、NEDOのプロジェクトは研究員数も予算も少ないように思います。

カウントの仕方が違うので、一概には比較できないでしょうが、他のプロジェクトと比較して本プロジェ クトのあり方は妥当だったのでしょうか。あるいは集中してやるための工夫や戦略的な考えがあれば、紹介 し頂けるとありがたいと思います。

【波佐主査】 他の研究機関は表面的にしか分からず、正直言って LEAP にお願いしている研究開発に相当する部 分も、どのぐらいの予算と人員でやられているのか分からないところがあります。ただ本超低電圧デバイス プロジェクトは加速も含めて予算を投入して、それなりの成果が出ているので、効果はあったと考えていま す。

また、本超低電圧デバイスプロジェクトだけではなく、NEDO、経済産業省も含めて、他の新しいデバイスの研究開発にも取り組んでいます。

次のフェーズとして、IoT に向けた来年度以降の新しいプロジェクトも含めて検討されています。

- 【山崎部長】 質問の趣旨をきちんと理解できていないかも知れませんが、NEDO のプロジェクトが予算規模と して小さい、人員が少ないということは、私はないと思っています。総事業費が 100 億円を超え、人員も 参加企業だけでなく共同実施先として多くの大学が入っているので、かなりの規模のプロジェクトだと理解 しています。
- 【伊藤分科会長】 このまま単純に比較することはできないと思いますが、この表を表面的に見ると、研究員数や 予算規模についてそういう感じを受けるので、このプロジェクトの規模は他と比べて妥当なのか、あるいは 集中的、重点的に行って、効率的にやるというお考えだったのかということです。

【住広 PL】 他の研究機関は組織全体なので、これに対比させると日本の場合は TIA 全体になると思います。研 究テーマに対するプロジェクトという意味では、資源の投入は十分だと思っています。また学会レベルでの 比較になりますが、他の研究機関に比べても貢献度は決して劣りません。

もう一つ重要なのは、どれだけの研究インフラを抱えているかということです。本プロジェクトの研究 インフラとしては、産総研のスーパークリーンルームに LSI の検証をする場があります。これは我々の研究 開発にとって不足のないものですし、他の研究機関より劣るものではないと思います。

- 【伊藤分科会長】 分かりました。ありがとうございました。
- 【松山分科会長代理】 研究費の100億円を費用対効果で見た場合、私は公的資金の投入としてそれほど小さいと は思いません。具体的な効果は先程のIoTで描かれたシナリオに対して、どこまで接近できたかということ にかかってくると思います。ここに関してご意見、自己評価等があれば、お聞かせいただきたいと思います。 例えば周辺回路やマクロの評価も含めた事業化への橋渡しというところでは、非常に成果が出ていると思 いますが、具体的なシナリオとして、それを使って産業として興すところまで、どのぐらい近づけたのかを

参考まで聞かせて頂ければと思います。

【波佐主査】 詳細は非公開セッションの7で紹介して頂けると思いますが、どこまで近づけたかという観点から 言うと、住広 PL から説明があったようにユーザーフォーラムを活用して、本プロジェクトの技術成果の紹 介をして、非常に良い印象を持って頂いています。

ただ、きちんと作れる状況がないと先に行けません。入口まで来ましたが、その先に行くために次の施策 が必要だというのが現状です。

【松山分科会長代理】 私もそれが非常に重要だと思っています。技術とその先のアプリケーションからの相互の フィードバックですが、例えば、モノあるいはシステムに持って行く時に残された課題について、ユーザー フォーラムでどういう意見が出たのでしょうか。

まだかなり厳しい状況だという意見なのか、あるいは製造歩留りが上がる等、将来の見通しがもう少し明 確に描ければ本格的に進められるという意見が出たのか、フィードバックの所で、どういうディスカッショ ンのやり取りがあったのか、聞かせて頂けますか。

【住広 PL】 ユーザーフォーラムのサンプル評価では、次のアクションに入るというユーザーの数は非常に限ら れていました。サンプル評価もそれなりの資源を投入しなければなりません。それは将来のビジネスに対す る先行リスクですが、研究開発でやられた技術のポテンシャルだけでは、そこを乗り越えてお客様にインセ ンティブを与えることができないという難しさがありました。

ただ、お客様が手を出して来るところに何らかの支援があれば、そこのサイクルがうまくつながると思い ます。

- 【松山分科会長代理】 リスクに関しては委託製造を考える企業も一部あったと思います。その場合はライセンス で収益を取るという考え方もあると思いますが、自社ではリスクが大きいので、例えば、製造は外注して、 部品調達の形で少しでもシステム化の目途をつけるとか、具体的なモノを作るというのもかなり難しい状況 ですか。
- 【住広 PL】 システム側のユーザーにとっては部品調達になりますが、部品が調達できる環境が出来て初めて 事業としての取り込みを考えるフェーズになります。その意味では、未だそういうフェーズに至っていま せん。半導体メーカー、ものづくりを生業とする企業は、半導体のビジネスが回り始める時の投資が非常に 大きいので、ものづくりそのものを興すのは、そこを乗り越える難しさがあります。

ファウンドリとしての専業メーカーは、国内にもいくつかありますし、海外にも大きなところがあります が、ここと新たなビジネスモデルでの協業を模索することは、このテーマの事業化の中で検討されています。 これについては最後のセッションで話があると思います。

【増原専務理事】 追加します。応用を想定してユーザーと話をする場合、一つのグループの成果を応用する場合

は議論がしやすいのですが、複数になった途端に難しくなります。

組合としては、ずいぶん各成果の応用について組合外部の方とも話し合いをしましたが、企業のように製 品に責任を持ってお客様とコンタクトすることは難しい面がありました。

例えばトランジスタグループの技術だけ使用する顧客なら割と入りやすいのですが、トランジスタと原子 スイッチを用いたプログラムロジック (FPGA) をオンチップにするようなアプリケーションでは、議論は 出来ても、この二つを同じ場所で商売として生産できる所まで持って行かなければいけないという問題があ ります。

さらに IoT になると、どこにアプリケーションを想定して、どういう機器につなぐかということになりま す。インテルもコンソーシアムを作ろうとしていますが、そこまで持って行く為には、もう少し別の努力が 要ると思います。

【大野委員】 中間評価の時はいなかったので、枠組みについて簡単に質問させて頂きます。ここで言う低電圧化 は0.4Vを目標にしていますが、これは電源電圧ということでよろしいですか。 ロジックから大容量ストレージまでのピラミッドの絵で、途中の抵抗変化型不揮発デバイスは全部バック エンドに入れるという説明でしたが、電源電圧が 0.4V だと、個々のバックエンドのデバイスにかけられる 電圧はもっと低くなります。それを念頭に置いた全体の目標を立てて実行していると理解してよろしいでし

ようか。

- 【住広 PL】 必ずしもそうではありません。ただ読み出しに関しては、0.4V で動かすことを前提に考えています。 実際に 0.4V で必ず抵抗変化を起こせるかということでは、非常に近い所まで行っているのが MRAM です。 これは書き換えも含めて、非常に低電圧で出来るようになっています。あとの二つのデバイスは、もう少し 高いところにあります。
- 【大野委員】 そうするとデバイスを2種類に分けなければいけないのですか。0.4VのVDDできちんと動く範囲 に近づけられるものと、不揮発を上手に使って将来は0.4Vにするものと、2群に分けて見て行く べきだという視点でよろしいですか。
- 【住広 PL】 電圧の定量的な意味というのは絶対的なものではありません。ですから超低電力を目指すというこ とで、目標として 0.4V を挙げています。やらなければならないのは、低電力でどれだけたくさんの仕事が 出来るかです。そういうことで、この目標をとらえています。
- 【大野委員】 もう1点は、先ほど話題になった他研究機関の開発状況です。他国でもさまざまなコンソーシアム が出来ているので、われわれも産官学連携できちんとやらなければいけないという位置付けをお話し頂きま したが、これからも同じ体制で続けて行く組織が多いと思います。

LEAP は大変素晴らしい成果を上げたと思いますし、顧客との対話も始まっていますが、今後もこういう 体制を維持できるのか、産官学連携の拠点として更に発展できるのかという点について、考えをお聞かせ頂 ければと思います。

- 【住広 PL】 LEAP はこのプロジェクトをやるために作られた研究組合なので、当初の計画通りプロジェクト終 了をもって解散しました。ですから今後はLEAP としての活動はありません。ここで作り上げられた技術の 事業化、産業化に関しては、テーマを中心的に推進した個々の企業に委ねられます。ユーザーフォーラムで 構築されたお客様との関係は、個社の活動に承継されています。
- 【大野委員】 そうすると他研究機関との比較という意味では、今後は産官学連携の拠点を、NEDO、経産省、あるいは政府として考えなければいけないと理解すれば良いでしょうか。
- 【山崎部長】 住広 PL から説明があったように、LEAP 自体は解散して、実用化・事業化は個別の企業に委ねる 形になっていますが、実用化まで時間のかかるテーマがあることも事実です。来年度は LEAP 関係の予算要 求はありませんが、IoT 絡みの別の研究開発プロジェクトの中で継続できる形にする等、いくつかやり方が あるのではないかと考えています。

【新宮原委員】 違う視点から意見を申し上げます。わが国の半導体産業は苦しくなって来て、ここ数年いろいろ と事業の変革が起きていますが、最大の危機は若手技術者の養成という問題だと思います。大学の学生数が 急に減ったわけではありませんが、就職先がないとか、電子デバイスを学んだ学生が別の分野で職を求めな ければいけないということが起こっています。

こういうプロジェクトで大学と共同研究をすると、学生が企業で研究や開発をしたいと思い始めて若手技 術者が育って行くと思います。あるいは企業研究者もだんだん年を取って来て、中高年が主体の場合も結構 あるという話を聞きます。

私が他研究機関の開発状況のところで気になったのは、LEAP の 55 名という研究者数です。1 テーマで は 10 名ぐらいになりますが、これは企業の研究者だけでしょうか。大学の共同研究者も入っていて、若手 研究者もある割合で入って、きちんと養成されているのでしょうか。これで Ph.D.を取った学生はいるので しょうか。

本来のNEDOのプロジェクトの目的とは違うかもしれませんが、若手技術者の養成という立場で見ると、 ここは非常に大事な視点だと思うので、ここに関してコメントを頂ければと思います。

【住広 PL】 先ず最大時 55 名という研究員数は、LEAP に参加した研究員の数です。共同実施先の大学、他研究 機関の人たちは含まれていません。大学の若い研究者については、関わっていると理解しています。 LEAP の中の年齢構成は、正しくは理解していません。それぞれの企業で研究者が高齢化しているという

ことは、少し垣間見える気はしますが、若い研究者が全くいないわけではありません。それこそ私の子ども と同年代の研究者も参加しています。

【吉川委員】 このプロジェクトの意義と効果について質問させて頂きます。日本の技術優位性による産業競争力 強化が大目的で、それに対して効果のシミュレーションをすると、33兆円規模に対してマイコン、メモリを 足して2兆円という計算ですが、直感的に少し小さいような気がするので、2兆円ということに対してコメ ントを頂きたいと思います。

もう一つは、ユーザーフォーラムでサンプル依頼が非常に少なかったという点です。正直に言って頂いて 良いと思いますが、プロセスデザインキット (PDK) もしくはデバイスパラメータを提供できる形になって いるのかどうかが気になります。すなわちデバイスを使う側から見て使いやすくなっているかということも 含めて、考慮しているかどうかです。この2点についてコメントを頂きたいと思います。

- 【波佐主査】 1 点目の経済効果に関しては、実際の商品として出さないと具体的に読めないところはありますが、 超低電圧デバイスの技術が普及して、2020 年に 30%の規模で入った時の効果として計算しています。これ が正しいかどうかは正直に言って分らないのですが、これを一つの目標として進めて、これ以上の成果普及 を図ろうと、NEDO、LEAP が一緒になって、ユーザーフォーラムの取り組みを含め、研究組合員各社の出 口以上の可能性を模索して、2 兆円以上の経済効果を期待しながら研究開発を進めて来ました。
- 【山崎部長】 効果の大小を測るのは難しいと思いますが、投入に対するアウトプットについて、我々は「研究 開発プロジェクトに投入した予算に対して獲得できた市場規模」という見方をすることがあります。 100億円の投入に対して2兆円ということですと1%に満たない程で、企業の売上高と研究開発費の比率 で言うと、エレキ産業の場合は3~4%だと思うので、そこと比較するとかなりの効果が出ていると思います。 もちろん国の予算だけを使っているわけではなくて、大学や企業の持ち出しの部分もありますから、それ
  - も加味しなければいけませんが、国の予算と想定される獲得市場規模だけを見れば、そんなに悪くないと 考えています。
- 【吉川委員】 その点に関して追加質問です。今のお答えは確かにその通りで、118億円つぎ込んで2兆円儲かる のだから文句はないだろうということだと思いますが、私の質問は少し意味が違います。

日本の産業競争力強化は他者があって議論すべきことです。ヨーロッパ、アジアの国々も含めて全体市場 規模が33兆円と予想されていて、そこに対してターゲットを絞った時に、「100億円しかもらっていないか ら2兆円で勝負します」というのではなく、もう少し広い目で見て「この分野を取ろう」という戦略的な アプローチはあるのかという意味でお尋ねしたつもりです。

【住広 PL】 とても難しいご質問で答えに窮するところがありますが、本プロジェクトは、この市場だからこの 技術を作り上げるという従来のリニアモデルで産業化につながる研究開発とは少し違うと思います。技術の 持つポテンシャルを最大限に引き出して、技術の開発とともに使われる市場を探すというのが、この研究で やられたことだと私はとらえています。ここの市場規模云々はあまり意味のない数字だと考えています。

ユーザーフォーラムに関しては、資料 24 ページに提供可能なサンプル・ボードがあります。ここで提供 したのは SOTB で作ったマイコンのプロトタイプ、原子スイッチで作ったプログラマブルロジック (FPGA) のプロトタイプ、マイコンに原子スイッチを ROM として入れ込んだチップ、マイコンに原子スイッチの FPGA をアクセラレータとして内蔵させたテストチップです。

このチップを触るために、お客様にソフトを組んでもらいます。要はソフトウェア設計を試行することが できるサンプルです。原子スイッチの FPGA に関しては、高度な技術を持つところでないとだめですが、 RTL レベルで、お客様が実現したいハードウェアを設計したものを、実際にチップにマッピングして動作さ せることができます。そういうハードウェアの設計試行ができるサンプルとして提供しています。 設計のプラットフォームとして PDK を提供して、お客様に直に設計してもらうことは、このフォーラム で提供するサンプルとしてはやっていません。そうなると触れる人が本当に限られてくるからです。

【山崎部長】 一つ追加します。市場規模の数字に意味がないわけではないと思いますが、確かに他国、国内の研究機関が何をやっているかという俯瞰的な押さえ方をしてプロジェクトの戦略を考えなければいけません。 NEDOでは昨年の4月から技術研究戦略センターを作って、もう少し戦略性を持ったプロジェクトの 企画・立案をやって行こうという動きをしています。もちろん技術動向だけではなく、将来期待される市場 規模、勝つための戦略をまとめて、プロジェクトを立ち上げて行こうという動きになっています。

【藤原委員】 事後評価から初めて参加させて頂きましたが、0.4Vの回路動作は素晴らしい技術だと思います。実 用化のところで1点質問させていただきます。

ユーザーフォーラム活動で海外の訪問社数が掲載されていますが、これだけの高い技術なので、日本でう まく行かないのであれば海外ファウンドリなど、世界でチャンスがあるのではないかと思います。この訪問 は、実際にはどういう形でやられたのでしょうか。また海外の展示会出展等の活動は、どのぐらい精力的に、 本気でやられているのでしょうか。

あとは成果自体が海外でどう評価されているかというメジャーがあれば伺いたいと思います。

【住広 PL】 海外に関しては、これだけのためのプロモーション活動はやられていません。国際学会に参加した 時に、その場で海外メーカーと面談して技術の紹介やディスカッションをしています。いま海外は 26 社と カウントしていますが、そういう形で議論しています。

紹介した技術に対しては、定量的ではないのですが、印象としては海外企業の方が強い関心を示す傾向 にあると思います。具体的な行動に移ったかというと、LEAPの活動の中ではそれ以上の進展は出ていま せん。ただ個々の企業に出来たパイプがつながっているので、その先発展しているかどうかは、最後のセッ ションで企業から話を伺えたらと思います。

【松澤委員】 このプロジェクトは中間評価の時もかなり良い成果が出ていると感じましたが、今日も技術的には 満点というか、目標をほとんど達成しています。大事なのは、始めたころよりも技術の社会的な意味合いが 高くなっているところだと思います。

ビッグデータ、IoT と言われますが、ローパワーに対する深刻な危機感から低電圧への要求が明確になっています。メモリに関しては、いまビッグデータを取り扱おうとするとロジックベースというよりも、先ず メモリが革新して、例えばユニファイドメモリをベースとしたシステムを作る方向に来ています。

具体的には、インテルが FPGA メーカーを買収したのも、マイクロプロセッサでは処理できないので

FPGA ベースの処理でやろうという戦略があるからです。そう考えると、この技術の殆どが世の中の方向性に非常に合致していると思います。

そこで質問の1点目は、日本メーカーだけではなく、マーケットで強い世界のメーカーと協業できないか ということです。

それから私は内閣府の ICT ワーキングの委員をやっています。ビッグデータ、AI、IoT 等、各省庁のプロ ジェクトが紹介されてレビューしていますが、ほとんどがソフトウェア、システムの話で、集積回路なり、 半導体なり、それと絡めてデバイスをどう開発するかというストーリーが少し弱いように思います。私は この技術開発の活動を知っているので、もう少し国全体の ICT 政策とリンクさせて、期待感を喚起して行く 活動も必要ではないかと感じています。

2 点目の質問は、国全体の政策の中で、この技術の位置付けをもう少し高められないかということです。 【伊藤分科会長】 非常に重要なところですが、時間がないので、お答えは簡単にお願いします。

【住広 PL】 海外との連携に関しては、LEAP の活動の中でそこまで広げることは出来なくて、顧客との関係を 作る所までです。ここから先は各企業で進めて行きます。最後のセッションでそれなりのことを答えてくれ るのではないかと思います。

各省庁で連携を取った大きな構想の研究開発は、本プロジェクトの範囲を超えているので議論はできませんが、TIAを中心とした議論の中では、そういう構想の議論にも少し入り込んで行きました。ただ、その先までは出来ていません。

【山崎部長】 2点目について手短に補足します。ICT はソフト寄り、システム寄りで、こちらはデバイス寄りに なっていると思いますが、国を挙げて IoT の取り組みを強化するということで総務省と経産省が IoT コン ソーシアムを作って、いま 1000 社ぐらい参加しつつあると聞いています。

ハードとソフトを分けて考えるのではなくて、ある社会実装を想定して、うまく要素技術を組み合わせる という構想が IoT 社会の実現に向けて動き出しています。そういう取り組みを見れば、松澤委員のご懸念は 少し解消されるのではないかと期待しています。

【伊藤分科会長】 ありがとうございました。まだあろうかと思いますが、予定の時間が過ぎていますので、ここで休憩に入らせていただきます。

(非公開セッション)

- 6. プロジェクトの詳細説明(含む質疑)
- 7. 実用化、事業化の見通しについて(説明・質疑)
- 8. 全体を通しての質疑

省略

(公開セッション)

9. まとめ・講評

- 【伊藤分科会長】 それでは議題 9「まとめ・講評」に入ります。松澤委員から始めて最後に私ということで講評 をお願いします。
- 【松澤委員】 私は中間評価から参加させて頂いていますが、中間評価の時は技術的な課題と並んで、具体的に ビジネス、事業をどう持って行くかというところに、かなり課題があったような気がします。

それで今日は心配して来ましたが、事業化については各社のロードマップ等にもかなりしっかり組み込ま れていますし、前回と違って世の中が合って来たというか、用途がかなり見えて来たのではないかと思いま す。このプロジェクトの価値が出て来る機運にあるのではないかと感じるので、ぜひ技術を事業に結び付け て頂きたいと思います。

メモリは数メガビットレベルでまだ少し課題があるようです。今はギガビットの時代なので、量産に向け てやることは結構あるだろうと思いました。相変化は少し時間もあるようですが、5年ぐらいはすぐ経つの で、ぜひ技術を磨き上げて頂きたいと思いました。

メモリの技術の磁気センサへの応用は中間の時は無かったような気がしますが、派生的にいろいろな技術 を使って行くのは大事なことだと思います。私の経験では、同じ技術でもアプリケーションが違うと価値が 数倍違うので、派生的な技術も軽視しないで、是非、用途開発をして頂けたらと考えます。どうもありが とうございました。

【藤原委員】 本日ご説明を頂いた皆さん、どうもありがとうございました。皆さんが非常に高い技術に取り組ん でいることに非常に感銘を受けました。全部は挙げませんが、例えば 0.4V 動作のシリコンの SOI を使った デバイスは、シリコンなので動いて当たり前かもしれないけれども、回路としてきちんと動く所まで作られ ています。

原子スイッチはだいぶ前から学会で拝見していましたが、今回示されたように集積のレベルまでしっかり 出来ていることに非常に感心しました。また TRAM は新しい材料として非常に魅力的で、インテル・マイ クロンの PRAM に負けないようなメモリが日本で実現出来れば良いと強く感じました。

実用化・事業化の見通しについては、総論としては少し温度差を感じる部分もありましたが、線表が非常 にしっかり出来ている企業もあって、今回のプロジェクトで開発された技術が将来のロードマップの中の技 術につながる期待を感じることが出来ました。

今後 NEDO がどう関わって来るのかは議論になりませんでしたが、是非このプロジェクトの成果を生か して頂きたいし、NEDO でサポート出来ることがあれば、やって頂ければと思います。

【新宮原委員】 非常に興味深く聞かせて頂きましたし、各会社の方がものすごく努力されていると感じました。

私もここ数年 TRAM をウォッチングしていて、非常におもしろいと思っています。1メガ、2メガのデバ イスを作って、更にギガに向けてということになると、いろいろな障害があると思いますが、ぜひ事業化に 向けて頑張って頂きたいと思います。ReRAM と比べてどうなのかと思いながら聞いていましたが、恐らく ReRAM よりも低消費電力という特性が出るのではないかと思っています。

私はもともと配線屋だったので、カーボン系ナノ配線に関しては懐疑派の1人です。カーボンナノチュー ブが出て20年近く経ちますが、まだデバイスと配線に役に立たないと思っていました。

しかし今日のお話を聞いて、ついに役に立ちそうになって来たと思いました。ただしナノチューブの CVD 成長はバラつきがたくさんあるので、その制御が大変だろうと思います。2020 年ごろの実用化を考えておら れるようですが、ぜひ頑張って頂きたいと思います。

それからプロジェクトの途中で会社の状況が変わって、ファブを持たない会社が何社か出てしまったという問題があります。これからの展開をいろいろ考えておられますが、外国の会社が技術に興味を持って取引をしたいと言って来るとか、一部の技術を買いたいという話が出て来そうな気がします。そういう時は国内だけに閉じこもらずに、ビジネスとしてしっかりと考えた方が良いと思います。

【吉川委員】 2010~2015 年まで、非常に長い間デバイス技術として開発に努力されて、きわめて高いレベルで 完成されたと考えています。先ず開発に携わった方々に深く敬意を表したいと思います。

私もLEAPの最初のころから見ていますが、特に中間評価の時に心配していたのは、やはり事業化戦略で した。各社の親会社が本当に面倒を見てくれるのかどうか心配でしたが、今日のお話を伺うと各社とも非常 に明確な事業化計画を策定しているので、NEDOプロジェクトとしての意味が非常にあったと考えています。 実際にビジネスとしてお金につながるかどうかは別の問題です。とにかくプロジェクトとして非常にうま く行ったのではないかと考えています。皆さんのご努力に感謝したいと思います。

【大野委員】 今回お話を伺って、非常に高いレベルの技術を開発された素晴らしいプロジェクトだったと改めて

思いました。皆さん事業化についても触れていますが、ある見通しが立って、かつ位置付けが出来るというのは素晴らしいことだと思います。これは時代の流れがそうなって来て、IoT、ビッグデータとここで設定された超低電圧デバイスが、最後に非常に良い形、時代の要請に応える形になったのだと思います。

これも皆さんが言われていることですが、国内に閉じこもっていると、中々ビジネスの展開が出来ません。 これから海外勢といかに付き合って行くか、いかに巻き込んで行くかということが重要になると思います。

一方で、国プロは税金を使います。会社もそうかも知れませんが、NEDOも説明責任が出て来ると思いま す。個別のプログラムとか事業という意味ではなくて、こういう時代に国プロを広い意味で日本の富につな げて行く仕組み、考え方は、技術だけではなくてさまざまなことが要求されて、我々はそれに応えなければ いけないということを、あらためて強く感じました。

今回の技術に関して言えば、300mm でさまざまなバックエンドのデバイスを試せたことが大きかったと 思います。今後それをどうして行くかというのは、このプロジェクトの外になると思いますが、このプロジ ェクトが良い成果を上げれば上げるほど、これからどうやるかを考えていかなければいけないと思います。

いずれにせよ、非常に高いレベルの成果を上げていることを、今回聞かせて頂きました。どうもありがとうございました。

【松山分科会長代理】 5年ないし6年という限られた期間に、すべて最終目標達成ということで、集中研究体制 の強みを生かして非常に高い水準の技術が達成されたのではないかと思います。

特に今回のプロジェクトでは、周辺回路やシステムの部分まで総合的な取り組みの中に入れて、最終的に はマクロレベルでの評価、あるいはプロトタイプの評価まで進んでおり、非常に実効のある成果が得られた のではないかと思います。いま取り組んでいる内容は省電力ということで非常に公益性の高い分野だと思い ます。その意味でも、NEDOを中心とした取り組みは高く評価されるべきではないかと思います。

今回最終的なところを振り返ってみると、実用化あるいは非常に大規模な商品化まで進める時の現状との 距離感を若干認識した部分があったのではないかと思います。この辺はこれからの課題になって来ると思う ので、プロジェクトは終了しても、研究期間に得られたいろいろなノウハウや意識の共有を今後も継続して、 より高い成果が得られることを期待したいと思います。

この間震災もありましたが、最後までミッションの遂行に尽力された皆様に敬意を表したいと思います。 【伊藤分科会長】 半導体産業の外部環境が、ここ5年で大きく変わっている中で、最初に設定した目標に向けて、 プロジェクトー丸となって、ぶれずに目標を達成したことに敬意を表したいと思います。

本プロジェクトは材料、現象など基本的な研究から始めて、それをデバイスレベル、集積化、量産評価まで持って来ています。過去のプロジェクトを見てもこれだけ奥深く実用に近い所まで持って来たプロジェクトはあまりないような気がします。これはプロジェクトのマネジメントが素晴らしかったこと、非常に優秀な研究者が集まって尽力されたことによるのではないかと思います。

これから量産化に向けて、いろいろ課題はあると思いますが、これも各企業が真摯に実用化を考えていることを説明して頂いたので、今後に大いに期待したいと思います。

これからわが国も、知財戦略が重要になって来ると思います。特許もたくさん取られて、受け入れ企業で 活用して行くと思いますが、プロジェクトの中に知財戦略やライセンス、特許をどう活用して行くかという ことを盛り込むという議論があれば、なお良いと思います。これは、このプロジェクトに限ったことでは ありません。

全体として大変素晴らしい技術レベルまで持って来られたことに敬意を表します。どうもありがとう ございました。

それでは推進部長、プロジェクトリーダーから最後に一言ございますか。

【山崎部長】 今日は一日、本当に真摯にご議論頂きまして、どうもありがとうございます。また最後の講評では 大変多くのお褒めの言葉を頂きまして、誠にありがとうございます。 私自身も特に最後の各企業の事業化に向けた発表を聞いて、これまでとは違ってずいぶん元気のあるプレ ゼンを聞くことが出来たという印象を持ちましたし、本当に心強く思った次第です。

先程もお話があったように、本当に優秀な方が多いのではないかと思いますが、ここまで持って来られた PL、サブPL、グループリーダーはじめ研究者の皆様方に心から敬意を表したいと思います。

特に実用化・事業化のところは、中間評価と比べてステップアップ出来たという評価を頂いたと思います。 分科会長からお話があったように、半導体業界の事業環境が非常に変化している中で、難しいかじ取りを求 められて来たと思います。そういう中で各社のご努力でここまで持って来たということですが、こういう技 術が生かされる時代になっていると思います。

生まれる時代は選べないと言いますが、LEAPで生まれた技術は、ちょうど良いところに生まれたという 状況にあると思います。キーワードとして IoT という言葉が何度も出て来ましたが、来年度以降、NEDO で も IoT の研究開発プロジェクトを担って行くことになると思います。

実用化までギャップのある所は、こういう別の形の支援によって埋められるよう、NEDOとしても精一杯 サポートして行きたいと思います。本日はどうもありがとうございました。

【住広 PL】 長い時間ありがとうございました。我々のやったことを細かく見て、適切なご指導を頂き、良い所 は褒めて頂いて、今後の活動への大きな後押しになると思います。中間評価を始め、いろいろな所で皆様に ご指導頂いたことが成果につながったと思います。また NEDO の絶大なご支援があって、これだけの成果 を上げることが出来たと思います。

技術の事業化・産業化はそれぞれの企業に委ねられますが、そこにもぜひ皆様のご指導、ご支援をお願い したいと思います。本日はどうもありがとうございました。

10. 今後の予定、その他

11. 閉会

#### 配布資料

- 資料1 研究評価委員会分科会の設置について
- 資料2 研究評価委員会分科会の公開について
- 資料3 研究評価委員会分科会における秘密情報の守秘と非公開資料の取り扱いについて
- 資料 4-1 NEDO における研究評価について
- 資料 4-2 評価項目・評価基準
- 資料 4-3 評点法の実施について
- 資料 4-4 評価コメント及び評点票
- 資料 4-5 評価報告書の構成について
- 資料 5-1 プロジェクトの概要説明資料(公開)事業の位置づけ・必要性/研究開発マネジメント
- 資料 5-2 プロジェクトの概要説明資料(公開)研究開発成果/実用化等の見通し
- 資料 6-1-1~ プロジェクトの詳細説明資料(非公開)研究開発成果 各テーマの研究開発成果の詳細
- 資料6-1-5
- 資料 6-2-1~ プロジェクトの詳細説明資料(非公開)実用化・事業化の見通しについて
- 資料6-2-6
- 資料7 事業原簿(公開)
- 資料8 事業原簿一補足資料(非公開)
- 資料9 今後の予定
- 参考資料1 NEDO 技術委員・技術委員会等規程
- 参考資料2 技術評価実施規程

以上

### 参考資料2 評価の実施方法

本評価は、「技術評価実施規程」(平成15年10月制定)に基づいて実施する。

国立研究開発法人新エネルギー・産業技術総合開発機構(NEDO)における研究評価の手 順は、以下のように被評価プロジェクトごとに分科会を設置し、同分科会にて研究評価を行 い、評価報告書(案)を策定の上、研究評価委員会において確定している。

● 「NEDO 技術委員・技術委員会等規程」に基づき研究評価委員会を設置

● 研究評価委員会はその下に分科会を設置



1. 評価の目的

評価の目的は「技術評価実施規程」において

● 業務の高度化等の自己改革を促進する

● 社会に対する説明責任を履行するとともに、経済・社会ニーズを取り込む

● 評価結果を資源配分に反映させ、資源の重点化及び業務の効率化を促進する

としている。

本評価においては、この趣旨を踏まえ、本事業の意義、研究開発目標・計画の妥当性、計画を比較した達成度、成果の意義、成果の実用化の可能性等について検討・評価した。

2. 評価者

技術評価実施規程に基づき、事業の目的や態様に即した外部の専門家、有識者からなる委員会方式により評価を行う。分科会委員選定に当たっては以下の事項に配慮して行う。

- 科学技術全般に知見のある専門家、有識者
- 当該研究開発の分野の知見を有する専門家
- 研究開発マネジメントの専門家、経済学、環境問題、国際標準、その他社会的ニー ズ関連の専門家、有識者
- 産業界の専門家、有識者

また、評価に対する中立性確保の観点から事業の推進側関係者を選任対象から除外し、また、事前評価の妥当性を判断するとの側面にかんがみ、事前評価に関与していない者を主体 とする。

これらに基づき、委員を分科会委員名簿の通り選任した。

なお、本分科会の事務局については、国立研究開発法人新エネルギー・産業技術総合開発機 構評価部が担当した。

3. 評価対象

「低炭素社会を実現する超低電圧ナノエレクトロニクスプロジェクト/低炭素社会を実 現する超低電圧デバイスプロジェクト」を評価対象とした。

なお、分科会においては、当該事業の推進部署から提出された事業原簿、プロジェクトの 内容、成果に関する資料をもって評価した。 4. 評価方法

分科会においては、当該事業の推進部署及び実施者からのヒアリングと、それを踏まえた 分科会委員による評価コメント作成、評点法による評価及び実施者側等との議論等により評 価作業を進めた。

なお、評価の透明性確保の観点から、知的財産保護の上で支障が生じると認められる場合 等を除き、原則として分科会は公開とし、実施者と意見を交換する形で審議を行うこととし た。

5. 評価項目·評価基準

分科会においては、次に掲げる「評価項目・評価基準」で評価を行った。これは、NEDO が定める「標準的評価項目・評価基準」をもとに、当該事業の特性を踏まえ、評価事務局が カスタマイズしたものである。

評価対象プロジェクトについて、主に事業の目的、計画、運営、達成度、成果の意義、実用化に向けての取り組みや見通し等を評価した。
### 資料4-2

# 「低炭素社会を実現する超低電圧ナノエレクトロニクスプロジェクト/ 低炭素社会を実現する超低電圧デバイスプロジェクト」に係る

# 評価項目・評価基準

### 1. 事業の位置付け・必要性について

(1) NEDOの事業としての妥当性

- ・ IT イノベーションプログラムの目標達成のために寄与しているか。
- ・ 民間活動のみでは改善できないものであること、又は公共性が高いことにより、NED Oの関与が必要とされる事業か。
- ・ 当該事業を実施することによりもたらされる効果が、投じた予算との比較において十分であるか。
- (2) 事業目的の妥当性
- 内外の技術開発動向、国際競争力の状況、エネルギー需給動向、市場動向、政策動向、 国際貢献の可能性等から見て、事業の目的は妥当か。

### 2. 研究開発マネジメントについて

- (1) 研究開発目標の妥当性
- ・ 内外の技術動向、市場動向等を踏まえて、戦略的な目標が設定されているか。
- ・ 目標達成度を測定・判断できる具体的かつ明確な開発目標を設定しているか。
- (2) 研究開発計画の妥当性
- 目標達成のために妥当なスケジュール、予算(各個別研究テーマごとの配分を含む)となっているか。
- ・ 目標達成に必要な要素技術を取り上げているか。
- ・ 研究開発フローにおける要素技術間の関係、順序は適切か。
- ・ 継続プロジェクトや長期プロジェクトの場合、技術蓄積を、実用化の観点から絞り込ん だうえで活用が図られているか。

(3) 研究開発実施の事業体制の妥当性

- 真に技術力と事業化能力を有する企業を実施者として選定しているか。
- ・ 適切な研究開発実施体制になっており、指揮命令系統及び責任体制が明確になっている か。
- ・ 目標達成及び効率的実施のために必要な実施者間の連携が十分に行われる体制となって いるか。
- ・ 知的財産取扱(実施者間の情報管理、秘密保持、出願・活用ルール含む)に関する考え 方は整備され、適切に運用されているか。

#### 参考資料2-4

- (4) 研究開発成果の実用化・事業化に向けたマネジメントの妥当性
- ・ 成果の実用化・事業化につなげる戦略が明確になっているか。
- ・ 成果の実用化・事業化シナリオに基づき、成果の活用・実用化の担い手、ユーザーが関 与する体制を構築しているか。
- ・ 全体を統括するプロジェクトリーダーが選任されている場合、成果の実用化・事業化シ ナリオに基づき、適切な研究開発のマネジメントが行われているか。
- ・ 成果の実用化・事業化につなげる知財戦略(オープン/クローズ戦略等)や標準化戦略が 明確になっており、かつ妥当なものか。
- (5) 情勢変化への対応等
- ・ 進捗状況を常に把握し、社会・経済の情勢の変化及び政策・技術動向等に機敏かつ適切 に対応しているか。

3. 研究開発成果について

(1) 目標の達成度と成果の意義

- ・ 成果は目標を達成しているか。
- ・ 成果は将来的に市場の拡大あるいは市場の創造につながることが期待できるか。
- ・ 成果は、他の競合技術と比較して優位性があるか。
- ・ 目標未達成の場合、達成できなかった原因が明らかで、かつ目標達成までの課題を把握 し、この課題解決の方針が明確になっているなど、成果として評価できるか。
- ・ 設定された目標以外に技術的成果があれば付加的に評価する。
- ・世界初、世界最高水準、新たな技術領域の開拓、又は汎用性のある成果については、将
   来の産業につながる観点から特に顕著な成果が上がっている場合は、海外ベンチマーク
   と比較の上で付加的に評価する。
- ・ 投入された予算に見合った成果が得られているか。
- ・ 大学又は公的研究機関で企業の開発を支援する取り組みを行った場合には、具体的に企業の取り組みに貢献しているか。
- (2) 知的財産権等の取得及び標準化の取組
- 知的財産権等の取扱(特許や意匠登録出願、著作権や回路配置利用権の登録、品種登録 出願、営業機密の管理等)は事業戦略、又は実用化計画に沿って国内外に適切に行われ ているか。
- (3) 成果の普及
- ・ 論文等の対外的な発表は、将来の産業につながる観点から戦略的に行われているか。
- ・ 成果の活用・実用化の担い手・ユーザー等に対して、適切に成果を普及しているか。また、普及の見通しは立っているか。
- ・ 一般に向けて広く情報発信をしているか。

#### 参考資料2-5

4. 実用化・事業化に向けての見通し及び取り組みについて

本項目における「実用化・事業化」の考え方 当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始されること であり、さらに、当該研究開発に係る商品、製品、サービス等の販売や利用により、企業 活動(売り上げ等)に貢献することを言う。

(1)成果の実用化・事業化の見通し

- ・ 産業技術としての見極め(適用可能性の明確化)ができているか。
- ・ 実用化に向けて課題が明確になっているか。課題解決の方針が明確になっているか。
- ・ 成果は市場やユーザーのニーズに合致しているか。
- 実用化に向けて、競合技術と比較し性能面、コスト面を含み優位性は確保される見通し はあるか。
- ・ 量産化技術が確立される見通しはあるか。
- 事業化した場合に対象となる市場規模や成長性等により経済効果等が見込めるものとなっているか。
- プロジェクトの直接の成果ではないが、特に顕著な波及効果(技術的・経済的・社会的効果、人材育成等)がある場合には付加的に評価する。

(2)実用化・事業化に向けた具体的取り組み

プロジェクト終了後において実用化・事業化に向けて取り組む者が明確になっているか。
 また、取り組み計画、事業化までのマイルストーン、事業化する製品・サービス等の具体
 的な見通し等は立っているか。

平成25年5月16日

NEDO

# はじめに

本「標準的評価項目・評価基準」は、「技術評価実施規程」に定める技術評価の目的<sup>\*\*</sup>を踏まえ、NEDOとして評価を行う上での標準的な評価項目及び評価基準として用いる。

本文中の「実用化・事業化」に係る考え方及び評価の視点に関しては、対象となるプロジ ェクトの特性を踏まえ必要に応じ評価事務局がカスタマイズする。

※「技術評価実施規程」第5条(技術評価の目的)①業務の高度化等自己改革の促進、②社 会への説明責任、経済・社会ニーズの取り込み、③評価結果の資源配分反映による、資源の 重点化及び業務の効率化促進

なお「評価項目」、「評価基準」、「評価の視点」は、以下のとおり。

- ◆評価項目:「1.・・・」
- ◆評価基準:上記、各項目中の「(1)・・・」
- ◆評価の視点:上記、各基準中の 「・」

### 評価項目・基準・視点

1. 事業の位置付け・必要性について

- NEDOの事業としての妥当性
  - 特定の施策(プログラム)、制度の下で実施する事業の場合、当該施策・制度の目標 達成のために寄与しているか。
  - ・ 民間活動のみでは改善できないものであること、又は公共性が高いことにより、NE DOの関与が必要とされる事業か。
  - ・ 当該事業を実施することによりもたらされる効果が、投じた予算との比較において十 分であるか。

(2) 事業目的の妥当性

 内外の技術開発動向、国際競争力の状況、エネルギー需給動向、市場動向、政策動向、 国際貢献の可能性等から見て、事業の目的は妥当か。 2. 研究開発マネジメントについて

- (1) 研究開発目標の妥当性
  - ・ 内外の技術動向、市場動向等を踏まえて、戦略的な目標が設定されているか。
  - ・ 目標達成度を測定・判断できる具体的かつ明確な開発目標を設定しているか。
- (2) 研究開発計画の妥当性
  - ・ 目標達成のために妥当なスケジュール、予算(各個別研究テーマごとの配分を含む) となっているか。
  - ・ 目標達成に必要な要素技術を取り上げているか。
  - ・ 研究開発フローにおける要素技術間の関係、順序は適切か。
  - 継続プロジェクトや長期プロジェクトの場合、技術蓄積を、実用化の観点から絞り込んだうえで活用が図られているか。
- (3) 研究開発実施の事業体制の妥当性
  - ・<br />
    真に技術力と事業化能力を有する企業を実施者として選定しているか。
  - 適切な研究開発実施体制になっており、指揮命令系統及び責任体制が明確になっているか。
  - 研究管理法人を経由する場合、研究管理法人が真に必要な役割を担っているか。
  - ・ 目標達成及び効率的実施のために必要な実施者間の連携 and/or 競争が十分に行われる体制となっているか。
  - ・ 知的財産取扱(実施者間の情報管理、秘密保持、出願・活用ルール含む)に関する考 え方は整備され、適切に運用されているか。
- (4) 研究開発成果の実用化・事業化に向けたマネジメントの妥当性

(基礎的・基盤的研究開発及び知的基盤・標準整備等研究開発の場合は、「事業化」を除く)

- ・ 成果の実用化・事業化につなげる戦略が明確になっているか。
- ・ 成果の実用化・事業化シナリオに基づき、成果の活用・実用化の担い手、ユーザーが 関与する体制を構築しているか。
- 全体を統括するプロジェクトリーダーが選任されている場合、成果の実用化・事業化シナリオに基づき、適切な研究開発のマネジメントが行われているか。
- 成果の実用化・事業化につなげる知財戦略(オープン/クローズ戦略等)や標準化戦
   略が明確になっており、かつ妥当なものか。
- (5) 情勢変化への対応等
  - ・ 進捗状況を常に把握し、社会・経済の情勢の変化及び政策・技術動向等に機敏かつ適切に対応しているか。

3. 研究開発成果について

- (1) 目標の達成度と成果の意義
  - ・ 成果は目標を達成しているか。
  - ・ 成果は将来的に市場の拡大あるいは市場の創造につながることが期待できるか。
  - ・ 成果は、他の競合技術と比較して優位性があるか。
  - ・ 目標未達成の場合、達成できなかった原因が明らかで、かつ目標達成までの課題を把 握し、この課題解決の方針が明確になっているなど、成果として評価できるか。
  - ・ 設定された目標以外に技術的成果があれば付加的に評価する。
  - ・世界初、世界最高水準、新たな技術領域の開拓、又は汎用性のある成果については、
     将来の産業につながる観点から特に顕著な成果が上がっている場合は、海外ベンチマークと比較の上で付加的に評価する。
  - ・ 投入された予算に見合った成果が得られているか。
  - 大学又は公的研究機関で企業の開発を支援する取り組みを行った場合には、具体的に 企業の取り組みに貢献しているか。
- (2) 知的財産権等の取得及び標準化の取組
  - 知的財産権等の取扱(特許や意匠登録出願、著作権や回路配置利用権の登録、品種登録出願、営業機密の管理等)は事業戦略、又は実用化計画に沿って国内外に適切に行われているか。
  - ・ 国際標準化に関する事項が計画されている場合、得られた研究開発の成果に基づく国際標準化に向けた提案等の取組が適切に行われているか。
- (3) 成果の普及
  - ・ 論文等の対外的な発表は、将来の産業につながる観点から戦略的に行われているか。
  - 成果の活用・実用化の担い手・ユーザー等に対して、適切に成果を普及しているか。
     また、普及の見通しは立っているか。
  - ・ 一般に向けて広く情報発信をしているか。
- (4) 成果の最終目標の達成可能性(中間評価のみ設定)
  - ・ 最終目標を達成できる見込みか。
  - ・ 最終目標に向け、課題とその解決の道筋が明確に示され、かつ妥当なものか。

4. 実用化・事業化に向けての見通し及び取り組みについて

本項目における「実用化・事業化」の考え方

当該研究開発に係る試作品、サービス等の社会的利用(顧客への提供等)が開始され ることであり、さらに、当該研究開発に係る商品、製品、サービス等の販売や利用に より、企業活動(売り上げ等)に貢献することを言う。

なお、評価の対象となるプロジェクトは、その意図する効果の範囲や時間軸に多様性 を有することから、上記「実用化・事業化」の考え方はこうした各プロジェクトの性格 を踏まえ必要に応じカスタマイズして用いる。

(1)成果の実用化・事業化の見通し

- ・ 産業技術としての見極め(適用可能性の明確化)ができているか。
- ・ 実用化に向けて課題が明確になっているか。課題解決の方針が明確になっているか。
- ・ 成果は市場やユーザーのニーズに合致しているか。
- ・ 実用化に向けて、競合技術と比較し性能面、コスト面を含み優位性は確保される見通 しはあるか。
- ・ 量産化技術が確立される見通しはあるか。
- ・ 事業化した場合に対象となる市場規模や成長性等により経済効果等が見込めるもの となっているか。
- ・ 国際標準化に関する事項が計画されている場合、国際規格化等、標準整備に向けた見 通しが得られているか。
- プロジェクトの直接の成果ではないが、特に顕著な波及効果(技術的・経済的・社会的効果、人材育成等)がある場合には付加的に評価する。

(2) 実用化・事業化に向けた具体的取り組み

プロジェクト終了後において実用化・事業化に向けて取り組む者が明確になっているか。また、取り組み計画、事業化までのマイルストーン、事業化する製品・サービス等の具体的な見通し等は立っているか。

## ◆プロジェクトの性格が「基礎的・基盤的研究開発」である場合は以下を適用

4. 実用化に向けての見通し及び取り組みについて

(1)成果の実用化の見通し

- ・ 実用化イメージに基づき、課題及びマイルストーンが明確になっているか。
- ・ 国際標準化に関する事項が計画されている場合、国際規格化等、標準整備に向けた見 通しが得られているか。
- ・ プロジェクトの直接の成果ではないが、特に顕著な波及効果(技術的・経済的・社会

的効果、人材育成等)がある場合には付加的に評価する。

- (2) 実用化に向けた具体的取り組み
- ・ 成果の実用化に向けて、誰がどのように引き続き研究開発を取り組むのか明確になっているか。

## ◆プロジェクトの性格が「知的基盤・標準整備等の研究開発」である場合は以下を適用

4. 実用化に向けての見通し及び取り組みについて

(1)成果の実用化の見通し

- ・ 整備した知的基盤についての利用は実際にあるか、その見通しが得られているか。
- ・ 公共財として知的基盤を供給、維持するための体制は整備されているか、その見込み はあるか。
- ・ 国際標準化に関する事項が計画されている場合、国際規格化等、標準整備に向けた見 通しが得られているか。
- ・ JIS化、標準整備に向けた見通しが得られているか。注) 国内標準に限る
- ・ 一般向け広報は積極的になされているか。
- プロジェクトの直接の成果ではないが、特に顕著な波及効果(技術的・経済的・社会的効果、人材育成等)がある場合には付加的に評価する。
- (2) 実用化に向けた具体的取り組み
  - ・ 成果の実用化に向けて、誰がどのように引き続き研究開発を取り組むのか明確になっているか。

本研究評価委員会報告は、国立研究開発法人新エネルギー・産業 技術総合開発機構(NEDO)評価部が委員会の事務局として編集 しています。

# NEDO 評価部

部長 徳岡 麻比古 統括主幹 保坂 尚子 担当 三佐尾 均 宮嶋 俊平

\*研究評価委員会に関する情報は NEDO のホームページに掲載しています。

(http://www.nedo.go.jp/introducing/iinkai/kenkyuu\_index.html)

〒212-8554 神奈川県川崎市幸区大宮町1310番地 ミューザ川崎セントラルタワー20F

TEL 044-520-5161 FAX 044-520-5162